Nothing Special   »   [go: up one dir, main page]

CN104821150B - 像素电路及其驱动方法和显示装置 - Google Patents

像素电路及其驱动方法和显示装置 Download PDF

Info

Publication number
CN104821150B
CN104821150B CN201510201349.6A CN201510201349A CN104821150B CN 104821150 B CN104821150 B CN 104821150B CN 201510201349 A CN201510201349 A CN 201510201349A CN 104821150 B CN104821150 B CN 104821150B
Authority
CN
China
Prior art keywords
transistor
image element
light
node
element circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201510201349.6A
Other languages
English (en)
Other versions
CN104821150A (zh
Inventor
张盛东
孟雪
冷传利
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Peking University Shenzhen Graduate School
Original Assignee
Peking University Shenzhen Graduate School
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Peking University Shenzhen Graduate School filed Critical Peking University Shenzhen Graduate School
Priority to CN201510201349.6A priority Critical patent/CN104821150B/zh
Publication of CN104821150A publication Critical patent/CN104821150A/zh
Priority to US15/569,027 priority patent/US10679554B2/en
Priority to PCT/CN2016/077393 priority patent/WO2016169388A1/zh
Application granted granted Critical
Publication of CN104821150B publication Critical patent/CN104821150B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3258Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/805Electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/805Electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/805Electrodes
    • H10K59/8051Anodes
    • H10K59/80518Reflective anodes, e.g. ITO combined with thick metallic layers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

提供一种像素电路,包括:用于串联在第一电平端和第二电平端之间的驱动晶体管和发光元件,以及第二晶体管、第三晶体管、第四晶体管、第一电容和第二电容,在驱动晶体管的控制极和发光元件的第二端之间连接第二电容,通过第一电容存储阈值电压,从而实现了对驱动晶体管和发光元件的阈值电压补偿,继而补偿了像素电路显示的不均匀性。依据上述像素电路还提供了一种显示装置,其中,第一控制线以及发光控制线均为全局线。还公开了一种像素电路驱动方法。

Description

像素电路及其驱动方法和显示装置
技术领域
本发明涉及显示器件领域,具体涉及一种像素电路及其驱动方法和显示装置。
背景技术
有机发光二极管(Organic Light-Emitting Diode,OLED)显示因具有高亮度、高发光效率、宽视角和低功耗等优点,近年来被人们广泛研究,并迅速应用到新一代的显示当中。OLED显示的驱动方式可以为无源矩阵驱动(Passive Matrix OLED,PMOLED)和有源矩阵驱动(Active Matrix OLED,AMOLED)两种。无源矩阵驱动虽然成本低廉,但是存在交叉串扰现象不能实现高分辨率的显示,且无源矩阵驱动电流大,降低了OLED的使用寿命。相比之下,有源矩阵OLED驱动方式在每个像素上设置数目不同的晶体管作为电流源,避免了交叉串扰,所需的驱动电流较小,功耗较低,使OLED的寿命增加,可以实现高分辨的显示。
传统AMOLED的像素电路是简单的两薄膜场效应晶体管(Thin Film Transistor,TFT)结构,这种电路虽然结构简单,但是不能补偿驱动晶体管T1和OLED阈值电压漂移或因TFT器件采用多晶材料制成而导致面板各处TFT器件的阈值电压不均匀性。当驱动晶体管T1阈值电压、OLED阈值电压发生漂移或在面板上各处的值不一致时,驱动电流IDS就会改变,并且面板上不同的像素因偏置电压的不同漂移情况也不一样,这样就会造成面板显示的不均匀性。
目前,像素电路的驱动方式主要分为两种,一种为逐行扫描发光的驱动方式,另一种为集中补偿共同发光的驱动方式。
对于逐行扫描发光的驱动方式,在一帧的时间内,每一行像素电路分别依次进行驱动,如图1所示,每行的驱动过程都包括初始化、阈值补偿、编程和发光阶段,当每一行的像素完成编程后立即进入发光阶段,在此将初始化和阈值补偿阶段简称为补偿阶段,整体来看,在一帧的时间内,一部分用于补偿,一部分用于发光,且整个一帧的时间都用来发光。这种驱动方式,每行像素补偿和编程时间较短,发光时间较长,但是每行像素电路都需要独立的控制线,栅极驱动电路比较复杂。
对于集中补偿共同发光的驱动方式,在一帧的时间内,每行的驱动过程都包括初始化,阈值补偿,编程和发光阶段,与传统逐行扫描发光驱动方式不同的是,所有像素一起进行补偿,然后每行像素依次进行编程,等待所有行像素都完成编程之后一起进行发光,如图2所示,在此将初始化和阈值补偿阶段简称为补偿阶段,整体来看,在一帧的时间内,一部分用于补偿,一部分用于发光,且发光时间较短。这种驱动方式,面板上所有像素电路的控制线是共享的(即采用全局控制线),但是,由于在编程阶段每行都存在大量的等待空闲时间,所以整体编程时间较长,发光时间较短。
发明内容
本申请提供一种像素电路及其驱动方法和显示装置,补偿驱动晶体管和发光元件的阈值电压漂移,实现更加均匀的发光,同时降低电路的复杂性。
根据第一方面,一种实施例中提供一种像素电路,包括:
用于串联在第一电平端和第二电平端之间的驱动晶体管和发光元件,以及第二晶体管、第三晶体管、第四晶体管、第一电容和第二电容;驱动晶体管的第一极连接至第三晶体管的第二极形成第一节点;驱动晶体管的第二极连接至发光元件的第一端;驱动晶体管的控制极连接至第一电容的一端形成第二节点;第一电容的另一端连接至第四晶体管的第二极形成第三节点;第三晶体管的控制极用于输入发光控制信号;第三晶体管的第一极和发光元件的第二端用于分别连接至第一电平端和第二电平端;第二晶体管的第一极连接至第一节点,第二晶体管的第二极连接至第二节点,第二晶体管的控制极用于输入第一控制信号;第四晶体管的第一极用于连接至数据线,用于输入数据信号或者还用于输入参考电平;第四晶体管的控制极用于输入扫描信号;第二电容连接至驱动晶体管的控制极和发光元件的第二端之间。
根据第二方面,一种实施例中提供一种显示装置,包括:
像素电路矩阵,所述像素电路矩阵包括排列成n行m列矩阵的上述像素电路,所述n和m为大于0的整数;栅极驱动电路,用于产生扫描脉冲信号,并通过沿第一方向形成的各行扫描线向像素电路提供所需的扫描信号;数据驱动电路,用于产生代表灰度信息的数据电压信号,并通过沿第二方向形成的各数据线向像素电路提供数据信号;第一控制线,用于向像素电路矩阵中各像素电路同时提供第一控制信号;发光控制线,用于向像素电路矩阵中各像素电路同时提供发光控制信号;控制器,用于向栅极驱动电路、数据驱动电路以及第一控制线和发光控制线提供控制时序。
根据第三方面,一种实施例中提供一种像素电路驱动方法,每一驱动周期包括暗数据写入阶段、初始化及阈值补偿阶段和发光阶段,驱动方法包括:
在暗数据写入阶段,第四晶体管响应扫描信号的有效电平导通向第三节点传输暗数据电压,将发光元件控制在不发光状态;在初始化和阈值补偿阶段,第三节点接收参考电平以初始化第三节点电位;第二节点根据驱动晶体管和发光元件的阈值电压调整电位,并通过第一电容存储该电位;在发光阶段,第三晶体管响应发光控制信号的有效电平导通,第四晶体管响应扫描信号的有效电平导通向第三节点传输发光数据电压,并通过电容耦合至第二节点;驱动晶体管响应第二节点的电位导通驱动发光元件发光。
依据上述实施例的像素电路,通过驱动晶体管采用二极管的连接形式调整驱动晶体管控制极的电位,从而读取驱动晶体管和发光元件的阈值电压,利用第二电容维持驱动晶体管控制极的电位,并存储于第一电容,从而能够实现对驱动晶体管阈值电压的补偿,继而补偿了像素电路显示的不均匀性。该像素电路结构简单,所需的控制线较少。
依据上述实施例的显示装置,第一控制线以及发光控制线均为全局线,降低了像素电路驱动的复杂性,也有利于降低成本。
附图说明
图1为现有技术中逐行扫描发光驱动方式原理图;
图2为现有技术中集中补偿共同发光驱动方式原理图;
图3a为实施例一公开的一种像素电路结构图;
图3b为实施例一公开的另一种像素电路结构图;
图4a为一种实施例公开的一种像素电路的一种工作时序图;
图4b为另一种实施例公开的一种像素电路的一种工作时序图;
图5a为实施例二公开的一种像素电路结构图;
图5b为实施例二公开的另一种像素电路结构图;
图5c为实施例二公开的一种像素电路的一种工作时序图;
图5d为实施例二公开的另一种像素电路的一种工作时序图;
图6a为实施例三公开的一种像素电路结构图;
图6b为实施例三公开的另一种像素电路结构图;
图7为实施例四公开的一种显示装置结构原理图。
具体实施方式
下面通过具体实施方式结合附图对本发明作进一步详细说明。
首先对一些术语进行说明:本申请中的晶体管可以是任何结构的晶体管,比如双极型晶体管(BJT)或者场效应晶体管(FET)。当晶体管为双极型晶体管时,其控制极是指双极型晶体管的基极,第一极可以为双极型晶体管的集电极或发射极,对应的第二极可以为双极型晶体管的发射极或集电极,在实际应用过程中,“发射极”和“集电极”可以依据信号流向而互换;当晶体管为场效应晶体管时,其控制极是指场效应晶体管的栅极,第一极可以为场效应晶体管的漏极或源极,对应的第二极可以为场效应晶体管的源极或漏极,在实际应用过程中,“源极”和“漏极”可以依据信号流向而互换。显示器中的晶体管通常为一种场效应晶体管:薄膜晶体管(TFT)。下面以晶体管为场效应晶体管为例对本申请做详细的说明,在其它实施例中晶体管也可以是双极型晶体管。
发光元件为有机发光二极管(Organic Light-Emitting Diode,OLED),在其它实施例中,也可以是其它发光元件。发光元件的第一端可以是阴极或阳极,相应地,则发光元件的第二端为阳极或阴极。本领域技术人员应当理解:电流应从发光元件的阳极流向阴极,因此,基于电流的流向,可以确定发光元件的阳极和阴极。
有效电平可以是高电平,也可以是低电平,可根据具体元器件的功能实现作适应性地置换。
第一电平端和第二电平端是为像素电路工作所提供的电源两端。在一种实施例中,第一电平端可以为高电平端VDD,第二电平端为低电平端VSS或地线,在其它实施例中,也可以作适应性地置换。需要说明的是:对于像素电路而言,第一电平端(例如高电平端VDD)和第二电平端(例如低电平端VSS)并非本申请像素电路的一部分,为了使本领域技术人员更好地理解本申请的技术方案,而特别引入第一电平端和第二电平端予以描述。
需要说明的是,为了描述方便,也为了使本领域技术人员更清楚地理解本申请的技术方案,本申请文件中引入第一节点A、第二节点B和第三节点C对电路结构相关部分进行标识,不能认定为电路中额外引入的端子。
为描述方便,高电平采用VH表征,低电平采用VL表征。
实施例一:
请参考图3a和图3b,为本实施例公开的一种像素电路结构图,包括:用于串联在第一电平端VDD和第二电平端VSS之间的驱动晶体管T1和发光元件OLED,以及第二晶体管T2、第三晶体管T3、第四晶体管T4、第一电容C1和第二电容C2。其中,图3a所示的像素电路中,各晶体管(驱动晶体管T1、第二晶体管T2、第三晶体管T3和第四晶体管T4)为N型薄膜晶体管;图3b所示的像素电路中,各晶体管(驱动晶体管T1、第二晶体管T2、第三晶体管T3和第四晶体管T4)为P型薄膜晶体管。
驱动晶体管T1的第一极连接至第三晶体管T3的第二极形成第一节点A;驱动晶体管T1的第二极连接至发光元件OLED的第一端;驱动晶体管T1的控制极连接至第一电容C1的一端形成第二节点B;第一电容C1的另一端连接至第四晶体管T4的第二极形成第三节点C。
第三晶体管T3的控制极用于输入发光控制信号VEM;第三晶体管T3的第一极和发光元件OLED的第二端用于分别连接至第一电平端VDD和第二电平端VSS。在一种实施例中,请参考图3a,发光元件OLED的第一端为阳极,发光元件OLED的第二端为阴极,第三晶体管T3的第一极用于连接至第一电平端VDD,发光元件OLED的第二端用于连接至第二电平端VSS;在另一种实施例中,请参考图3b,发光元件OLED的第一端为阴极,发光元件OLED的第二端为阳极,第三晶体管T3的第一极用于连接至第二电平端VSS,发光元件OLED的第二端用于连接至第一电平端VDD。
第二晶体管T2的第一极连接至第一节点A,第二晶体管T2的第二极连接至第二节点B,第二晶体管T2的控制极用于输入第一控制信号VCM
第四晶体管T4的第一极用于连接至数据线Data,在具体实施例中,数据线Data用于提供数据信号,或者还用于提供参考电平Vref,在其它实施例中,第四晶体管T4输入的参考电平Vref也可采用其它方式提供。第四晶体管T4的控制极用于输入扫描信号VScan。在本实施例中,数据信号包括:暗数据电压和发光数据电压VData,暗数据电压为能够使得发光元件OLED不发光的电位,发光数据电压VData为驱动发光元件OLED发光的电位,请参考图3a,当驱动晶体管T1为N型晶体管时,暗数据电平为低电平;请参考图3b,当驱动晶体管T1为P型晶体管时,暗数据电平为高电平。
第二电容C2连接至驱动晶体管T1的控制极和发光元件OLED的第二端之间,在本实施例中,第二电容C2与驱动晶体管T1的控制极相连的一端采用直接连接的方式连接,在其它实施例中,也可以采用间接连接的方式进行连接,例如,第二电容C2的该端连接至第三节点C。
在具体实施例中,像素电路依次工作于第一阶段、第二阶段和第三阶段。在本实施例中,第一阶段可以为暗数据写入阶段,第二阶段可以包括初始化和阈值补偿阶段,第三阶段为发光阶段。
请参考图4a和图4b,分别对应为本实施例图3a和图3b所示像素电路的工作时序图,下文结合图3a和图4a为例对本实施像素电路的工作过程予以说明。需要说明的是,当各晶体管为P型晶体管时,例如在图3b所示的电路中,其各控制信号的高、低状态与图3a所示电路的信号状态反相,在下文中,若未特别说明,均遵循此原则。
在第一阶段,如图4a中(1)所标示的暗数据写入阶段,发光控制信号VEM为有效电平(例如高电平),扫描信号VScan为有效电平(例如高电平),第一控制信号VCM为低电平。于是,第二晶体管T2由第一控制信号VCM控制在截止状态,第三晶体管T3响应发光控制信号VEM的有效电平导通并处于导通状态,第四晶体管T4响应扫描信号VScan的有效电平导通,此时,由于数据线Data上传输的为暗数据电压,于是,该暗数据电压通过导通的第四晶体管T4传输到第三节点C,从而使得像素电路的发光元件OLED被关闭。在优选的实施例中,当具有多行像素电路时,每行像素电路对应的扫描信号VScan的有效电平可以依次到来(如图4所示的VScan[1]、VScan[2]……VScan[n],其中,VScan[n]表示第n行像素电路的扫描信号),于是,每行像素被依次写入暗数据,从而每行像素的发光元件被依次关闭,直到最后一行像素完成暗数据的写入,所有的发光元件都被关闭,而且保证了每行的像素电路具有相同的发光时间。
在第二阶段,如图4a中(2)所标示的初始化和阈值补偿阶段,首先到来的为初始化阶段,而后为阈值补偿阶段。
在初始化阶段:发光控制信号VEM保持为有效电平(例如高电平),第一控制信号VCM变为有效电平(例如高电平),扫描信号VScan为有效电平(例如高电平),此时,数据线上传输的为参考电平Vref;于是,第三晶体管T3响应发光控制信号VEM的有效电平(例如高电平)处于导通状态,第四晶体管T4响应扫描信号VScan的有效电平(例如高电平)处于导通状态,第二晶体管T2响应第一控制信号VCM的有效电平(例如高电平)处于导通状态;于是,数据线上传输的参考电平Vref通过导通的第四晶体管T4传输到第三节点C以初始化第三节点C电位,即第三节点C的电位为VC=Vref;第一节点A和第二节点B通过导通的第二晶体管T2连通,第一电平端VDD通过导通的第三晶体管T3向连通的第一节点A和第二节点B传输第一电平端VDD的电位(如高电平VH),以初始化第一节点A和第二节点B的电位,此时,第一节点A和第二节点B的电位为VA=VB=VH;于是完成了各节点电位的初始化过程。需要说明的是,在优选的实施例中,当具有多行像素电路时,每行像素电路对应的扫描信号VScan的有效电平可以同时到来,各像素电路同时完成初始化过程。需要说明的是,在另一种实施例中,请参考图3b,第一节点A和第二节点B的初始化电位由第二电平端VSS的电位(如低电平VL)提供,此时,第一节点A和第二节点B的电位为VA=VB=VL
在阈值补偿阶段:第一控制信号VCM保持为有效电平(例如高电平),扫描信号VScan保持为有效电平(例如高电平),发光控制信号VEM变为低电平,此时,数据线上传输的依旧为参考电平Vref;于是,第三晶体管T3由发光控制信号VEM控制在截止状态,第四晶体管T4保持导通状态,于是,第三节点C的电位保持为Vref;第一节点A和第二节点B通过导通的第二晶体管T2连通,此时,驱动晶体管T1形成了二极管的连接形式,第一节点A和第二节点B的电位通过二极管形式的连接驱动晶体管T1向第二电平端VSS放电至驱动晶体管T1截止,此时第一节点A和第二节点B的电位为VA=VB=VOLED+VTH,其中,VTH和VOLED分别为驱动晶体管T1的阈值电压和发光元件OLED的阳极电位,此时,VC1=VB-VC=VOLED+VTH-Vref,其中,VC1为第一电容元件C1两端的压差,于是实现了对驱动晶体管T1和发光元件OLED的阈值电压的补偿。需要说明的是,在另一种实施例中,请参考图3b,第一节点A和第二节点B的电位通过第一电平端VDD提供的电位充电至驱动晶体管T1截止,以完成驱动晶体管T1和发光元件OLED的阈值电压补偿的过程。需要说明的是,在优选的实施例中,当具有多行像素电路时,每行像素电路对应的扫描信号VScan的有效电平可以同时到来,各像素电路同时完成阈值补偿过程。
在第三阶段,如图4a中(3)所标示的发光阶段,扫描信号VScan保持为有效电平(例如高电平),第一控制信号VCM变为低电平,发光控制信号VEM变为有效电平(例如高电平),此时,数据线上传输的为发光数据电压VData;于是,第三晶体管T3和第四晶体管T4为导通状态,数据线上的发光数据电压VData通过导通的第四晶体管T4传输至第三节点C,于是,第三节点C的电位由Vref变为VData,在第一电容C1和第二电容C2的耦合作用下,第二节点B的电位变为第三晶体管T3响应发光控制信号VEM的有效电平导通,驱动晶体管T1响应第二节点B的电位导通驱动发光元件OLED发光,此时流过发光元件OLED的电流为:
其中,μn、Cox、W、L分别为驱动晶体管T1的有效迁移率、单位面积栅电容、沟道宽度和沟道长度。从式(1-1)可以看出,最终流过发光元件OLED的电流与驱动晶体管T1的阈值电压以及OLED本身的阈值电压都无关,从而本实施例中的像素电路可以很好的补偿显示的不均匀性。
需要说明的是,在优选的实施例中,当具有多行像素电路时,如图4a和图4b所示的“1”、“2”……“M”行,每行像素电路对应的扫描信号VScan的有效电平可以依次到来,于是,每行像素电路的第四晶体管T4依次变为导通状态,被依次写入发光数据电压VData
本实施例中的像素电路不仅可以补偿驱动晶体管阈值电压的漂移,还可以补偿OLED阈值电压的漂移。此外,在优选的实施例中,利用基于独立补偿帧的电压驱动方式,结合了逐行扫描和集中补偿共同发光驱动方式的优点,既有效减少外围栅极驱动电路的复杂程度,降低成本,还大大增加了发光时间,提高了像素电路的编程速度和面板分辨率。
实施例二:
请参考图5a和图5b,为本实施例公开的一种像素电路结构图,与上述实施例不同之处在于,本实施例公开的像素电路还包括:第五晶体管T5,向第三节点C提供的参考电平Vref由第五晶体管T5传输。
第五晶体管T5的第一极用于输入参考电平Vref,第五晶体管T5的第二极连接至第三节点C,第五晶体管T5的控制极用于输入第一控制信号VCM。在一种实施例中,请参考图5a,各晶体管为N型晶体管,各晶体管导通的有效电平为高电平,暗数据电压为低电平,第一节点A和第二节点B的初始化电位由第一电平端VDD提供;在另一种实施例中,请参考图5b,各晶体管为P型晶体管,各晶体管导通的有效电平为低电平,暗数据电压为高电平,第一节点A和第二节点B的初始化电位由第二电平端VSS提供。
本实施例像素电路的驱动过程分别如图5c和图5d所示,其中,图5c为图5a所示像素电路的工作时序示意图,图5d为图5b所示像素电路的工作时序示意图本实施例公开的像素电路的驱动过程与上述实施例大致相同,所不同的是,在本实施例中,在第二阶段,当第一控制信号VCM为有效电平时,第五晶体管T5响应第一控制信号VCM的有效电平导通向第三节点C传输参考电平Vref以初始化第三节点C电位。由于参考电平Vref通过第五晶体管T5传输至第三节点C,而第四晶体管T4的第二极也连接至第三节点C,因此,在第二阶段,第四晶体管T4应由扫描信号VScan控制在截止状态,以防止第四晶体管T4在该阶段向第三节点C传输非期望的信号干扰,相应地,一种实施例中,当第四晶体管T4为N型晶体管时,在该阶段扫描信号VScan应为低电平;另一种实施例中,当第四晶体管T4为P型晶体管时,在该阶段扫描信号VScan应为高电平。本实施例公开的像素电路驱动过程的其它阶段与上述实施例相同,在此不再赘述。
相对于由数据线Data提供参考电平Vref的实施例中,本实施例虽然需要单独为第五晶体管T5配置一数据传输线以提供参考电平Vref,但是,可以简化数据线Data的时序控制,无需频繁变换数据线Data所传输的信号,更利于控制器的时序控制。
实施例三:
请参考图6a和图6b,为本实施例公开的一种像素电路结构原理图,上述实施例中,第二电容C2的一端直接连接至驱动晶体管T1的控制极,本实施例中,第二电容C2采用间接连接的方式连接至驱动晶体管T1的控制极,第二电容C2与驱动晶体管T1的控制极相连的一端连接至第三节点C,通过第一电容C1的耦合作用,实现第二电容C2的该端与驱动晶体管T1的控制极电连接。本实施例公开的像素电路中,其它元器件的连接方式与上述实施例相同,在此不再赘述。
图6a所示的像素电路中,各晶体管(驱动晶体管T1、第二晶体管T2、第三晶体管T3和第四晶体管T4)为N型薄膜晶体管;图6b所示的像素电路中,各晶体管(驱动晶体管T1、第二晶体管T2、第三晶体管T3和第四晶体管T4)为P型薄膜晶体管。
请参考图4a和图4b,分别为图6a和图6b所示像素电路的工作时序图,下文结合图6a和图4a为例对本实施像素电路的工作过程予以说明。需要说明的是,当各晶体管为P型晶体管时,例如在图6b所示的电路中,其各控制信号的高、低状态与图6a所示电路的信号状态反相,在下文中,若未特别说明,均遵循此原则。
在暗数据写入阶段,发光控制信号VEM为有效电平(例如高电平),扫描信号VScan为有效电平(例如高电平),第一控制信号VCM为低电平。于是,第二晶体管T2由第一控制信号VCM控制在截止状态,第三晶体管T3响应发光控制信号VEM的有效电平导通并处于导通状态,第四晶体管T4响应扫描信号VScan的有效电平导通,此时,由于数据线Data上传输的为暗数据电压,于是,该暗数据电压通过导通的第四晶体管T4传输到第三节点C,进而通过电容耦合到第二节点B,从而使得像素电路的发光元件OLED被关闭。同样地,在优选的实施例中,当具有多行像素电路时,每行像素电路对应的扫描信号VScan的有效电平也可以依次到来,于是,每行像素被依次写入暗数据,从而每行像素的发光元件被依次关闭,直到最后一行像素完成暗数据的写入,所有的发光元件都被关闭,而且保证了每行的像素电路具有相同的发光时间。
在初始化阶段:发光控制信号VEM保持为有效电平(例如高电平),第一控制信号VCM变为有效电平(例如高电平),扫描信号VScan为有效电平(例如高电平),此时,数据线上传输的为参考电平Vref;于是,第三晶体管T3响应发光控制信号VEM的有效电平(例如高电平)处于导通状态,第四晶体管T4响应扫描信号VScan的有效电平(例如高电平)处于导通状态,第二晶体管T2响应第一控制信号VCM的有效电平(例如高电平)处于导通状态;于是,数据线上传输的参考电平Vref通过导通的第四晶体管T4传输到第三节点C以初始化第三节点C电位,即第三节点C的电位为VC=Vref;第一节点A和第二节点B通过导通的第二晶体管T2连通,第一电平端VDD通过导通的第三晶体管T3向连通的第一节点A和第二节点B传输第一电平端VDD的电位(如高电平VH),以初始化第一节点A和第二节点B的电位,此时,第一节点A和第二节点B的电位为VA=VB=VH;于是完成了各节点电位的初始化过程。需要说明的是,在优选的实施例中,当具有多行像素电路时,每行像素电路对应的扫描信号VScan的有效电平可以同时到来,各像素电路同时完成初始化过程。需要说明的是,在另一种实施例中,请参考图6b,第一节点A和第二节点B的初始化电位由第二电平端VSS的电位(如低电平VL)提供,此时,第一节点A和第二节点B的电位为VA=VB=VL
在阈值补偿阶段:第一控制信号VCM保持为有效电平(例如高电平),扫描信号VScan保持为有效电平(例如高电平),发光控制信号VEM变为低电平,此时,数据线上传输的依旧为参考电平Vref;于是,第三晶体管T3由发光控制信号VEM控制在截止状态,第四晶体管T4保持导通状态,于是,第三节点C的电位保持为Vref;第一节点A和第二节点B通过导通的第二晶体管T2连通,此时,驱动晶体管T1形成了二极管的连接形式,第一节点A和第二节点B的电位通过二极管形式的连接驱动晶体管T1向第二电平端VSS放电至驱动晶体管T1截止,此时第一节点A和第二节点B的电位为VA=VB=VOLED+VTH,其中,VTH和VOLED分别为驱动晶体管T1的阈值电压和发光元件OLED的阳极电位,从而完成了第二节点B根据驱动晶体管T1和发光元件OLED的阈值电压调整电位的过程,此时,VC1=VB-VC=VOLED+VTH-Vref,其中,VC1为第一电容元件C1两端的压差。需要说明的是,在另一种实施例中,请参考图6b,第一节点A和第二节点B的电位通过第一电平端VDD提供的电位充电至驱动晶体管T1截止,以完成驱动晶体管T1和发光元件OLED的阈值电压补偿的过程。需要说明的是,在优选的实施例中,当具有多行像素电路时,每行像素电路对应的扫描信号VScan的有效电平可以同时到来,各像素电路同时完成阈值补偿过程。
在发光阶段,扫描信号VScan保持为有效电平(例如高电平),第一控制信号VCM变为低电平,发光控制信号VEM变为有效电平(例如高电平),此时,数据线上传输的为发光数据电压VData;于是,第三晶体管T3和第四晶体管T4为导通状态,数据线上的发光数据电压VData通过导通的第四晶体管T4传输至第三节点C,于是,第三节点C的电位由Vref变为VData,在第一电容C1的耦合作用下,第二节点B的电位变为VOLED+VTH-Vref+VData,驱动晶体管T1响应第二节点B的电位导通驱动发光元件OLED发光,此时流过发光元件OLED的电流为:
其中,μn、Cox、W、L分别为驱动晶体管T1的有效迁移率、单位面积栅电容、沟道宽度和沟道长度。从式(3-1)可以看出,最终流过发光元件OLED的电流与驱动晶体管T1的阈值电压以及OLED本身的阈值电压都无关,从而本实施例中的像素电路可以很好的补偿显示的不均匀性。
需要说明的是,本实施例公开的像素电路中,并未示出第五晶体管T5,在可替换的实施例中,也可以采用第五晶体管T5来传输参考电平Vref。当然,在包含第五晶体管T5的实施例中,当第五晶体管T5传输参考电平Vref时,第四晶体管T4也应由扫描信号VScan控制在截止状态,具体可参见上述实施例,在此不再赘述。
依据上述实施例公开的像素电路,本实施例还公开了一种像素电路驱动方法,像素电路的每一驱动周期包括暗数据写入阶段、初始化及阈值补偿阶段和发光阶段,驱动方法包括:
在暗数据写入阶段,第四晶体管T4响应扫描信号VScan的有效电平导通向第三节点C传输暗数据电压,将发光元件OLED控制在不发光状态;
在初始化和阈值补偿阶段,第三节点C接收参考电平Vref以初始化第三节点C电位;第二节点B根据驱动晶体管T1和发光元件OLED的阈值电压调整电位并通过第一电容C1存储该电位;
在发光阶段,第四晶体管T4响应扫描信号VScan的有效电平导通向第三节点C传输发光数据电压VData,并通过电容耦合至第二节点B;第三晶体管T3响应发光控制信号VEM的有效电平导通,驱动晶体管T1响应第二节点B的电位导通驱动发光元件OLED发光。
实施例四:
本实施例还公开了一种显示装置,请参考图7,为本实施例还公开的显示装置结构原理图,该显示装置包括:
显示面板100,显示面板100包括排列成n行m列矩阵的上述实施例提供的像素电路Pixel[1][1]……Pixel[n][m],其中,n和m为大于0的整数,Pixel[n][m]表征第n行m列的像素电路;与每个像素相连的第一方向(例如横向)的多条扫描线Gate[1]……Gate[n],其中,Gate[n]表示第n行像素电路对应的扫描线,用于向提供向本行像素电路提供扫描控制信号,例如扫描信号VScan等;和第二方向(例如纵向)的多条数据线Data[1]……Data[m],其中,Data[m]表示第m列像素电路对应的数据线,用于提供各像素电路的数据信号,包括:暗数据电压和发光数据电压VDATA。显示面板可以是液晶显示面板、有机发光显示面板、电子纸显示面板等,而对应的显示装置可以是液晶显示器、有机发光显示器、电子纸显示器等。
需要说明的是,在本实施例中,像素电路所需的第一控制信号VCM和发光控制信号VEM也可以通过全局线的方式来提供,譬如,第一控制线CM,用于向像素电路矩阵中各像素电路同时提供第一控制信号VCM;发光控制线EM,用于向像素电路矩阵中各像素电路同时提供发光控制信号VEM。当然,在另一种实施例中,比如第一电平端和第二电平端所需的电源线等也可以通过全局线的方式提供,本领域技术人员可以依据具体像素电路的需求来调整。
栅极驱动电路200,用于产生扫描脉冲信号,并通过沿第一方向形成的各行扫描线Gate[1]……Gate[n]向像素电路提供所需的扫描控制信号。
数据驱动电路300,数据驱动电路300的信号输出端耦合到显示面板100中与其对应的数据线Data[1]……Data[m]上,数据驱动电路300产生的数据信号通过数据线Data[1]……Data[m]传输到对应的像素单元内以实现图像灰度。
控制器400,控制器400用于向栅极驱动电路、数据驱动电路以及第一控制线CM和发光控制线EM提供控制时序。
在优选的实施例中,
在暗数据写入阶段,各行扫描线按行依次向各像素电路提供扫描信号VScan的有效电平,各像素电路按行依次接收暗数据电压;在初始化和阈值补偿阶段,第一控制线CM和发光控制线EM同时向各像素电路提供第一控制信号VCM相应的电平和发光控制信号VEM相应的电平;各像素电路同时响应本行扫描线提供的扫描信号VScan有效电平提取各自驱动晶体管T1和发光元件(OLED)的阈值电压;在发光阶段,第一控制线CM将各相应的晶体管(如第二晶体管T2,或者第二晶体管T2和第四晶体管T4)控制在截止状态,发光控制线EM同时向各像素电路提供发光控制信号VEM的有效电平,各行扫描线按行依次向各像素电路提供扫描信号VScan的有效电平,各像素电路按行依次接收发光数据电压VData,各像素电路按行依次开始发光。
以上应用了具体个例对本发明进行阐述,只是用于帮助理解本发明,并不用以限制本发明。对于本发明所属技术领域的技术人员,依据本发明的思想,还可以做出若干简单推演、变形或替换。

Claims (7)

1.一种像素电路,其特征在于,包括:
用于串联在第一电平端(VDD)和第二电平端(VSS)之间的驱动晶体管(T1)和发光元件(OLED),以及第二晶体管(T2)、第三晶体管(T3)、第四晶体管(T4)、第一电容(C1)和第二电容(C2);
驱动晶体管(T1)的第一极连接至第三晶体管(T3)的第二极形成第一节点(A);驱动晶体管(T1)的第二极连接至发光元件(OLED)的第一端;驱动晶体管(T1)的控制极连接至第一电容(C1)的一端形成第二节点(B);第一电容(C1)的另一端连接至第四晶体管(T4)的第二极形成第三节点(C);
第三晶体管(T3)的控制极用于输入发光控制信号(VEM);第三晶体管(T3)的第一极和发光元件(OLED)的第二端用于分别连接至第一电平端(VDD)和第二电平端(VSS);
第二晶体管(T2)的第一极连接至第一节点(A),第二晶体管(T2)的第二极连接至第二节点(B),第二晶体管(T2)的控制极用于输入第一控制信号(VCM);
第四晶体管(T4)的第一极用于连接至数据线(Data),用于输入数据信号或者还用于参考电平(Vref);第四晶体管(T4)的控制极用于输入扫描信号(VScan);
第二电容(C2)连接至驱动晶体管(T1)的控制极和发光元件(OLED)的第二端之间;第一控制信号(VCM)和发光控制信号(VEM)通过全局线的方式来提供;
所述数据信号包括:暗数据电压和发光数据电压(VData);所述暗数据电压为能够使得发光元件(OLED)不发光的电压,所述发光数据电压(VData)为驱动发光元件(OLED)发光的电压;
在第一阶段,第四晶体管(T4)响应扫描信号(VScan)的有效电平导通向第三节点(C)传输暗数据电压;
在第二阶段,第二晶体管(T2)响应第一控制信号(VCM)的有效电平连通第一节点(A)和第二节点(B);第三晶体管(T3)响应发光控制信号(VEM)的有效电平导通向第一节点(A)和第二节点(B)传输第一电平端(VDD)或第二电平端(VSS)的电位,初始化第一节点(A)和第二节点(B);第三节点(C)接收参考电平(Vref)以初始化第三节点(C)电位;各点电位完成初始化之后,发光控制信号(VEM)将第三晶体管(T3)控制在截止状态,第一节点(A)和第二节点(B)根据驱动晶体管(T1)和发光元件(OLED)的阈值电压通过导通的驱动晶体管(T1)调整电位,并存储在第一电容(C1)中;
在第三阶段,第二晶体管(T2)由第一控制信号(VCM)控制在截止状态;第三晶体管(T3)响应发光控制信号(VEM)的有效电平导通,第四晶体管(T4)响应扫描信号(VScan)的有效电平导通向第三节点(C)传输发光数据电压(VData);发光数据电压(VData)通过电容耦合至第二节点(B),驱动晶体管(T1)响应第二节点(B)的电位导通驱动发光元件(OLED)发光;
所述参考电平(Vref)由数据线(Data)提供,在第二阶段,第四晶体管(T4)响应扫描信号(VScan)的有效电平导通向第三节点(C)传输参考电平(Vref)以初始化第三节点(C)电位。
2.如权利要求1所述的像素电路,其特征在于,驱动晶体管(T1)和发光元件(OLED),以及第二晶体管(T2)、第三晶体管(T3)和第四晶体管(T4)为N型晶体管;各晶体管导通的有效电平为高电平;
所述暗数据电压为低电平;
第三晶体管(T3)的第一极用于连接至第一电平端(VDD),发光元件(OLED)的第二端用于连接至第二电平端(VSS)。
3.如权利要求2所述的像素电路,其特征在于,还包括:第五晶体管(T5);
第五晶体管(T5)的第一极用于输入参考电平(Vref),第五晶体管(T5)的第二极连接至第三节点(C),第五晶体管(T5)的控制极用于输入第一控制信号(VCM);
在第二阶段,第五晶体管(T5)响应第一控制信号(VCM)的有效电平导通向第三节点(C)传输参考电平(Vref)以初始化第三节点(C)电位。
4.如权利要求1所述的像素电路,其特征在于,驱动晶体管(T1)和发光元件(OLED),以及第二晶体管(T2)、第三晶体管(T3)和第四晶体管(T4)为P型晶体管;各晶体管导通的有效电平为低电平;
所述暗数据电压为高电平;
第三晶体管(T3)的第一极用于连接至第二电平端(VSS),发光元件(OLED)的第二端用于连接至第一电平端(VDD)。
5.如权利要求4所述的像素电路,其特征在于,还包括:第五晶体管(T5);
第五晶体管(T5)的第一极用于输入参考电平(Vref),第五晶体管(T5)的第二极连接至第三节点(C),第五晶体管(T5)的控制极用于输入第一控制信号(VCM);
在第二阶段,第五晶体管(T5)响应第一控制信号(VCM)的有效电平导通向第三节点(C)传输参考电平(Vref)以初始化第三节点(C)电位。
6.一种显示装置,其特征在于,包括:
像素电路矩阵,所述像素电路矩阵包括排列成n行m列矩阵的如权利要求1-5任意一项所述的像素电路,所述n和m为大于0的整数;
栅极驱动电路,用于产生扫描脉冲信号,并通过沿第一方向形成的各行扫描线向像素电路提供所需的扫描信号;
数据驱动电路,用于产生代表灰度信息的数据电压信号,并通过沿第二方向形成的各数据线向像素电路提供数据信号;
第一控制线(CM),用于向像素电路矩阵中各像素电路同时提供第一控制信号(VCM);
发光控制线(EM),用于向像素电路矩阵中各像素电路同时提供发光控制信号(VEM);
控制器,用于向栅极驱动电路、数据驱动电路以及第一控制线(CM)和发光控制线(EM)提供控制时序;
所述显示装置的一个驱动周期包括:暗数据写入阶段、初始化和阈值补偿阶段、发光阶段;
在暗数据写入阶段,各行扫描线按行依次向各像素电路提供扫描信号(VScan)的有效电平,各像素电路按行依次接收暗数据电压;
在初始化和阈值补偿阶段,第一控制线(CM)和发光控制线(EM)同时向各像素电路提供第一控制信号(VCM)相应的电平和发光控制信号(VEM)相应的电平;各像素电路同时响应本行扫描线提供的扫描信号(VScan)有效电平提取各自驱动晶体管(T1)和发光元件(OLED)的阈值电压;
在发光阶段,第一控制线(CM)将各相应的晶体管控制在截止状态,发光控制线(EM)同时向各像素电路提供发光控制信号(VEM)的有效电平,各行扫描线按行依次向各像素电路提供扫描信号(VScan)的有效电平,各像素电路按行依次接收发光数据电压(VData),各像素电路按行依次开始发光。
7.一种像素电路驱动方法,其特征在于,包括如权利要求1-5任意一项所述的像素电路;所述像素电路的每一驱动周期包括暗数据写入阶段、初始化及阈值补偿阶段和发光阶段,所述驱动方法包括:
在暗数据写入阶段,第四晶体管(T4)响应扫描信号(VScan)的有效电平导通向第三节点(C)传输暗数据电压,将发光元件(OLED)控制在不发光状态;
在初始化和阈值补偿阶段,第三节点(C)接收参考电平(Vref)以初始化第三节点(C)电位;第二节点(B)根据驱动晶体管(T1)和发光元件(OLED)的阈值电压调整电位并通过第一电容(C1)存储该电位;
在发光阶段,第四晶体管(T4)响应扫描信号(VScan)的有效电平导通向第三节点(C)传输发光数据电压(VData),并通过电容耦合至第二节点(B);第三晶体管(T3)响应发光控制信号(VEM)的有效电平导通,驱动晶体管(T1)响应第二节点(B)的电位导通驱动发光元件(OLED)发光。
CN201510201349.6A 2015-04-24 2015-04-24 像素电路及其驱动方法和显示装置 Active CN104821150B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201510201349.6A CN104821150B (zh) 2015-04-24 2015-04-24 像素电路及其驱动方法和显示装置
US15/569,027 US10679554B2 (en) 2015-04-24 2016-03-25 Pixel circuit with compensation for drift of threshold voltage of OLED, driving method thereof, and display device
PCT/CN2016/077393 WO2016169388A1 (zh) 2015-04-24 2016-03-25 像素电路及其驱动方法和显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510201349.6A CN104821150B (zh) 2015-04-24 2015-04-24 像素电路及其驱动方法和显示装置

Publications (2)

Publication Number Publication Date
CN104821150A CN104821150A (zh) 2015-08-05
CN104821150B true CN104821150B (zh) 2018-01-16

Family

ID=53731428

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510201349.6A Active CN104821150B (zh) 2015-04-24 2015-04-24 像素电路及其驱动方法和显示装置

Country Status (3)

Country Link
US (1) US10679554B2 (zh)
CN (1) CN104821150B (zh)
WO (1) WO2016169388A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109801595A (zh) * 2019-03-07 2019-05-24 深圳市华星光电半导体显示技术有限公司 像素驱动电路及显示面板

Families Citing this family (46)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104821150B (zh) * 2015-04-24 2018-01-16 北京大学深圳研究生院 像素电路及其驱动方法和显示装置
KR102524459B1 (ko) * 2015-08-27 2023-04-25 삼성디스플레이 주식회사 화소 및 그의 구동방법
CN105427808B (zh) * 2016-01-04 2018-04-10 京东方科技集团股份有限公司 一种像素驱动电路及其驱动方法、显示装置
CN105489163A (zh) * 2016-01-04 2016-04-13 京东方科技集团股份有限公司 一种像素电路及其驱动方法和显示装置
CN105632409B (zh) * 2016-03-23 2018-10-12 信利(惠州)智能显示有限公司 有机显示面板像素驱动方法及电路
US11170715B2 (en) * 2016-11-18 2021-11-09 Boe Technology Group Co., Ltd. Pixel circuit, display panel, display device and driving method
CN106847188B (zh) * 2017-03-31 2019-02-22 昆山国显光电有限公司 像素电路及其驱动方法、显示面板与显示装置
CN106935197A (zh) * 2017-04-07 2017-07-07 京东方科技集团股份有限公司 像素补偿电路、驱动方法、有机发光显示面板及显示装置
CN108877669A (zh) * 2017-05-16 2018-11-23 京东方科技集团股份有限公司 一种像素电路、驱动方法及显示装置
CN106991976A (zh) * 2017-06-14 2017-07-28 京东方科技集团股份有限公司 像素电路、像素驱动方法和显示装置
CN109308875A (zh) * 2017-07-27 2019-02-05 京东方科技集团股份有限公司 一种像素电路、其驱动方法、显示面板及显示装置
CN107424564B (zh) * 2017-08-07 2020-09-04 北京大学深圳研究生院 像素装置、用于像素装置的驱动方法和显示设备
CN107731149B (zh) * 2017-11-01 2023-04-11 北京京东方显示技术有限公司 显示面板的驱动方法、驱动电路、显示面板和显示装置
CN108109590A (zh) 2017-12-11 2018-06-01 京东方科技集团股份有限公司 Oled像素驱动电路、其驱动方法、及包括其的显示装置
CN108281112A (zh) * 2018-02-05 2018-07-13 上海天马有机发光显示技术有限公司 像素驱动电路及其控制方法、显示面板和显示装置
CN108766353B (zh) * 2018-05-29 2020-03-10 京东方科技集团股份有限公司 像素驱动电路及方法、显示装置
CN109036270B (zh) * 2018-08-16 2021-04-09 京东方科技集团股份有限公司 像素电路、像素驱动方法和显示装置
CN109147647B (zh) * 2018-09-29 2021-07-30 上海天马有机发光显示技术有限公司 一种像素电路的控制方法和一种显示装置
KR20200040052A (ko) * 2018-10-08 2020-04-17 엘지디스플레이 주식회사 표시 장치
CN109087609A (zh) * 2018-11-13 2018-12-25 京东方科技集团股份有限公司 像素电路及其驱动方法、显示基板、显示装置
CN109448637A (zh) * 2019-01-04 2019-03-08 京东方科技集团股份有限公司 一种像素驱动电路及其驱动方法、显示面板
CN109493790A (zh) * 2019-01-21 2019-03-19 惠科股份有限公司 一种显示面板的驱动电路、驱动方法及显示装置
CN109584786B (zh) * 2019-01-21 2020-12-04 惠科股份有限公司 一种显示面板的驱动电路、驱动方法及显示装置
CN111833817B (zh) * 2019-04-22 2021-10-08 成都辰显光电有限公司 像素驱动电路、驱动方法及显示面板
CN110164378B (zh) * 2019-05-09 2021-11-30 南华大学 Amoled像素电路及其驱动方法
CN110223636B (zh) 2019-06-17 2021-01-15 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示装置
CN110545388B (zh) * 2019-08-28 2022-04-01 上海集成电路研发中心有限公司 一种去除图像暗电流的装置和方法
WO2021042271A1 (zh) 2019-09-03 2021-03-11 京东方科技集团股份有限公司 像素驱动电路、像素驱动方法、显示面板及显示装置
CN110619844A (zh) * 2019-10-30 2019-12-27 京东方科技集团股份有限公司 显示驱动电路及其驱动方法、显示设备
TWI715303B (zh) * 2019-11-21 2021-01-01 友達光電股份有限公司 發光二極體驅動電路及包含其之發光二極體顯示面板
CN111312171B (zh) * 2020-03-02 2021-03-16 深圳市华星光电半导体显示技术有限公司 一种像素驱动电路、oled显示面板及显示装置
CN111402807B (zh) * 2020-04-29 2021-10-26 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示面板及其驱动方法
CN111477178A (zh) * 2020-05-26 2020-07-31 京东方科技集团股份有限公司 一种像素驱动电路及其驱动方法、显示装置
TWI738468B (zh) * 2020-08-17 2021-09-01 友達光電股份有限公司 低功耗之畫素電路與顯示器
CN114360440B (zh) * 2020-09-30 2023-06-30 京东方科技集团股份有限公司 像素电路及其驱动方法、发光装置
CN112365842A (zh) * 2020-12-02 2021-02-12 合肥维信诺科技有限公司 像素电路及其驱动方法和显示装置
TWI766639B (zh) * 2021-04-07 2022-06-01 友達光電股份有限公司 自發光畫素電路
US11322087B1 (en) * 2021-04-22 2022-05-03 Sharp Kabushiki Kaisha Pixel circuit with threshold voltage compensation
CN113421525B (zh) * 2021-06-21 2022-12-09 福州京东方光电科技有限公司 像素驱动电路、显示面板、显示设备和驱动控制方法
WO2023028754A1 (zh) * 2021-08-30 2023-03-09 京东方科技集团股份有限公司 像素电路、驱动方法、显示基板和显示装置
US20230077359A1 (en) * 2021-09-16 2023-03-16 Innolux Corporation Electronic device
CN113823226A (zh) * 2021-09-18 2021-12-21 北京京东方技术开发有限公司 像素电路及其驱动方法、显示基板和显示装置
CN114822413A (zh) * 2022-05-10 2022-07-29 绵阳惠科光电科技有限公司 像素电路、像素驱动方法及显示装置
EP4421790A1 (en) * 2022-05-31 2024-08-28 BOE Technology Group Co., Ltd. Pixel circuit, display panel, driving method, and display apparatus
CN115223499A (zh) * 2022-07-29 2022-10-21 合肥京东方卓印科技有限公司 像素电路、显示面板、显示装置以及驱动方法
CN118737055A (zh) * 2024-09-03 2024-10-01 惠科股份有限公司 像素驱动电路、显示面板及其驱动方法、显示装置

Family Cites Families (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100278608B1 (ko) * 1998-01-16 2001-02-01 윤종용 문턱전압 보상회로
TWI273541B (en) * 2003-09-08 2007-02-11 Tpo Displays Corp Circuit and method for driving active matrix OLED pixel with threshold voltage compensation
GB0400213D0 (en) * 2004-01-07 2004-02-11 Koninkl Philips Electronics Nv Electroluminescent display devices
KR100560479B1 (ko) * 2004-03-10 2006-03-13 삼성에스디아이 주식회사 발광 표시 장치 및 그 표시 패널과 구동 방법
KR100627305B1 (ko) * 2004-05-14 2006-09-25 삼성에스디아이 주식회사 발광 표시 장치
KR100578846B1 (ko) * 2004-05-25 2006-05-11 삼성에스디아이 주식회사 발광 표시 장치
JP4196924B2 (ja) * 2004-10-07 2008-12-17 セイコーエプソン株式会社 電気光学装置、その駆動方法および電子機器
KR100606416B1 (ko) * 2004-11-17 2006-07-31 엘지.필립스 엘시디 주식회사 유기전계발광 다이오드의 구동 장치 및 구동방법
KR100698700B1 (ko) * 2005-08-01 2007-03-23 삼성에스디아이 주식회사 발광 표시장치
KR100739334B1 (ko) * 2006-08-08 2007-07-12 삼성에스디아이 주식회사 화소와 이를 이용한 유기전계발광 표시장치 및 그의구동방법
JP2008083117A (ja) * 2006-09-26 2008-04-10 Sharp Corp 表示装置
KR100873076B1 (ko) * 2007-03-14 2008-12-09 삼성모바일디스플레이주식회사 화소 및 이를 이용한 유기전계발광 표시장치 및 그의구동방법
JP2008309910A (ja) * 2007-06-13 2008-12-25 Sony Corp 表示装置、表示装置の駆動方法および電子機器
KR100926591B1 (ko) * 2007-07-23 2009-11-11 재단법인서울대학교산학협력재단 유기 전계 발광 표시 장치
CN201518210U (zh) * 2009-10-27 2010-06-30 四川虹视显示技术有限公司 Amoled像素驱动电路
KR101591556B1 (ko) * 2009-12-09 2016-02-03 가부시키가이샤 제이올레드 표시 장치 및 그 제어 방법
KR101623596B1 (ko) * 2009-12-28 2016-05-24 엘지디스플레이 주식회사 유기발광다이오드 표시장치
KR101720340B1 (ko) * 2010-10-21 2017-03-27 엘지디스플레이 주식회사 유기발광다이오드 표시장치
TW201340058A (zh) * 2012-03-21 2013-10-01 Wintek Corp 發光元件顯示畫素
KR101928379B1 (ko) * 2012-06-14 2018-12-12 엘지디스플레이 주식회사 유기발광 다이오드 표시장치 및 그 구동방법
CN102915703B (zh) * 2012-10-30 2014-12-17 京东方科技集团股份有限公司 一种像素驱动电路及其驱动方法
CN103077680B (zh) * 2013-01-10 2016-04-20 上海和辉光电有限公司 一种oled像素驱动电路
CN103440840B (zh) * 2013-07-15 2015-09-16 北京大学深圳研究生院 一种显示装置及其像素电路
CN103927990B (zh) * 2014-04-23 2016-09-14 上海天马有机发光显示技术有限公司 有机发光显示器的像素电路及驱动方法、有机发光显示器
CN104008726B (zh) * 2014-05-20 2016-05-04 华南理工大学 有源有机电致发光显示器的像素电路及其驱动方法
CN104064139B (zh) * 2014-06-05 2016-06-29 上海天马有机发光显示技术有限公司 一种有机发光二极管像素补偿电路、显示面板和显示装置
CN104821150B (zh) 2015-04-24 2018-01-16 北京大学深圳研究生院 像素电路及其驱动方法和显示装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109801595A (zh) * 2019-03-07 2019-05-24 深圳市华星光电半导体显示技术有限公司 像素驱动电路及显示面板

Also Published As

Publication number Publication date
CN104821150A (zh) 2015-08-05
WO2016169388A1 (zh) 2016-10-27
US20180130412A1 (en) 2018-05-10
US10679554B2 (en) 2020-06-09

Similar Documents

Publication Publication Date Title
CN104821150B (zh) 像素电路及其驱动方法和显示装置
CN104867442B (zh) 一种像素电路及显示装置
CN105096819B (zh) 一种显示装置及其像素电路
CN106710529B (zh) 一种像素驱动电路、驱动方法及有机发光显示面板
CN104715724B (zh) 像素电路及其驱动方法和一种显示装置
US10103214B2 (en) Display device
JP4398413B2 (ja) スレッショルド電圧の補償を備えた画素駆動回路
CN105096818B (zh) 显示装置及其像素电路、驱动方法
CN104575378B (zh) 像素电路、显示装置及显示驱动方法
WO2020151007A1 (zh) 像素驱动电路及其驱动方法、显示面板
CN104867441B (zh) 一种像素电路、显示装置及显示驱动方法
CN106531075A (zh) 有机发光像素驱动电路、驱动方法以及有机发光显示面板
CN104575379B (zh) 显示装置及其驱动方法
TWI633529B (zh) 顯示器、顯示器驅動電路、顯示器驅動方法及電子設備
CN107170407A (zh) 像素单元电路、像素电路、驱动方法和显示装置
CN105741781A (zh) Amoled像素驱动电路及像素驱动方法
CN1584963A (zh) 电光学装置及电子机器
CN105304020B (zh) 有机发光二极管像素驱动电路、阵列基板及显示装置
CN104217656B (zh) 显示设备
CN110288950B (zh) 像素阵列、阵列基板及显示装置
CN106782322A (zh) Amoled像素驱动电路及amoled像素驱动方法
CN109300436A (zh) Amoled像素驱动电路及驱动方法
WO2022160125A1 (zh) 像素驱动电路及其驱动方法、显示基板、显示装置
CN106782304A (zh) 一种像素驱动电路、像素阵列、驱动方法及有机发光显示面板
WO2021000816A1 (zh) 像素电路及其驱动方法、显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
EXSB Decision made by sipo to initiate substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant