Nothing Special   »   [go: up one dir, main page]

CN104660218A - 一种任意波形合成器 - Google Patents

一种任意波形合成器 Download PDF

Info

Publication number
CN104660218A
CN104660218A CN201310572632.0A CN201310572632A CN104660218A CN 104660218 A CN104660218 A CN 104660218A CN 201310572632 A CN201310572632 A CN 201310572632A CN 104660218 A CN104660218 A CN 104660218A
Authority
CN
China
Prior art keywords
adder
waveform
accumulator register
wave memorizer
converter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201310572632.0A
Other languages
English (en)
Inventor
田荣侠
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Individual
Original Assignee
Individual
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Individual filed Critical Individual
Priority to CN201310572632.0A priority Critical patent/CN104660218A/zh
Publication of CN104660218A publication Critical patent/CN104660218A/zh
Pending legal-status Critical Current

Links

Landscapes

  • Radar Systems Or Details Thereof (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

一种任意波形合成器属于波形合成技术领域,尤其涉及一种任意波形合成器。本发明提供一种灵活性好且电路结构简单的任意波形合成器。本发明包括全加器、累加寄存器、第一加法器、第二加法器、波形存储器、D/A转换器、低通滤波器,其结构要点全加器、累加寄存器、第一加法器、第二加法器、波形存储器、D/A转换器、低通滤波器依次相连,累加寄存器输出端与全加器输入端相连;累加寄存器和波形存储器采用同一基准时钟。

Description

一种任意波形合成器
技术领域
本发明属于波形合成技术领域,尤其涉及一种任意波形合成器。
背景技术
直接数字频率合成(DDS)技术是从相位概念出发直接合成所需波形的一种新的频率合成技术。它在相对带宽、频率转换时间、相位连续性、正交输出、高分辨力等方面具有显著的特性,这些特性使DDS 在雷达和通讯系统中应用日益广泛。本文结合现行的研究项目,基于DDS 的基本原理,使用Altera公司的FPGA Cyclone II Ep2c8 芯片完成了一个DDS 系统的设计。本文通过一个正弦波的实例来说明设计的原理。
发明内容
本发明就是针对上述问题,提供一种灵活性好且电路结构简单的任意波形合成器。
为了实现上述目的,本发明采用如下技术方案,本发明包括全加器、累加寄存器、第一加法器、第二加法器、波形存储器、D/A转换器、低通滤波器,其结构要点全加器、累加寄存器、第一加法器、第二加法器、波形存储器、D/A转换器、低通滤波器依次相连,累加寄存器输出端与全加器输入端相连;累加寄存器和波形存储器采用同一基准时钟。
作为一种优选方案,本发明所述波形存储器用第二加法器输出的数据作为波形存储器的取样地址,进行波形的相位-幅值转换。
作为另一种优选方案,本发明所述D/A转换器把波形存储器合成的正弦波数字量转化成模拟量。
本发明有益效果。
本发明采用FPGA 设计的DDS 电路,能产生各种形状的波形,具有很大的灵活性,且电路结构简单,其生成的波形同一般的波形发生器生成的波形相比,具有波形平滑、无毛刺、波形稳定度高、频率稳定度和分辨率高等优点,具有广泛的应用前景。
附图说明
为了使本发明所解决的技术问题、技术方案及有益效果更加清楚明白,以下结合附图及具体实施方式,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施方式仅仅用以解释本发明,并不用于限定本发明。
图1是本发明电路原理框图。
具体实施方式
如图所示,本发明包括全加器、累加寄存器、第一加法器、第二加法器、波形存储器、D/A转换器、低通滤波器,其结构要点全加器、累加寄存器、第一加法器、第二加法器、波形存储器、D/A转换器、低通滤波器依次相连,累加寄存器输出端与全加器输入端相连;累加寄存器和波形存储器采用同一基准时钟。
作为一种优选方案,本发明所述波形存储器用第二加法器输出的数据作为波形存储器的取样地址,进行波形的相位-幅值转换。
作为另一种优选方案,本发明所述D/A转换器把波形存储器合成的正弦波数字量转化成模拟量。
DDS 的工作原理是以数控振荡器的方式产生频率、相位可控制的任意波形。电路一般包括基准时钟、频率累加器、相位累加器、控制相位的加法器、控制波形的加法器、幅度/相位转换电路、D/A 转换器和低通滤波器(LPF)。如上原理框图所示,其中K 为频率控制字、P 为相位控制字、W 为波形控制字、fc为参考时钟频率,D 为ROM 数据位及D/A 转换器的字长。相位累加器在时钟fc的控制下以步长K 作累加,输出的N 位二进制码与相位控制字P、波形控制字W 相加后作为波形ROM 的地址,对波形ROM 进行寻址,波形ROM输出D 位的幅度码S(n),经D/A 转换器变成阶梯波S(t),再经过低通滤波器平滑后就可以得到合成的信号波形。合成的信号波形形状取决于波形ROM 中存储的幅度码,因此DDS可以产生任意波形。本文章主要介绍频率预置与调节电路、相位累加器、相位控制加法器、波形控制加法器、波形存储器的设计与实现相位累加器由N 位加法器与N 位寄存器级联构成。每来一个时钟脉冲fc,加法器将频率控制字K 与寄存器输出的相位数据相加,再把相加后的结果送至寄存器的数据输入端。寄存器将加法器在上一个时钟作用后所产生的相位数据反馈到加法器的输入端;以使加法器在下一个时钟作用下继续与频率控制字进行相加。这样,相位累加器在时钟的作用下,进行相位累加。当相位累加器加满量时就会产生一次溢出,完成一个周期性的动作。
以上内容是结合具体的优选实施方式对本发明作的进一步详细说明,不能认定本发明的具体实施只局限于这些说明,对于本发明所属技术领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干简单推演或替换,都应当视为属于本发明所提交的权利要求书确定的保护范围。

Claims (3)

1.一种任意波形合成器,包括全加器、累加寄存器、第一加法器、第二加法器、波形存储器、D/A转换器、低通滤波器,其特征在于全加器、累加寄存器、第一加法器、第二加法器、波形存储器、D/A转换器、低通滤波器依次相连,累加寄存器输出端与全加器输入端相连;累加寄存器和波形存储器采用同一基准时钟。
2.根据权利要求1所述一种任意波形合成器,其特征在于所述波形存储器用第二加法器输出的数据作为波形存储器的取样地址,进行波形的相位-幅值转换。
3.根据权利要求1所述一种任意波形合成器,其特征在于所述D/A转换器把波形存储器合成的正弦波数字量转化成模拟量。
CN201310572632.0A 2013-11-18 2013-11-18 一种任意波形合成器 Pending CN104660218A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201310572632.0A CN104660218A (zh) 2013-11-18 2013-11-18 一种任意波形合成器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201310572632.0A CN104660218A (zh) 2013-11-18 2013-11-18 一种任意波形合成器

Publications (1)

Publication Number Publication Date
CN104660218A true CN104660218A (zh) 2015-05-27

Family

ID=53250980

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310572632.0A Pending CN104660218A (zh) 2013-11-18 2013-11-18 一种任意波形合成器

Country Status (1)

Country Link
CN (1) CN104660218A (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106443095A (zh) * 2016-10-17 2017-02-22 成都前锋电子仪器有限责任公司 一种dds任意波发生器
CN107977044A (zh) * 2018-01-17 2018-05-01 优利德科技(中国)有限公司 一种dds信号发生器及其线性插值方法
CN109307806A (zh) * 2018-09-21 2019-02-05 北京东方计量测试研究所 一种高准确度的标准信号源

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106443095A (zh) * 2016-10-17 2017-02-22 成都前锋电子仪器有限责任公司 一种dds任意波发生器
CN107977044A (zh) * 2018-01-17 2018-05-01 优利德科技(中国)有限公司 一种dds信号发生器及其线性插值方法
CN107977044B (zh) * 2018-01-17 2023-09-01 优利德科技(中国)股份有限公司 一种dds信号发生器及其线性插值方法
CN109307806A (zh) * 2018-09-21 2019-02-05 北京东方计量测试研究所 一种高准确度的标准信号源

Similar Documents

Publication Publication Date Title
CN101776935B (zh) 一种基于dds的数字调制信号发生器
CN201708773U (zh) 一种任意波形发生器
CN104753502B (zh) 一种基于fpga的dds信号发生器及其实现方法
CN101867371A (zh) 基于fpga的线性调频信号实现方法
CN105718404A (zh) 一种基于fpga的方波发生器及方法
CN108964660A (zh) 一种基于相位延时补偿的高分辨率低功耗展频控制电路
CN103297047A (zh) 原子频标及伺服锁定方法
CN101276002A (zh) 高温单片相位可编程直接数字频率合成源
CN104660218A (zh) 一种任意波形合成器
CN105871337B (zh) 一种改进的可分段调制的信号发生器
CN105871339B (zh) 一种灵活的可分段调制的信号发生器
CN102497205B (zh) 一种改进型dds信号发生器及其信号发生方法
Fang et al. Design and simulation of DDS based on Quartus II
CN203482173U (zh) 具有多路信号叠加功能的信号发生器
CN208689465U (zh) 一种高精度频率合成器
Shan et al. Design and implementation of a FPGA-based direct digital synthesizer
CN205121246U (zh) 基于fpga的dds信号发生器
CN103095297B (zh) 直接数字频率合成器产生精准频率的方法
RU2452085C1 (ru) Цифровой вычислительный синтезатор для многочастотной телеграфии
CN105005240A (zh) 基于离线计算的任意波发生器
CN109714032A (zh) 一种基于dds的脉冲波调频电路及调频方法
Liu Design of typical waveform generator based on DDS/SOPC
CN104917494A (zh) 一种函数信号发生器
CN202957806U (zh) 基于fpga的dds信号发生器
CN203133271U (zh) 一种高频地波雷达多通道相干频率合成器

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20150527

WD01 Invention patent application deemed withdrawn after publication