Nothing Special   »   [go: up one dir, main page]

CN104133334A - 像素结构、阵列基板及显示器件 - Google Patents

像素结构、阵列基板及显示器件 Download PDF

Info

Publication number
CN104133334A
CN104133334A CN201410407608.6A CN201410407608A CN104133334A CN 104133334 A CN104133334 A CN 104133334A CN 201410407608 A CN201410407608 A CN 201410407608A CN 104133334 A CN104133334 A CN 104133334A
Authority
CN
China
Prior art keywords
public electrode
gate line
dot structure
electrode
pixel electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201410407608.6A
Other languages
English (en)
Inventor
庄崇营
胡君文
李林
洪胜宝
何基强
李建华
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Truly Semiconductors Ltd
Original Assignee
Truly Semiconductors Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Truly Semiconductors Ltd filed Critical Truly Semiconductors Ltd
Priority to CN201410407608.6A priority Critical patent/CN104133334A/zh
Publication of CN104133334A publication Critical patent/CN104133334A/zh
Priority to PCT/CN2015/087236 priority patent/WO2016026414A1/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Mathematical Physics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Liquid Crystal (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)

Abstract

本发明公开了一种像素结构、阵列基板及显示器件,其像素结构包括栅极线、数据线、像素电极和公共电极;其中,公共电极形成于栅极线所在导电层和像素电极所在导电层之间,公共电极与栅极线和像素电极之间均相互隔离,公共电极覆盖栅极线,且公共电极与像素电极具有交叠区域。由于公共电极形成在栅极线上方,相对于现有的公共电极和栅极线位于同一导电层的情况,不仅可以增大像素结构的开口率;而且公共电极还可以起到一定的遮光作用,减少像素结构边缘区域的漏光,提高显示器件的对比度、透过率和显示稳定性,提高了显示器件的显示效果。

Description

像素结构、阵列基板及显示器件
技术领域
本发明涉及显示技术领域,更具体地说,涉及一种像素结构、阵列基板及显示器件。
背景技术
液晶显示器具有轻薄、低辐射、低电耗等特点,已取代传统的阴极射线管显示器成为显示器市场的主流产品。阵列基板作为液晶显示器件的组件之一,具有极其重要的意义。
结合图1a和1b所示,图1a为现有的像素结构的结构示意图;图1b为图1a提供的像素结构沿AA’方向的切面图。其中,像素结构为横向像素结构,阵列基板包括多个像素结构100,像素结构100包括薄膜场效应晶体管101。
其中,沿像素结构100的AA’的切面上,像素结构100包括透明基板1;在透明基板1的表面上形成有第一导电层,第一导电层包括栅极线2、公共电极3和薄膜场效应晶体管101的栅极,栅极线2与薄膜场效应晶体管101的栅极相连;覆盖第一导电层的第一绝缘层4;形成于第一绝缘层4上的第二导电层,第二导电层包括数据线5,以及薄膜场效应晶体管101的源极和漏极,数据线5与薄膜场效应晶体管101的源极相连;形成于第二导电层表面的第二绝缘层6;形成于第二绝缘层6表面的第三导电层,第三导电层包括像素电极7,像素电极7与薄膜场效应晶体管101的漏极相连,且像素电极7和公共电极3形成存储电容。现有的像素结构的开口率有待增大。
发明内容
有鉴于此,本发明提供一种像素结构、阵列基板及显示器件,其开口率大,显示效果好。
为实现上述目的,本发明提供如下技术方案:
一种像素结构,所述像素结构包括:
栅极线、数据线、像素电极和公共电极;
所述公共电极形成于所述栅极线所在导电层和所述像素电极所在导电层之间,所述公共电极与所述栅极线和所述像素电极之间均相互隔离,所述公共电极覆盖所述栅极线,且所述公共电极与所述像素电极具有交叠区域。
优选的,所述公共电极与所述数据线由同一导电层制作而成。
优选的,所述公共电极的材质为铝、钼、钼铝钼或铬。
一种阵列基板,包括:
多个像素结构,每个像素结构包括:
栅极线、数据线、像素电极和公共电极,
在任意一像素结构中,所述公共电极形成于所述栅极线所在导电层和所述像素电极所在导电层之间,所述公共电极与所述栅极线和所述像素电极之间均相互隔离,所述公共电极覆盖所述栅极线,且所述公共电极与所述像素电极具有交叠区域。
优选的,沿所述数据线延伸方向上,任意一像素结构的像素电极还与与其相邻的像素结构的公共电极具有交叠区域。
优选的,沿所述数据线延伸方向上,相邻两个像素结构的公共电极通过一导线电性连接。
优选的,相邻两个像素结构的公共电极与导线形成U形结构。
优选的,在任意一像素结构中,所述像素电极还与位于该像素结构的导线具有交叠区域。
优选的,在任意一像素结构中,所述公共电极与所述数据线由同一导电层制作而成。
一种显示器件,包括上述的阵列基板。
与现有技术相比,本发明所提供的技术方案具有以下优点:
本发明所提供的像素结构、阵列基板及显示器件,其像素结构包括栅极线、数据线、像素电极和公共电极;其中,公共电极形成于栅极线所在导电层和像素电极所在导电层之间,公共电极与栅极线和像素电极之间均相互隔离,公共电极覆盖栅极线,且公共电极与像素电极具有交叠区域。由于公共电极形成在栅极线上方,相对于现有的公共电极和栅极线位于同一导电层的情况,不仅可以增大像素结构的开口率;而且公共电极还可以起到一定的遮光作用,减少像素结构边缘区域的漏光,提高显示器件的对比度、透过率和显示稳定性,提高了显示器件的显示效果。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1a为现有的一种像素结构的结构示意图;
图1b为图1a的像素结构沿AA’方向的切面图;
图2a为本申请实施例提供的一种像素结构的结构示意图;
图2b为图2a所提供的像素结构沿AA’方向的切面图;
图3为本申请实施例提供的沿数据线方向的多个像素结构的结构示意图。
具体实施方式
正如背景技术所述,现有的横向排列的像素结构的开口率有待增大。发明人研究发现,造成这种缺陷的原因主要有现有的像素结构中,公共电极与栅极线位于同一导电层,而公共电极与栅极线相互隔离,因此栅极线和公共电极的同一平面情况增大了遮光面积,减小了透光的区域,进而降低了像素结构的开口率。
基于此,本发明提供了一种像素结构,以克服现有技术存在的上述问题,所述像素结构包括:
栅极线、数据线、像素电极和公共电极;
所述公共电极形成于所述栅极线所在导电层和所述像素电极所在导电层之间,所述公共电极与所述栅极线和所述像素电极之间均相互隔离,所述公共电极覆盖所述栅极线,且所述公共电极与所述像素电极具有交叠区域。
本发明还提供了一种阵列基板,包括:
多个像素结构,每个像素结构包括:
栅极线、数据线、像素电极和公共电极,
在任意一像素结构中,所述公共电极形成于所述栅极线所在导电层和所述像素电极所在导电层之间,所述公共电极与所述栅极线和所述像素电极之间均相互隔离,所述公共电极覆盖所述栅极线,且所述公共电极与所述像素电极具有交叠区域。
本发明还提供了一种显示器件,包括上述的阵列基板。
本发明所提供的像素结构、阵列基板及显示器件,其像素结构包括栅极线、数据线、像素电极和公共电极;其中,公共电极形成于栅极线所在导电层和像素电极所在导电层之间,公共电极与栅极线和像素电极之间均相互隔离,公共电极覆盖栅极线,且公共电极与像素电极具有交叠区域。由于公共电极形成在栅极线上方,相对于现有的公共电极和栅极线位于同一导电层的情况,不仅可以增大像素结构的开口率;而且公共电极还可以起到一定的遮光作用,减少像素结构边缘区域的漏光,提高显示器件的对比度、透过率和显示稳定性,提高了显示器件的显示效果。
以上是本发明的核心思想,为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图对本发明的具体实施方式做详细的说明。
在下面的描述中阐述了很多具体细节以便于充分理解本发明,但是本发明还可以采用其他不同于在此描述的其它方式来实施,本领域技术人员可以在不违背本发明内涵的情况下做类似推广,因此本发明不受下面公开的具体实施例的限制。
其次,本发明结合示意图进行详细描述,在详述本发明实施例时,为便于说明,表示器件结构的剖面图会不依一般比例作局部放大,而且所述示意图只是示例,其在此不应限制本发明保护的范围。此外,在实际制作中应包含长度、宽度及深度的三维空间尺寸。
本申请实施例提供了一种像素结构,结合图2a和2b所示,对本申请实施例提供的像素结构进行详细说明,其中,图2a为本申请实施例提供的一种像素结构的结构示意图,图2b为图2a所提供的像素结构沿AA’方向的切面图。
像素结构200包括:
场效应薄膜晶体管201,像素结构201还包括:透明基板21,以及位于透明基板21上的栅极线22、数据线24、公共电极25和像素电极27,其中,公共电极25形成于栅极线22所在的导电层和像素电极27所在的导电层之间,公共电极25与栅极线22和像素电极28之间均相互隔离,公共电极25覆盖栅极线22,且公共电极25与像素电极27具有交叠区域。
由上述内容可知,将公共电极形成于栅极线的上方,相对于现有的公共电极和栅极线位于同一导电层的情况,可以有效的增大像素结构的开口率。另外,由于公共电极与像素电极之间形成存储电容,为了防止栅极线的干扰,公共电极覆盖区域包括栅极线所在区域,进而通过公共电极屏蔽栅极线对像素电极的影响。
为了节约材料资源,优选的,公共电极与数据线由同一导电层制作而成,即在制作数据线的同时,由同一导电层形成公共电极。可选的,公共电极的材质可以为铝、钼、钼铝钼或铬,本申请实施例对此不作具体限制。
为了更全面的对本申请实施例提供的像素结构进行说明,参考图2b所示,由切面方向对其进行详细说明,包括:
透明基板21,所述透明基板为玻璃基板或树脂基板,以及形成于所述透明基板21表面的第一导电层,所述第一导电层包括栅极线22和所述场效应薄膜晶体管201的栅极,且所述栅极线22与场效应薄膜晶体管201的栅极相连;
覆盖所述第一导电层的第一绝缘层23;
形成于所述第一绝缘层23表面第二导电层,所述第二导电层包括数据线24和公共电极25,以及所述场效应薄膜晶体管201的源极和漏极,且数据线24与所述薄膜场效应晶体管201的源极相连;
覆盖所述第二导电层的第二绝缘层26;
形成于所述第二绝缘层25表面的第三导电层,所述第三导电层包括像素电极27,像素电极27与所述场效应薄膜晶体管201的漏极相连,且像素电极27与公共电极线25之间具有交叠区域,进而形成存储电容。
由于制作像素单元时,镀膜过程中每层导电层的厚度均匀,因此最终形成的覆盖区域的结构均呈台阶状。
本申请实施例提供的像素结构,将公共电极形成在栅极线上方,相对于现有的公共电极和栅极线位于同一导电层的情况,可以增大像素结构的开口率。
本申请实施例还提供了一种阵列基板,参考图3所示,对本申请实施例提供的阵列基板上多个横向排列的像素结构进行详细说明。
其中,阵列基板包括:
多个像素结构200,每个像素结构200包括:
场效应薄膜晶体管201、栅极线22、数据线24、像素电极27和公共电极25,
在任意一像素结构中,所述公共电极25形成于所述栅极线22所在导电层和所述像素电极27所在导电层之间,所述公共电极25与所述栅极线22和所述像素电极27之间均相互隔离,所述公共电极25覆盖所述栅极线22,且所述公共电极25与所述像素电极27具有交叠区域。
优选的,在任意一像素结构中,所述公共电极与所述数据线由同一导电层制作而成。
为了最大程度的扩大像素结构的开口率,沿所述数据线延伸方向上,任意一像素结构的像素电极还与与其相邻的像素结构的公共电极具有交叠区域。像素电极除与所在的像素结构的公共电极有交叠区域外,还与相邻的一像素结构的公共电极具有交叠区域,这样可以在保证公共电极覆盖栅极线和保证存储电容达到预设要求的基础上,最大程度的将公共电极的面积减小,进而扩大像素结构的开口率。
进一步的,沿所述数据线延伸方向上,相邻两个像素结构的公共电极通过一导线28电性连接。相邻两个像素结构的公共电极与导线形成U形结构。在任意一像素结构中,所述像素电极还与位于该像素结构的导线具有交叠区域。通过设计像素电极与导线之间具有交叠区域,更进一步的减小公共电极的面积,增大像素结构的开口率。并且,U形结构可以有效的遮挡像素结构的边缘区域的漏光,提高显示效果。
最后,本申请实施例还提供了一种显示器件,包括上述的阵列基板。
可选的,显示器件为液晶显示器件、OLED(Organic Light-Emitting Diode)显示器件,以及任意一种包括上述实施例提供的阵列基板的显示器件,本申请实施例对于显示器件的种类并不做限制,只要包括上述实施例提供的阵列基板,均在本申请实施例保护范围之内。
本申请实施例所提供的像素结构、阵列基板及显示器件,其像素结构包括栅极线、数据线、像素电极和公共电极;其中,公共电极形成于栅极线所在导电层和像素电极所在导电层之间,公共电极与栅极线和像素电极之间均相互隔离,公共电极覆盖栅极线,且公共电极与像素电极具有交叠区域。由于公共电极形成在栅极线上方,相对于现有的公共电极和栅极线位于同一导电层的情况,不仅可以增大像素结构的开口率;而且公共电极还可以起到一定的遮光作用,减少像素结构边缘区域的漏光,提高显示器件的对比度、透过率和显示稳定性,提高了显示器件的显示效果。
对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本发明。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本发明的精神或范围的情况下,在其它实施例中实现。因此,本发明将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。

Claims (10)

1.一种像素结构,所述像素结构包括:
栅极线、数据线、像素电极和公共电极;
其特征在于,
所述公共电极形成于所述栅极线所在导电层和所述像素电极所在导电层之间,所述公共电极与所述栅极线和所述像素电极之间均相互隔离,所述公共电极覆盖所述栅极线,且所述公共电极与所述像素电极具有交叠区域。
2.根据权利要求1所述的像素结构,其特征在于,所述公共电极与所述数据线由同一导电层制作而成。
3.根据权利要求1所述的像素结构,其特征在于,所述公共电极的材质为铝、钼、钼铝钼或铬。
4.一种阵列基板,包括:
多个像素结构,每个像素结构包括:
栅极线、数据线、像素电极和公共电极,
其特征在于,在任意一像素结构中,所述公共电极形成于所述栅极线所在导电层和所述像素电极所在导电层之间,所述公共电极与所述栅极线和所述像素电极之间均相互隔离,所述公共电极覆盖所述栅极线,且所述公共电极与所述像素电极具有交叠区域。
5.根据权利要求4所述的阵列基板,其特征在于,沿所述数据线延伸方向上,任意一像素结构的像素电极还与与其相邻的像素结构的公共电极具有交叠区域。
6.根据权利要求4所述的阵列基板,其特征在于,沿所述数据线延伸方向上,相邻两个像素结构的公共电极通过一导线电性连接。
7.根据权利要求6所述的阵列基板,其特征在于,相邻两个像素结构的公共电极与导线形成U形结构。
8.根据权利要求7所述的阵列基板,其特征在于,在任意一像素结构中,所述像素电极还与位于该像素结构的导线具有交叠区域。
9.根据权利要求1所述的阵列基板,其特征在于,在任意一像素结构中,所述公共电极与所述数据线由同一导电层制作而成。
10.一种显示器件,其特征在于,包括如权利要求4~9任意一项所述的阵列基板。
CN201410407608.6A 2014-08-18 2014-08-18 像素结构、阵列基板及显示器件 Pending CN104133334A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201410407608.6A CN104133334A (zh) 2014-08-18 2014-08-18 像素结构、阵列基板及显示器件
PCT/CN2015/087236 WO2016026414A1 (zh) 2014-08-18 2015-08-17 像素结构、阵列基板及显示器件

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410407608.6A CN104133334A (zh) 2014-08-18 2014-08-18 像素结构、阵列基板及显示器件

Publications (1)

Publication Number Publication Date
CN104133334A true CN104133334A (zh) 2014-11-05

Family

ID=51806067

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410407608.6A Pending CN104133334A (zh) 2014-08-18 2014-08-18 像素结构、阵列基板及显示器件

Country Status (2)

Country Link
CN (1) CN104133334A (zh)
WO (1) WO2016026414A1 (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016026414A1 (zh) * 2014-08-18 2016-02-25 信利半导体有限公司 像素结构、阵列基板及显示器件
CN105789266A (zh) * 2016-05-30 2016-07-20 京东方科技集团股份有限公司 一种oled阵列基板及其制备方法、显示装置
CN106486494A (zh) * 2015-08-27 2017-03-08 三星显示有限公司 显示装置
CN106896608A (zh) * 2017-04-28 2017-06-27 京东方科技集团股份有限公司 阵列基板、显示面板及显示装置
WO2017166817A1 (en) * 2016-03-31 2017-10-05 Boe Technology Group Co., Ltd. Array substrate, manufacturing method thereof, and display apparatus
WO2022242027A1 (zh) * 2021-05-21 2022-11-24 京东方科技集团股份有限公司 一种显示面板及显示装置

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN202917489U (zh) * 2012-11-13 2013-05-01 京东方科技集团股份有限公司 一种阵列基板及显示装置
CN103135302A (zh) * 2011-12-02 2013-06-05 上海中航光电子有限公司 平面开关控制模式的薄膜晶体管液晶显示器及其制作方法
CN103185997A (zh) * 2011-12-30 2013-07-03 上海天马微电子有限公司 像素结构及薄膜晶体管阵列基板
CN103246117A (zh) * 2012-02-09 2013-08-14 上海中航光电子有限公司 一种双栅型薄膜晶体管液晶显示装置的像素结构
CN103713435A (zh) * 2013-09-16 2014-04-09 友达光电股份有限公司 像素结构及其制造方法以及显示面板
TW201415146A (zh) * 2012-10-08 2014-04-16 Au Optronics Corp 畫素陣列基板

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5151806A (en) * 1990-04-27 1992-09-29 Mitsubishi Denki Kabushiki Kaisha Liquid crystal display apparatus having a series combination of the storage capacitors
CN102023430B (zh) * 2009-09-17 2012-02-29 京东方科技集团股份有限公司 Ffs型tft-lcd阵列基板及其制造方法
CN102156369B (zh) * 2011-01-18 2013-09-04 京东方科技集团股份有限公司 薄膜晶体管液晶显示阵列基板及其制造方法
CN102967971B (zh) * 2012-11-02 2015-09-23 京东方科技集团股份有限公司 阵列基板以及显示装置
CN103984170A (zh) * 2013-02-19 2014-08-13 上海天马微电子有限公司 阵列基板及其制造方法、液晶显示器
CN103715206A (zh) * 2013-12-31 2014-04-09 信利半导体有限公司 一种像素单元、阵列基板及显示面板
CN104133334A (zh) * 2014-08-18 2014-11-05 信利半导体有限公司 像素结构、阵列基板及显示器件

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103135302A (zh) * 2011-12-02 2013-06-05 上海中航光电子有限公司 平面开关控制模式的薄膜晶体管液晶显示器及其制作方法
CN103185997A (zh) * 2011-12-30 2013-07-03 上海天马微电子有限公司 像素结构及薄膜晶体管阵列基板
CN103246117A (zh) * 2012-02-09 2013-08-14 上海中航光电子有限公司 一种双栅型薄膜晶体管液晶显示装置的像素结构
TW201415146A (zh) * 2012-10-08 2014-04-16 Au Optronics Corp 畫素陣列基板
CN202917489U (zh) * 2012-11-13 2013-05-01 京东方科技集团股份有限公司 一种阵列基板及显示装置
CN103713435A (zh) * 2013-09-16 2014-04-09 友达光电股份有限公司 像素结构及其制造方法以及显示面板

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016026414A1 (zh) * 2014-08-18 2016-02-25 信利半导体有限公司 像素结构、阵列基板及显示器件
CN106486494A (zh) * 2015-08-27 2017-03-08 三星显示有限公司 显示装置
WO2017166817A1 (en) * 2016-03-31 2017-10-05 Boe Technology Group Co., Ltd. Array substrate, manufacturing method thereof, and display apparatus
CN105789266A (zh) * 2016-05-30 2016-07-20 京东方科技集团股份有限公司 一种oled阵列基板及其制备方法、显示装置
WO2017206796A1 (zh) * 2016-05-30 2017-12-07 京东方科技集团股份有限公司 Oled阵列基板及其制备方法、阵列基板和显示装置
US10453909B2 (en) 2016-05-30 2019-10-22 Boe Technology Group Co., Ltd. OLED array substrate with overlapped conductive layer and manufacturing method thereof, array substrate and display device
CN106896608A (zh) * 2017-04-28 2017-06-27 京东方科技集团股份有限公司 阵列基板、显示面板及显示装置
US10656488B2 (en) 2017-04-28 2020-05-19 Boe Technology Group Co., Ltd. Array substrate having common electrode that does not overlap with gate line, display panel and display device
WO2022242027A1 (zh) * 2021-05-21 2022-11-24 京东方科技集团股份有限公司 一种显示面板及显示装置

Also Published As

Publication number Publication date
WO2016026414A1 (zh) 2016-02-25

Similar Documents

Publication Publication Date Title
CN104133334A (zh) 像素结构、阵列基板及显示器件
CN103926739B (zh) 显示面板及显示装置
JP6460584B2 (ja) Ltpsアレイ基板
US20200286970A1 (en) Oled display panel and manufacturing method thereof
CN103715206A (zh) 一种像素单元、阵列基板及显示面板
CN102466933B (zh) 液晶显示器的像素结构及其制作方法
CN103676386A (zh) 一种显示面板及显示装置
CN103383502B (zh) 边际场切换式液晶显示面板
CN102902113B (zh) 液晶显示装置
US20150380442A1 (en) Array substrate and display device
CN104465675A (zh) 薄膜晶体管阵列基板、液晶面板以及液晶显示器
CN103605241A (zh) 一种液晶显示面板
TW201445227A (zh) 液晶顯示面板
CN104698713A (zh) 一种液晶显示面板及液晶显示装置
TW201629587A (zh) 顯示面板
US11444105B2 (en) Array substrate and manufacturing method thereof
US10304994B2 (en) Organic light emitting display panel
CN104330917A (zh) 一种彩膜基板及显示装置
CN107247358A (zh) 显示面板和显示装置
CN103811532B (zh) 一种显示装置及其制作方法
CN103309098B (zh) 一种液晶显示装置
CN103424925B (zh) 一种阵列基板及其制造方法、显示装置
CN104635393A (zh) 薄膜晶体管阵列基板和液晶显示装置
CN104656305A (zh) 一种彩膜显示层、显示面板及制备方法
CN104503164A (zh) 一种阵列基板及其制作方法、显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20141105