Nothing Special   »   [go: up one dir, main page]

WO2010050130A1 - 半導体装置及びその製造方法 - Google Patents

半導体装置及びその製造方法 Download PDF

Info

Publication number
WO2010050130A1
WO2010050130A1 PCT/JP2009/005316 JP2009005316W WO2010050130A1 WO 2010050130 A1 WO2010050130 A1 WO 2010050130A1 JP 2009005316 W JP2009005316 W JP 2009005316W WO 2010050130 A1 WO2010050130 A1 WO 2010050130A1
Authority
WO
WIPO (PCT)
Prior art keywords
layer
active region
crystal defect
defect layer
igbt
Prior art date
Application number
PCT/JP2009/005316
Other languages
English (en)
French (fr)
Inventor
鳥居克行
Original Assignee
サンケン電気株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by サンケン電気株式会社 filed Critical サンケン電気株式会社
Priority to US13/120,899 priority Critical patent/US8384123B2/en
Priority to KR1020117005046A priority patent/KR101222847B1/ko
Priority to CN200980139284.XA priority patent/CN102171800B/zh
Publication of WO2010050130A1 publication Critical patent/WO2010050130A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/739Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
    • H01L29/7393Insulated gate bipolar mode transistors, i.e. IGBT; IGT; COMFET
    • H01L29/7395Vertical transistors, e.g. vertical IGBT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • H01L29/0619Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE] with a supplementary region doped oppositely to or in rectifying contact with the semiconductor containing or contacting region, e.g. guard rings with PN or Schottky junction
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/083Anode or cathode regions of thyristors or gated bipolar-mode devices
    • H01L29/0834Anode regions of thyristors or gated bipolar-mode devices, e.g. supplementary regions surrounding anode regions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/30Semiconductor bodies ; Multistep manufacturing processes therefor characterised by physical imperfections; having polished or roughened surface
    • H01L29/32Semiconductor bodies ; Multistep manufacturing processes therefor characterised by physical imperfections; having polished or roughened surface the imperfections being within the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66234Bipolar junction transistors [BJT]
    • H01L29/66325Bipolar junction transistors [BJT] controlled by field-effect, e.g. insulated gate bipolar transistors [IGBT]
    • H01L29/66333Vertical insulated gate bipolar transistors

Definitions

  • the present invention relates to a structure of a semiconductor device, in particular, an insulated gate bipolar transistor that can be operated with a large current, and a manufacturing method thereof.
  • IGBT insulated gate bipolar transistor
  • FIG. 4 is an example of a cross-sectional structure of a typical IGBT element.
  • the function of a bipolar transistor is combined with the function of an insulated gate transistor (Metal Oxide Field Effect Transistor: MOSFET).
  • MOSFET Metal Oxide Field Effect Transistor
  • an n layer 102 serving as a base is formed on a p-type substrate 101 serving as a collector of a bipolar transistor, a p + layer 103 serving as an emitter, an n + layer 104, a gate oxide film 105 serving as a part of a MOSFET, 106 is formed on the surface side (upper side in FIG. 4).
  • An emitter electrode 107 is connected to the p + layer 103 and the n + layer 104, and an insulating layer 108 for preventing a short circuit between the emitter electrode 107 and the gate electrode 106 is formed.
  • the IGBT 100 is turned on when its gate voltage is equal to or higher than a threshold value. At this time, conductivity is modulated by injecting holes from the p-type substrate 101 into the n layer 102, and a large current flows, that is, the on-resistance can be lowered. Therefore, the ON resistance (ON voltage) can be lowered by increasing the amount of injected holes. Actually, in many cases, the on-resistance is particularly lowered by forming a plurality of IGBT elements 100 having the above-described configuration on the same substrate and connecting them in parallel.
  • the gate voltage is turned off by making it smaller than the threshold value.
  • the holes existing at the time of turning on the n layer 102 disappear, Current flows. That is, the holes recombine with electrons and disappear, but the IGBT 100 is not completely turned off until the holes disappear. Therefore, in order to improve the switching speed of the IGBT, it is necessary to shorten the time until the holes disappear (the lifetime of the holes).
  • Patent Document 1 describes a technique for forming a crystal defect layer having a short hole lifetime in an n layer by ion implantation.
  • Patent Document 2 describes a technique for forming a similar crystal defect layer on the p-type substrate side. By using such a technique, the switching performance of the IGBT element 100 could be improved.
  • holes in the base n layer 102 contribute to lowering the switching speed, they also directly contribute to lowering the on-resistance due to the operation principle of the IGBT. Therefore, by shortening the lifetime of holes in the n layer 102 or limiting the injection amount, the switching speed is improved, but the on-resistance is increased. That is, in the above technique, the switching speed and the on-resistance are in a trade-off relationship.
  • the present invention has been made in view of such problems, and an object thereof is to provide an invention that solves the above problems.
  • a semiconductor device has a configuration in which an n-layer is formed on a p-type substrate, an emitter and a gate are formed on the surface side using the p-type substrate as a collector and the n-layer as a base.
  • the crystal defect layer in the active region is formed at a position shallower than the crystal defect layer in the non-active region, which is a region where the insulated gate bipolar transistor element is not formed, in the semiconductor substrate. It is characterized by that.
  • the crystal defect layer is formed in the active region and the inactive region so that a hole injection amount in the inactive region is smaller than a hole injection amount in the active region. It is characterized by that.
  • the emitter common electrode connected to the emitter of the insulated gate bipolar transistor element formed in the active region is formed of a material having higher ion blocking ability than the semiconductor substrate. .
  • the semiconductor device of the present invention is characterized in that the emitter common electrode includes nickel or an alloy containing nickel.
  • an emitter and a gate are formed on a surface side of a semiconductor substrate having a configuration in which an n layer is formed on a p type substrate, the p type substrate as a collector, and the n layer as a base.
  • a method of manufacturing a semiconductor device comprising an insulated gate bipolar transistor element having a structure as described above, wherein a crystal defect layer in which many crystal defects are introduced is formed in the semiconductor substrate, wherein the insulated gate bipolar transistor is formed on the semiconductor substrate.
  • a transistor forming step for forming a transistor element an electrode forming step for forming an emitter common electrode connected to an emitter of the insulated gate bipolar transistor element on the insulated gate bipolar transistor element, and ion implantation from the surface side
  • An ion implantation step of forming the crystal defect layer in the semiconductor substrate Characterized in that it Bei.
  • the present invention is configured as described above, an IGBT having both high switching speed and low on-resistance (on voltage) can be obtained.
  • IGBT Insulated Gate Bipolar Transistor
  • a plurality of IGBT elements 100 having the same structure as in FIG. 4 are arranged on the left side in FIG. 1 in the semiconductor (silicon) substrate 11, and there is a region (active region 20) connected in parallel. .
  • one emitter region in FIG. 4 is shared by adjacent IGBT elements, and the emitter electrode is shared by all IGBT elements 100.
  • the right side in FIG. 1 is a chip outer peripheral portion (end portion) 30, and no IGBT element is formed in a region (inactive region 40) between the active region 20 and the chip outer peripheral portion 30.
  • guard ring p layers 41 formed as guard rings for maintaining a withstand voltage are formed between the chip outer peripheral portion 30 and the active region 20 so as to surround the active region 20.
  • the guard ring p layer 41 does not affect individual operations of the IGBT element 100.
  • the semiconductor substrate 11 used in the above structure is composed of two layers, a p-type substrate 101 serving as a collector and an n layer 102 serving as a base. That is, they exist uniformly in the active region 20 and the non-active region 40.
  • each p + layer 103, the n + layer 104, the gate oxide film 105, and the gate 106 shown in FIG. 4 are formed for each individual IGBT element.
  • each p + layer 103 and each n + layer 104 serving as an emitter are connected by the emitter common electrode 21.
  • each gate 106 is also connected by a gate electrode (not shown).
  • an insulating layer 22 in which the insulating layers in FIG. 4 are integrated is formed on the entire surface so that the emitter common electrode 21 and the gate electrode do not short-circuit.
  • the crystal defect layer 25 is formed in the n layer 102 in the active region 20 and in the p-type substrate 101 in the inactive region 40. That is, the crystal defect layer 25 in the active region 20 is formed at a position shallower than the crystal defect layer 25 in the non-active region 40 when viewed from the surface of the IGBT 10.
  • the crystal defect layer 25 is a layer into which many crystal defects introduced into the n layer 102 or the p-type substrate 101 by ion implantation of light elements such as hydrogen and helium, for example. The depth at which this layer is formed is determined by the range of light elements implanted with ions. Further, the crystal defect layer 25 has a spread according to the distribution of implanted ions in the vertical direction in FIG.
  • the crystal defect layer 25 is also introduced into the IGBT 10, unlike the structure described in Patent Document 1, a location where the crystal defect layer 25 is formed in the active region 20 and the inactive region 40 (FIG. 1). The depth inside is different. This operation will be described below.
  • the amount of holes injected into the n layer 102 is affected by the presence thereof. At this time, the effect varies depending on the depth at which the crystal defect layer 25 exists. For example, when the crystal defect layer 25 is in the n layer 102, holes injected from the interface (pn junction) between the p-type substrate 101 and the n layer 102 are trapped in the crystal defect in the crystal defect layer 25. Is done. However, since the holes are injected from the p-type substrate 101 into the n layer 102 by diffusion from the lower side to the upper side in FIG. 1, the concentration thereof is higher as it is closer to the pn junction.
  • the effect of reducing the amount of hole injection is greater when the crystal defect layer 25 is located near the pn junction. Therefore, when the crystal defect layer 25 is formed in the n layer 102, the amount of hole injection becomes smaller as the crystal defect layer 25 is closer to the pn junction.
  • the crystal defect layer 25 when the crystal defect layer 25 is formed in the p-type substrate 101, the number of holes to be injected in the crystal defect layer 25 is small. Accordingly, even when the crystal defect layer 25 is in the p-type substrate 101, the amount of hole injection is affected. For example, when the crystal defect layer 25 is located at a position away from the pn junction in the p-type substrate 101 (when the crystal defect layer 25 is on the lower side in FIG. 1), the crystal closer to the pn junction than the crystal defect layer 25 Since the influence of the defect-free p-layer increases, the amount of hole injection increases as the crystal defect layer 25 moves away from the pn junction.
  • the change in the amount of hole injection according to the distance from the pn junction of the crystal defect layer 25 indicates that the crystal defect layer 25 is p-type. The same applies to the case in the substrate 101.
  • the crystal defect layer 25 when the crystal defect layer 25 is located near the pn junction, the amount of hole injection is reduced, and the crystal defect layer 25 is located on the upper side or lower side in FIG. 1 from the interface between the p-type substrate 101 and the n layer 102. In the case where the distance between them is far away, the amount of hole injection increases. Therefore, the relationship between the depth of the crystal defect layer 25 and the amount of hole injection is conceptually as shown in FIG. However, as described above, the mechanism in which the crystal defect layer 25 affects the amount of hole injection differs between the case where the crystal defect layer 25 is in the n layer 102 and the case where it is in the p-type substrate 101, so that the pn junction is the center. It is not a symmetrical property.
  • the depth at which the amount of hole injection is minimized does not coincide with the pn junction, and the depth is affected by the element structure.
  • it is the impurity concentration of the p-type substrate 101 that has the greatest influence on this depth, and when this is high, it tends to be shallow.
  • this is 1 ⁇ 10 18 to 10 19 cm ⁇ 3
  • the depth is about 10 ⁇ m from the pn junction to the p-type substrate 101 side as shown in FIG.
  • the hole injection amount contributes to reducing the on-resistance of the IGBT 10, but also causes a decrease in switching speed.
  • it is the holes injected mainly at the location (active region 20) where the IGBT element 100 is formed that contributes to the reduction of the on-resistance, that is, the increase of the operating current, and is inactive.
  • the rate at which holes injected in region 40 contribute to this is small.
  • the holes injected in the inactive region 40 remain at the time of OFF, the current flowing through the IGBT element 100 is difficult to attenuate and has a skirted state, that is, the switching time becomes long.
  • the influence of holes injected in the inactive region 40 on the on-resistance is small, but the influence of the holes on the switching time is large. Therefore, if the hole injection amount in the non-active region 40 is smaller than that in the active region 20, the switching speed can be increased while keeping the on-resistance low.
  • the hole injection amount is reduced in the inactive region 40, so that the switching speed is increased.
  • the decrease in the amount of hole injection in the active region 20 is smaller than that in the non-active region 40. Therefore, an increase in on-resistance at this time is suppressed.
  • the crystal defect layer 25 in the active region 20 is formed near the pn junction in the n layer 102 and is formed near the pn junction in the non-active region 40.
  • the present invention is not limited to this. Absent.
  • the hole injection amount at the position of the crystal defect layer 25 in the inactive region 40 is smaller than the hole injection amount at the position of the crystal defect layer 25 in the active region 20 in the characteristics of FIG. Similar effects can be obtained.
  • the crystal defect layer 25 is formed in the n layer 102 in both the active region 20 and the non-active region 40, and the crystal defect layer 25 in the active region 20 is located at a shallower position (upper side in FIG. 1). A similar effect can be obtained.
  • the crystal defect layer 25 in the non-active region 40 is formed about 10 ⁇ m below the pn junction and the crystal defect layer 25 in the active region 20 is formed at a shallower position. Therefore, when the crystal defect layer 25 in the non-active region 40 is formed at a depth within 10 ⁇ m from the pn junction and the crystal defect layer 25 in the active region 20 is formed at a shallower portion, the same applies. The effect of.
  • the parasitic transistor effect and latch-up are also suppressed by reducing the amount of hole injection in the active region 20. Accordingly, the breakdown resistance of the IGBT can be improved.
  • an IGBT that operates in a non-punch through type, whose operation is mainly determined by the amount of hole injection from the p-type substrate 101 (emitter) side.
  • the structure of the present embodiment is similarly applied to an IGBT that performs a punch-through type operation or a light punch-through type IGBT whose operation is mainly determined by the lifetime of holes in the n layer 102. It is clear that is effective. It is also clear that the present invention is similarly effective for a trench IGBT in which a MOS part is highly integrated using a trench structure.
  • the example in which the above structure is formed on a p-type substrate has been described.
  • an intrinsic substrate is used instead of the p-type substrate, and impurity diffusion or the like is performed thereon to form a p-layer. It is clear that the same effect can be obtained even when the above structure is formed after the formation. That is, the configuration of the semiconductor substrate is arbitrary as long as the above operation can be performed.
  • FIG. 3 is a process cross-sectional view schematically showing this manufacturing method.
  • a gate, an emitter region, and the like in the IGBT are formed on the semiconductor substrate 11 (transistor forming step).
  • This manufacturing process is the same as that described in Patent Document 1, for example. That is, an n layer 102 is formed by epitaxial growth on a silicon p-type substrate 101, which becomes a semiconductor substrate 11.
  • boron and the like are selectively ion-implanted to form the p + layer 103, and phosphorus and arsenic are similarly ion-implanted to form the n + layer 104.
  • the gate 106 is formed by forming polysilicon on the gate oxide film 105 by a CVD (Chemical Vapor Deposition) method or the like and then selectively etching it.
  • CVD Chemical Vapor Deposition
  • a step of electrically connecting the IGBT elements 100 is performed.
  • the insulating layer 22 is formed on the entire surface, contact holes are formed in the insulating layer 22 so as to be electrically connected to the gates 106, the p + layers 103, and the n + layers 104.
  • a gate electrode (not shown) and an emitter common electrode 21 are formed through the electrode.
  • lithography and etching wet etching, dry etching
  • each gate 106 may be connected by forming the gate electrode only at the end of the active region 20.
  • the emitter common electrode 21 is configured to cover most of the active region 20 and not the inactive region 40 when viewed from the upper side in FIG.
  • light elements such as hydrogen and helium are ion-implanted from the upper side (surface side) in the figure (ion implantation step).
  • ion implantation step ion-implantation step is performed uniformly over the entire surface. That is, the energy of ions to be implanted is constant and the irradiation density is uniform.
  • the ions reach the semiconductor substrate 11 (n layer 102). At this time, the ions pass through the layer formed on the n layer 102 and then reach the n layer 102.
  • the layers formed on the n layer 102 are the insulating layer 22, the gate electrode, the emitter common electrode 21, and the like.
  • the insulating layer 22 is made of a material having a relatively low ion stopping ability such as SiO 2 , the influence is small, whereas the emitter common electrode 21 is made of a metal, so that the ion stopping ability is made. Is expensive.
  • the emitter common electrode 21 is formed over almost the entire surface of the active region 20 as described above. Note that since the main component of the p + layer 103 and the n + layer 104 is silicon and is similar to the n layer 102, ions reaching the n layer 102 are not affected by the presence or absence of these.
  • the energy of ions in the n layer 102 is attenuated by the presence of the emitter common electrode 21, and is effectively lower in the active region 20 than in the inactive region 40.
  • the length of the arrow is displayed corresponding to the ion energy.
  • the crystal defect layer 25 When the ion energy is high, the crystal defect layer 25 is formed at a deep location, and when it is low, the crystal defect layer 25 is formed at a shallow location. Therefore, as shown in FIG. 3D, the crystal defect layer 25 is formed at a shallow portion in the active region 20, and the crystal defect layer 25 is formed at a deep portion in the non-active region 40. That is, the crystal defect layer 25 is formed in the form of FIG.
  • the material and thickness of the emitter common electrode and the energy of the ions are set so as to realize the configuration shown in FIG.
  • the emitter common electrode 21 is made of nickel (Ni) having a thickness of 0.5 ⁇ m and the acceleration voltage of He ions is implanted at 20 keV, the crystal defect layer 25 in the active region 20 becomes a crystal defect in the inactive region 40. Since it is formed at a location shallower than the layer 25 by about 4 ⁇ m, this configuration can be realized.
  • the crystal defect layer 25 is formed in the manufacturing method described above.
  • a new process for example, a process of forming a mask for ion implantation using lithography or the like is performed.
  • the depth of the crystal defect layer 25 is made different between the active region 20 and the non-active region 40. Therefore, the IGBT 10 having the structure of FIG. 1 can be manufactured by a simple process.
  • the crystal defect layer 25 can be formed in a self-aligned manner without newly performing lithography or the like, the depth at which the crystal defect layer 25 is formed can be made shallow only in the active region 20 with high accuracy. it can.
  • the ion species to be implanted is preferably a light element such as hydrogen or helium, as in the case of Patent Document 1 or the like.
  • a heavy element is implanted, in addition to introducing crystal defects, for example, the electrical effect exerted by the implanted heavy element itself or the constituent elements of the emitter common electrode 21 are knocked on and implanted into the n layer 102 or the like. The effect of being done.
  • the emitter common electrode 21 is made of a material having a higher ion stopping ability than the semiconductor substrate 11.
  • the material and thickness are appropriately set as described above, but the structure is not limited to a single layer structure, and may be a laminated structure or a structure including an alloy.
  • materials and structures such as Al, Al / Cu, Al / Ti / Ni, and Ti / Al can be used.
  • the emitter common electrode 21 preferably contains Ni or a Ni alloy, and a laminated structure such as Al / Ni, Al / Ti / Ni / Au (Ag) is preferably used.
  • the gate 106, the insulating layer 22, and the like exist non-uniformly in addition to the emitter common electrode 21 on the active region 20.
  • the emitter common electrode 21 is made of such a material, the influence of components other than the emitter common electrode 21 on the implanted ions becomes relatively small. Therefore, strictly speaking, the depth at which the crystal defect layer 25 is formed in the active region 20 is not uniform.
  • the emitter common electrode 21 is preferably in the form of covering a wide area of the active region 20 in order to obtain the above-mentioned effect. However, the entire surface of the emitter common electrode 21 does not necessarily need to be covered. It is good also as a form formed only in the big location.
  • the IGBT semiconductor device having the above-described configuration can be manufactured by this manufacturing method.
  • the present invention is not limited to this, and the crystal defect layer 25 is formed at different depths in the active region 20 and the inactive region 40. If it can be formed, another manufacturing method can be used. For example, although the manufacturing process is complicated, a similar structure can be manufactured by forming a mask on the back surface of the inactive region 40 in the semiconductor substrate 11 and performing ion implantation from the back surface.
  • IGBT semiconductor device
  • Semiconductor substrate 11
  • Active region 11
  • Emitter common electrode 22
  • Insulating layer 25
  • Crystal defect layer 30
  • Chip peripheral portion 40
  • Inactive region 41
  • guard ring p layer 100
  • IGBT element 101
  • p-type substrate 102
  • n layer 103
  • p + layer 104
  • n + layer 105
  • gate oxide film 106
  • emitter electrode 107 emitter electrode

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Bipolar Transistors (AREA)
  • Thyristors (AREA)

Abstract

 高いスイッチング速度と低いオン抵抗とを両立させたIGBTを得る。  このIGBT10においては、結晶欠陥層25が、活性領域20においてはn層102中に、非活性領域40においてはp型基板101中に形成されている。すなわち、活性領域20における結晶欠陥層25は、非活性領域40における結晶欠陥層25よりも表面からみて浅い位置に形成されている。このIGBT10においては、上記の構成により、正孔注入量が非活性領域40において少なくされることにより、スイッチング速度が高くなる。一方、活性領域20における正孔注入量の減少は非活性領域40よりも小さくなる。従って、この際のオン抵抗の増大は抑制される。

Description

半導体装置及びその製造方法
 本発明は、半導体装置、特に、大電流で動作させることが可能な絶縁ゲートバイポーラトランジスタの構造及びその製造方法に関する。
 近年、大電流で駆動することのできる絶縁ゲートバイポーラトランジスタ(Insulated Gate Bipolar Transistor:以下、IGBTと略)が、スイッチング素子として用いられている。
 図4は、典型的なIGBT素子の断面構造の一例である。このIGBT素子100においては、バイポーラトランジスタの機能と絶縁ゲート型トランジスタ(Metal Oxide Semiconductor Field Effect Transistor:MOSFET)の機能とが組み合わせられている。ここでは、バイポーラトランジスタのコレクタとなるp型基板101上にベースとなるn層102が形成され、エミッタとなるp層103、n層104、MOSFETの一部であるゲート酸化膜105、ゲート106が表面側(図4中上側)に形成されている。p層103、n層104にはエミッタ電極107が接続されており、これとゲート106との間のショートを防ぐための絶縁層108が形成されている。IGBT100は、そのゲート電圧が閾値以上とされることによってオンとされる。この際、n層102にp型基板101から正孔が注入されることによって伝導度変調が起こり、大電流を流す、すなわちオン抵抗を低くすることができる。従って、注入される正孔量を多くすることによって、オン抵抗(オン電圧)を低くすることができる。なお、実際には上記の構成のIGBT素子100が同一基板上に複数形成され、これらが並列に接続されることによって特にオン抵抗を低くしている場合が多い。
 一方、このIGBT素子100がオフされる際には、ゲート電圧が閾値よりも小さくされることによりオフとなるが、この際、n層102にオン時に存在していた正孔が消滅するまで、電流は流れる。すなわち、この正孔は電子と再結合して消滅するが、これが消滅するまでの間はIGBT100は完全にはオフとはならない。従って、このIGBTのスイッチング速度を向上させるためには、この正孔が消滅するまでの時間(正孔の寿命)を短縮させることが必要になる。
 このために、n層102における正孔の寿命を短くする構造が提案されている。例えば、特許文献1には、n層中に正孔寿命の短くなる結晶欠陥層をイオン注入によって形成する技術が記載されている。また、特許文献2には、同様の結晶欠陥層をp型基板側に形成する技術が記載されている。こうした技術を用いることによって、IGBT素子100のスイッチング性能を向上させることができた。
特開2001-102392号公報 特開平4-269874号公報
 しかしながら、ベースとなるn層102における正孔はスイッチング速度を低下させている一因となる一方で、前記のIGBTの動作原理より、そのオン抵抗を低くすることにも直接寄与している。従って、このn層102における正孔の寿命を短くしたり、その注入量を制限することにより、スイッチング速度は向上するが、オン抵抗が高くなる。すなわち、上記の技術においては、スイッチング速度とオン抵抗とはトレードオフの関係にあった。
 従って、高いスイッチング速度と低いオン抵抗(オン電圧)とを両立させたIGBTを得ることは困難であった。
 本発明は、かかる問題点に鑑みてなされたものであり、上記問題点を解決する発明を提供することを目的とする。
 本発明は、上記課題を解決すべく、以下に掲げる構成とした。
 本発明の半導体装置は、p型基板上にn層が形成された構成の半導体基板上に、前記p型基板をコレクタ、前記n層をベースとして、表面側にエミッタ及びゲートが形成された構成の絶縁ゲートバイポーラトランジスタ素子を具備し、前記半導体基板中に結晶欠陥が多く導入された結晶欠陥層が形成された半導体装置であって、前記半導体基板において前記絶縁ゲートバイポーラトランジスタ素子が形成された領域である活性領域における前記結晶欠陥層は、前記半導体基板において前記絶縁ゲートバイポーラトランジスタ素子が形成されていない領域である非活性領域における前記結晶欠陥層よりも前記表面からみて浅い位置に形成されていることを特徴とする。
 本発明の半導体装置において、前記非活性領域における正孔注入量が前記活性領域における正孔注入量よりも少なくなるように、前記結晶欠陥層が前記活性領域及び前記非活性領域に形成されていることを特徴とする。
 本発明の半導体装置において、前記活性領域において形成された絶縁ゲートバイポーラトランジスタ素子のエミッタに接続されたエミッタ共通電極が、前記半導体基板よりもイオン阻止能が高い材料で形成されることを特徴とする。
 本発明の半導体装置は、前記エミッタ共通電極がニッケル又はニッケルを含む合金を含んで形成されることを特徴とする。
 本発明の半導体装置の製造方法は、p型基板上にn層が形成された構成の半導体基板上に、前記p型基板をコレクタ、前記n層をベースとして、表面側にエミッタ及びゲートが形成された構成の絶縁ゲートバイポーラトランジスタ素子を具備し、前記半導体基板中に結晶欠陥が多く導入された結晶欠陥層が形成された半導体装置の製造方法であって、前記半導体基板上に前記絶縁ゲートバイポーラトランジスタ素子を形成するトランジスタ形成工程と、前記絶縁ゲートバイポーラトランジスタ素子上において、前記絶縁ゲートバイポーラトランジスタ素子のエミッタに接続されたエミッタ共通電極を形成する電極形成工程と、前記表面側からイオン注入を行うことによって前記結晶欠陥層を前記半導体基板中に形成するイオン注入工程と、を具備することを特徴とする。
 本発明は以上のように構成されているので、高いスイッチング速度と低いオン抵抗(オン電圧)とを両立させたIGBTを得ることができる。
本発明の実施の形態に係るIGBTの構造の断面図である。 半導体基板中において形成された結晶欠陥層の深さと正孔注入量との関係を示す図である。 本発明の実施の形態に係るIGBTの製造方法を示す工程断面図である。 IGBT素子の構造を示す断面図である。
 以下、本発明の半導体装置を実施するための最良の形態となる絶縁ゲートバイポーラトランジスタ(Insulated Gate Bipolar Transistor:以下、IGBTと略)につき説明する。このIGBT10の構成の断面図が図1である。
 このIGBT10においては、半導体(シリコン)基板11において、図1中左側に図4と同様の構造のIGBT素子100が複数配列されており、並列に接続されている領域(活性領域20)が存在する。ただし、これらのIGBT素子において、図4における一方のエミッタ領域は隣接するIGBT素子と共通化されており、かつエミッタ電極は全てのIGBT素子100において共通化されている。図1中右側はチップ外周部(端部)30となっており、活性領域20とチップ外周部30との間の領域(非活性領域40)にはIGBT素子は形成されていない。その代わりに、チップ外周部30と活性領域20との間には、耐圧を保持するためのガードリングとして形成されたガードリングp層41が活性領域20を囲んだ形態で複数形成されている。なお、このガードリングp層41はIGBT素子100の個々の動作には影響しない。また、図1中には他の構成要素も記載されているが、本願発明の内容と直接関係がない構成要素についての説明は省略する。
 上記の構造において用いられる半導体基板11は、コレクタとなるp型基板101、ベースとなるn層102の2層から構成されている。すなわち、これらは活性領域20、非活性領域40中において一様に存在している。
 一方、図4に示されたp層103,n層104、ゲート酸化膜105、ゲート106は個々のIGBT素子毎に形成されている。ただし、エミッタとなる各p層103、各n層104はエミッタ共通電極21で接続されている。同様に、各ゲート106もゲート電極(図示せず)で接続されている。また、エミッタ共通電極21とゲート電極等がショートしないように、図4における絶縁層が一体化された絶縁層22が全面に形成されている。この構成により、このIGBT10においては、半導体基板11上に形成された各IGBT素子100は並列に接続されて動作する。
 ここで、このIGBT10においては、結晶欠陥層25が、活性領域20においてはn層102中に、非活性領域40においてはp型基板101中に形成されている。すなわち、活性領域20における結晶欠陥層25は、非活性領域40における結晶欠陥層25よりもIGBT10の表面からみて浅い位置に形成されている。この結晶欠陥層25は、例えば水素やヘリウム等の軽元素をイオン注入することによってn層102またはp型基板101中に導入された結晶欠陥が多く導入された層である。この層が形成される深さは、イオン注入された軽元素の飛程によって決まる。また、結晶欠陥層25は、この深さ(イオンの飛程)を中心として図1中の上下方向に、注入されたイオンの分布に応じた広がりをもち、この広がりが結晶欠陥層25の厚さとなる。これらはイオン注入条件によって適宜設定できるが、結晶欠陥層25が形成される深さを活性領域20と非活性領域40において変えることが、後述する製造方法によって特に容易に行われる。
 すなわち、このIGBT10においても結晶欠陥層25を導入しているが、特許文献1に記載の構造とは異なり、活性領域20と非活性領域40とで結晶欠陥層25の形成される箇所(図1中における深さ)を異ならせている。この作用につき以下に説明する。
 前記の通り、この結晶欠陥層25中においては正孔の寿命が短くなるため、この存在によってn層102への正孔注入量は影響を受ける。この際、結晶欠陥層25の存在する深さによってその効果は異なる。例えば、結晶欠陥層25がn層102中にある場合には、p型基板101とn層102との界面(pn接合)から注入された正孔はこの結晶欠陥層25中の結晶欠陥にトラップされる。ただし、この正孔はp型基板101からn層102に図1中で下側から上側へ拡散によって注入されたものであるため、このpn接合に近いほどその濃度が高い。従って、この結晶欠陥層25がこのpn接合に近い箇所にある場合の方が正孔注入量を減少させる効果が大きい。従って、結晶欠陥層25がn層102中に形成されている場合には、結晶欠陥層25がこのpn接合に近い箇所にあるほど正孔注入量は少なくなる。
 一方、p型基板101中に結晶欠陥層25が形成された場合、この結晶欠陥層25においては注入されるべき正孔の数は少ない。従って、この結晶欠陥層25がp型基板101中にある場合も、正孔注入量に影響を及ぼす。例えば、結晶欠陥層25がp型基板101においてpn接合から離れた箇所にある場合(図1において結晶欠陥層25が下側にある場合)には、結晶欠陥層25よりもpn接合に近い結晶欠陥のないp層の影響が大きくなるため、結晶欠陥層25がpn接合から離れるほど正孔注入量は多くなる。すなわち、結晶欠陥層25がn層102中にある場合とはそのメカニズムは異なるが、結晶欠陥層25のpn接合からの距離に応じた正孔注入量の変化は、結晶欠陥層25がp型基板101中にある場合でも同様である。
 以上より、結晶欠陥層25がpn接合に近い箇所にある場合には正孔注入量が少なくなり、結晶欠陥層25がp型基板101とn層102との界面から図1における上側あるいは下側に離れた場合には、正孔注入量は多くなる。従って、この結晶欠陥層25の深さと正孔注入量との関係は、概念的には図2に示す通りになる。ただし、前記の通り、結晶欠陥層25が正孔注入量に影響を与えるメカニズムはこれがn層102中にある場合とp型基板101中にある場合とでは異なるため、pn接合を中心にして完全に対称な特性とはならない。従って、正孔注入量が最も少なくなる深さはpn接合とは一致せず、その深さは素子構造に影響される。実験的には、この深さに最も大きな影響を与えるのはp型基板101の不純物濃度であり、これが高い場合には浅くなる傾向がある。具体的には、これが1×1018~1019cm-3の場合に、図2に示すとおり、pn接合からp型基板101側に10μm程度の深さとなることが実験により判明した。
 従って、図1に示すように、結晶欠陥層25が活性領域20においてはn層102中に形成され、非活性領域40においてはp型基板101中に形成されている場合には、正孔注入量に対する結晶欠陥層25の影響は非活性領域40においてより大きくなる。すなわち、p型基板101及びn層102は活性領域20と非活性領域40において一様に形成されているものの、p型基板101からn層102へ注入される正孔注入量は非活性領域40において小さくなる。
 ここで、前記の通り、正孔注入量はこのIGBT10のオン抵抗を小さくすることに寄与する一方で、スイッチング速度の低下の原因ともなる。この際、オン抵抗の低下に寄与する、すなわち、動作電流を大きくすることに寄与するのは主にIGBT素子100が形成された箇所(活性領域20)において注入された正孔であり、非活性領域40において注入された正孔がこれに寄与する割合は小さい。一方、非活性領域40において注入された正孔がオフ時に残留していると、IGBT素子100に流れる電流が減衰しにくく裾を引いた状態となる、すなわち、スイッチング時間が長くなる。すなわち、非活性領域40において注入された正孔がオン抵抗に与える影響は小さいが、この正孔がスイッチング時間に与える影響は大きい。従って、非活性領域40における正孔注入量を活性領域20よりも少なくすれば、オン抵抗を低く保ったままで、スイッチング速度を高めることができる。
 このIGBT10においては、上記の構成により、正孔注入量が非活性領域40において少なくされることにより、スイッチング速度が高くなる。一方、活性領域20における正孔注入量の減少は非活性領域40よりも小さくなる。従って、この際のオン抵抗の増大は抑制される。
 従って、高いスイッチング速度と低いオン抵抗とを両立させたIGBTを得ることができる。
 なお、上記の例では、活性領域20における結晶欠陥層25はn層102中のpn接合付近に形成され、非活性領域40中のpn接合付近に形成されていたが、これに限られるものではない。図2の特性において、非活性領域40中の結晶欠陥層25の位置における正孔注入量が、活性領域20中の結晶欠陥層25の位置における正孔注入量よりも少なくなっている限りにおいて、同様の効果が得られる。例えば、活性領域20、非活性領域40のどちらにおいても結晶欠陥層25はn層102中に形成され、活性領域20における結晶欠陥層25はより浅い位置(図1中の上側)にある場合でも、同様の効果が得られる。また、非活性領域40中の結晶欠陥層25がpn接合から10μm程度下側に形成され、活性領域20中の結晶欠陥層25がこれよりも浅い位置に形成されている場合でも同様である。従って、非活性領域40中の結晶欠陥層25がpn接合から10μm以内の深さに形成され、かつ活性領域20中の結晶欠陥層25がこれよりも浅い箇所に形成された場合には、同様の効果を奏する。
 また、この構造においては、活性領域20における正孔注入量が低減されることにより、寄生トランジスタ効果やラッチアップも抑制される。従って、IGBTの破壊耐性も向上させることができる。
 また、上記の例では、動作が主にp型基板101(エミッタ)側からの正孔注入量によって決まるノンパンチスルー型の動作をするIGBTにつき記載した。しかしながら、上記の原理より、動作が主にn層102中での正孔の寿命によって決まるパンチスルー型の動作をするIGBT、あるいはライトパンチスルー型のIGBTについても、同様に本実施の形態の構成が有効であることは明らかである。また、トレンチ構造を用いてMOS部を高集積化したトレンチ型IGBTに対しても同様に有効であることも明らかである。
 また、上記の例では、上記の構造がp型基板上に形成されている例につき記載したが、p型基板の代わりにイントリシック基板を用い、これに不純物拡散等を行ってp層を形成した上に上記の構造を形成した場合でも、同様の効果を奏することは明らかである。すなわち、半導体基板の構成は上記の動作が行える限りにおいて任意である。
 以下、上記のIGBT10の製造方法の一例につき説明する。上記の構造は、以下に述べる製造方法によって特に容易に形成することができる。
 図3は、この製造方法を模式的に示す工程断面図である。まず、図3(a)に示されるように、IGBTにおけるゲートやエミッタ領域等が半導体基板11上に形成される(トランジスタ形成工程)。この製造工程は例えば特許文献1等に記載のものと同様である。すなわち、シリコンのp型基板101上にエピタキシャル成長によってn層102を形成し、これが半導体基板11となる。その後、ゲート酸化膜105を形成した後にホウ素等を選択的にイオン注入することによってp層103を形成し、更にリン、砒素等を同様にイオン注入することによってn層104を形成する。ゲート106はゲート酸化膜105上に多結晶シリコンをCVD(Chemical Vapor Deposition)法等によって形成した後に、これを選択的にエッチングすることによって形成される。
 次に、図3(b)に示されるように、各IGBT素子100を電気的に接続する工程(電極形成工程)を行う。ここでは、全面に絶縁層22が形成された上で、各ゲート106、各p層103及びn層104に対して導通がとれるように絶縁層22に対してコンタクト孔が形成され、これを介してゲート電極(図示せず)、エミッタ共通電極21が形成される。これらの電極を形成するに際しては、例えば、金属材料で構成された層を全面に形成し、その後でリソグラフィ、エッチング(ウェットエッチング、ドライエッチング)を行うことにより、所望のパターンのゲート電極、エミッタ共通電極21とすることができる。以上の工程は従来より公知の製造工程と同様である。
 ここで、ゲート電極は活性領域20の端のみに形成することによって各ゲート106を接続してもよい。これに対して、エミッタ共通電極21は、図3(a)における上側から見て、活性領域20の大部分を覆い、非活性領域40は覆っていない形態とする。
 次に、図3(c)に示すように、同図中の上側(表面側)から水素やヘリウム等の軽元素をイオン注入する(イオン注入工程)。この際、イオン注入は全面にわたり一様に行われる。すなわち、注入されるイオンのエネルギーは一定であり、照射密度は一様である。
 このイオンは半導体基板11(n層102)に到達するが、その際、n層102の上に形成されている層を透過した後でn層102に到達する。n層102の上に形成されている層とは、絶縁層22、ゲート電極、エミッタ共通電極21等である。ここで、例えば絶縁層22はSiO等の比較的イオン阻止能の低い材料で構成されるため、その影響が小さいのに対して、エミッタ共通電極21は金属で構成されるため、イオン阻止能が高い。更に、エミッタ共通電極21は前記の通り、活性領域20のほぼ全面にわたり形成されている。なお、p層103及びn層104の主成分はシリコンであり、n層102と同様であるため、これらの有無によりn層102に到達するイオンは影響を受けない。
 従って、図3(c)に示されるように、n層102中におけるイオンのエネルギーは、エミッタ共通電極21の存在により減衰され、活性領域20においては非活性領域40よりも実効的に低くなる。なお、同図中では矢印の長さをイオンのエネルギーに対応させて表示している。
 このイオンのエネルギーが高い場合には深い箇所に結晶欠陥層25が形成され、低い場合には浅い箇所に結晶欠陥層25が形成される。従って、図3(d)に示されるように、活性領域20においては浅い箇所に結晶欠陥層25が形成され、非活性領域40には深い箇所に結晶欠陥層25が形成される。すなわち、図1の形態で結晶欠陥層25が形成される。
 この製造方法においては、イオンをエミッタ共通電極21を通して注入するために、エミッタ共通電極の材質及び厚さとイオンのエネルギーは、図3(d)の構成が実現されるように設定する。例えば、エミッタ共通電極21を0.5μmの厚さのニッケル(Ni)で構成し、Heイオンの加速電圧を20keVとして注入する場合、活性領域20における結晶欠陥層25は非活性領域40における結晶欠陥層25よりも4μm程度浅い箇所に形成されるため、この構成が実現できる。
 上記の製造方法においては、結晶欠陥層25を形成するためにイオン注入を行っているが、その際に、新たな工程、例えばリソグラフィ等を用いてイオン注入の際のマスクを形成する工程を行うことなく、結晶欠陥層25の深さを活性領域20と非活性領域40とで異ならせている。従って、単純な工程で図1の構造のIGBT10を製造することができる。あるいは、リソグラフィ等を新たに行うことなしに自己整合的に結晶欠陥層25を形成することができるため、結晶欠陥層25の形成される深さを高い精度で活性領域20においてのみ浅くすることができる。
 なお、注入されるイオン種は、特許文献1等に記載の場合と同様に、水素やヘリウム等の軽元素が好ましい。重元素を注入した場合には、結晶欠陥を導入する以外にも、例えば、注入された重元素自身の及ぼす電気的効果や、エミッタ共通電極21の構成元素がノックオンされてn層102等に注入されることによる影響が生ずる。
 エミッタ共通電極21は、半導体基板11よりもイオン阻止能の高い材料で構成される。その材質、厚さは前記の通りに適宜設定されるが、その構造は、単層構造に限られず、積層構造又は合金を含む構造とすることができる。例えば、Al、Al/Cu、Al/Ti/Ni、Ti/Al等の材料及び構造を用いることができる。ただし、Alは軽く、イオンを減速させる効果が小さいため、より重いNi等を用いることが好ましい。従って、この観点からは、エミッタ共通電極21の中にはNi又はNi合金を含むことが好ましく、Al/Ni、Al/Ti/Ni/Au(Ag)等の積層構造を用いることが好ましい。
 なお、実際には活性領域20上にはエミッタ共通電極21以外にもゲート106、絶縁層22等が不均一に存在している。しかしながら、特にエミッタ共通電極21をこうした材料で構成すれば、注入されたイオンにエミッタ共通電極21以外の構成要素が与える影響は比較的小さくなる。従って、厳密には活性領域20において結晶欠陥層25が形成される深さは一様とはならないが、このIGBT10における前記の効果を得ることに対しては、エミッタ共通電極21以外による大きな影響はない。
 また、エミッタ共通電極21は活性領域20の広い範囲を覆う形態であることが前記の効果を得る上では好ましいが、必ずしも全面を覆う必要はなく、例えば個々のIGBT素子100の動作に与える影響の大きな箇所にのみ形成した形態としてもよい。
 なお、この製造方法によって上記の構成のIGBT(半導体装置)を製造することができるが、これに限られるものではなく、結晶欠陥層25を活性領域20と非活性領域40とで異なる深さに形成できれば、他の製造方法を用いることができる。例えば、製造工程は複雑になるものの、半導体基板11における非活性領域40の裏面にマスクを形成し、裏面からイオン注入することによっても同様の構造を製造することができる。
10 IGBT(半導体装置)
11 半導体基板
20 活性領域
21 エミッタ共通電極
22、108 絶縁層
25 結晶欠陥層
30 チップ外周部
40 非活性領域 
41 ガードリングp層
100 IGBT素子
101 p型基板
102 n層
103 p
104 n
105 ゲート酸化膜
106 ゲート
107 エミッタ電極

Claims (5)

  1.  p型基板上にn層が形成された構成の半導体基板上に、前記p型基板をコレクタ、前記n層をベースとして、表面側にエミッタ及びゲートが形成された構成の絶縁ゲートバイポーラトランジスタ素子を具備し、前記半導体基板中に結晶欠陥が多く導入された結晶欠陥層が形成された半導体装置であって、
     前記半導体基板において前記絶縁ゲートバイポーラトランジスタ素子が形成された領域である活性領域における前記結晶欠陥層は、前記半導体基板において前記絶縁ゲートバイポーラトランジスタ素子が形成されていない領域である非活性領域における前記結晶欠陥層よりも前記表面からみて浅い位置に形成されていることを特徴とする半導体装置。
  2.  前記非活性領域における正孔注入量が前記活性領域における正孔注入量よりも少なくなるように、前記結晶欠陥層が前記活性領域及び前記非活性領域に形成されていることを特徴とする請求項1に記載の半導体装置。
  3.  前記活性領域において形成された絶縁ゲートバイポーラトランジスタ素子のエミッタに接続されたエミッタ共通電極が、前記半導体基板よりもイオン阻止能が高い材料で形成されることを特徴とする請求項1に記載の半導体装置。
  4.  前記エミッタ共通電極がニッケル又はニッケルを含む合金を含んで形成されることを特徴とする請求項3に記載の半導体装置。
  5.  p型基板上にn層が形成された構成の半導体基板上に、前記p型基板をコレクタ、前記n層をベースとして、表面側にエミッタ及びゲートが形成された構成の絶縁ゲートバイポーラトランジスタ素子を具備し、前記半導体基板中に結晶欠陥が多く導入された結晶欠陥層が形成された半導体装置の製造方法であって、
     前記半導体基板上に前記絶縁ゲートバイポーラトランジスタ素子を形成するトランジスタ形成工程と、
     前記絶縁ゲートバイポーラトランジスタ素子上において、前記絶縁ゲートバイポーラトランジスタ素子のエミッタに接続されたエミッタ共通電極を形成する電極形成工程と、
     前記表面側からイオン注入を行うことによって前記結晶欠陥層を前記半導体基板中に形成するイオン注入工程と、
     を具備することを特徴とする半導体装置の製造方法。
PCT/JP2009/005316 2008-10-29 2009-10-13 半導体装置及びその製造方法 WO2010050130A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
US13/120,899 US8384123B2 (en) 2008-10-29 2009-10-13 Semiconductor device and method for manufacturing same
KR1020117005046A KR101222847B1 (ko) 2008-10-29 2009-10-13 반도체 장치 및 그 제조방법
CN200980139284.XA CN102171800B (zh) 2008-10-29 2009-10-13 半导体装置及其制造方法

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2008-277839 2008-10-29
JP2008277839A JP2010109031A (ja) 2008-10-29 2008-10-29 半導体装置及びその製造方法

Publications (1)

Publication Number Publication Date
WO2010050130A1 true WO2010050130A1 (ja) 2010-05-06

Family

ID=42128503

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2009/005316 WO2010050130A1 (ja) 2008-10-29 2009-10-13 半導体装置及びその製造方法

Country Status (5)

Country Link
US (1) US8384123B2 (ja)
JP (1) JP2010109031A (ja)
KR (1) KR101222847B1 (ja)
CN (1) CN102171800B (ja)
WO (1) WO2010050130A1 (ja)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012134198A (ja) * 2010-12-20 2012-07-12 Mitsubishi Electric Corp 半導体装置およびその製造方法
DE102013009985B4 (de) 2013-06-14 2019-06-13 X-Fab Semiconductor Foundries Ag IGBT-Leistungstransistor, herstellbar in einer grabenisolierten SOI-Technologie und Verfahren zu seiner Herstellung
CN104347403B (zh) * 2013-07-31 2017-11-14 无锡华润上华科技有限公司 一种绝缘栅双极性晶体管的制造方法
JP6277814B2 (ja) 2014-03-25 2018-02-14 株式会社デンソー 半導体装置
JP6531589B2 (ja) * 2015-09-17 2019-06-19 株式会社デンソー 半導体装置
JP6611532B2 (ja) * 2015-09-17 2019-11-27 ローム株式会社 半導体装置および半導体装置の製造方法
CN113571415B (zh) * 2021-09-22 2022-01-11 上海积塔半导体有限公司 Igbt器件及其制作方法

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03166766A (ja) * 1989-11-27 1991-07-18 Mitsubishi Electric Corp 絶縁ゲート型バイポーラトランジスタおよびその製造方法
JPH08167619A (ja) * 1994-12-14 1996-06-25 Sanyo Electric Co Ltd 縦型mos半導体装置の製造方法
JPH08227895A (ja) * 1995-02-20 1996-09-03 Rohm Co Ltd 半導体装置およびその製法
JPH10270451A (ja) * 1997-03-25 1998-10-09 Rohm Co Ltd 半導体装置およびその製造方法
JP2002093813A (ja) * 2000-09-13 2002-03-29 Toyota Motor Corp 半導体装置の製造方法
JP2003282575A (ja) * 2002-03-25 2003-10-03 Shindengen Electric Mfg Co Ltd 半導体装置およびその製造方法
JP2005197472A (ja) * 2004-01-07 2005-07-21 Toyota Motor Corp バイポーラ半導体装置
JP2006303145A (ja) * 2005-04-20 2006-11-02 Toyota Motor Corp 半導体装置

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04269874A (ja) 1991-02-26 1992-09-25 Toshiba Corp 半導体装置
JPH0982807A (ja) * 1995-09-20 1997-03-28 Hitachi Ltd 半導体装置
KR100485680B1 (ko) 1997-03-25 2005-08-31 롬 가부시키가이샤 반도체장치및그제조방법
JP2001077357A (ja) 1999-08-31 2001-03-23 Toshiba Corp 半導体装置
JP3695249B2 (ja) 1999-09-30 2005-09-14 株式会社日立製作所 半導体装置及びそれを用いた電力変換装置
JP4840551B2 (ja) * 2001-06-07 2011-12-21 株式会社デンソー Mosトランジスタ
JP3885616B2 (ja) 2002-03-08 2007-02-21 富士電機デバイステクノロジー株式会社 半導体装置
US7534666B2 (en) * 2005-07-27 2009-05-19 International Rectifier Corporation High voltage non punch through IGBT for switch mode power supplies
DE102006025958B3 (de) * 2006-06-02 2007-10-11 Infineon Technologies Ag Sanft schaltendes Halbleiterbauelement mit hoher Robustheit und geringen Schaltverlusten
DE102007029121B3 (de) * 2007-06-25 2008-11-20 Infineon Technologies Austria Ag Verfahren zur Herstellung eines Halbleiterbauelements, sowie Halbleiterbauelement
DE102007036147B4 (de) * 2007-08-02 2017-12-21 Infineon Technologies Austria Ag Verfahren zum Herstellen eines Halbleiterkörpers mit einer Rekombinationszone
US7687825B2 (en) * 2007-09-18 2010-03-30 Cree, Inc. Insulated gate bipolar conduction transistors (IBCTS) and related methods of fabrication
JP4265684B1 (ja) * 2007-11-07 2009-05-20 トヨタ自動車株式会社 半導体装置

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03166766A (ja) * 1989-11-27 1991-07-18 Mitsubishi Electric Corp 絶縁ゲート型バイポーラトランジスタおよびその製造方法
JPH08167619A (ja) * 1994-12-14 1996-06-25 Sanyo Electric Co Ltd 縦型mos半導体装置の製造方法
JPH08227895A (ja) * 1995-02-20 1996-09-03 Rohm Co Ltd 半導体装置およびその製法
JPH10270451A (ja) * 1997-03-25 1998-10-09 Rohm Co Ltd 半導体装置およびその製造方法
JP2002093813A (ja) * 2000-09-13 2002-03-29 Toyota Motor Corp 半導体装置の製造方法
JP2003282575A (ja) * 2002-03-25 2003-10-03 Shindengen Electric Mfg Co Ltd 半導体装置およびその製造方法
JP2005197472A (ja) * 2004-01-07 2005-07-21 Toyota Motor Corp バイポーラ半導体装置
JP2006303145A (ja) * 2005-04-20 2006-11-02 Toyota Motor Corp 半導体装置

Also Published As

Publication number Publication date
US20110175139A1 (en) 2011-07-21
KR101222847B1 (ko) 2013-01-16
CN102171800B (zh) 2014-01-29
KR20110036773A (ko) 2011-04-08
JP2010109031A (ja) 2010-05-13
US8384123B2 (en) 2013-02-26
CN102171800A (zh) 2011-08-31

Similar Documents

Publication Publication Date Title
JP4823435B2 (ja) 半導体装置及びその製造方法
JP7190144B2 (ja) 超接合炭化珪素半導体装置および超接合炭化珪素半導体装置の製造方法
US8304305B2 (en) Semiconductor component
JP5102411B2 (ja) 半導体装置およびその製造方法
WO2010050130A1 (ja) 半導体装置及びその製造方法
JP6784148B2 (ja) 半導体装置、絶縁ゲート型バイポーラトランジスタ、絶縁ゲート型バイポーラトランジスタの製造方法
JP4904625B2 (ja) 半導体装置
JP2020072137A (ja) 半導体装置
US7759711B2 (en) Semiconductor device with substrate having increased resistance due to lattice defect and method for fabricating the same
US20220084825A1 (en) Semiconductor device and method of manufacturing semiconductor device
JP2018152426A (ja) 半導体装置
JPH09186323A (ja) 電力用絶縁ゲートバイポーラトランジスタ
JPWO2004090990A1 (ja) ゲートターンオフサイリスタ
CN110419111B (zh) 自对准且稳健的绝缘栅双极晶体管器件
JP2004165619A (ja) 半導体基板及びその製造方法並びに、半導体装置及びその製造方法
JP2004221370A (ja) 半導体装置
KR101550798B1 (ko) 래치업 억제구조를 가지는 전력용 반도체 장치 및 그 제조방법
JP2009004763A (ja) 半導体装置
JP7438080B2 (ja) 半導体装置
JP2021150405A (ja) 炭化珪素半導体装置
WO2023233802A1 (ja) 半導体装置の製造方法
JP7364027B2 (ja) 半導体装置およびその製造方法
JP7584954B2 (ja) 半導体装置および半導体装置の製造方法
JP2023062606A (ja) 半導体装置および半導体装置の製造方法
JP2024050092A (ja) 半導体装置および半導体装置の製造方法

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 200980139284.X

Country of ref document: CN

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 09823245

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 20117005046

Country of ref document: KR

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 13120899

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 09823245

Country of ref document: EP

Kind code of ref document: A1