SU763887A1 - Decimal-to-binary converter - Google Patents
Decimal-to-binary converter Download PDFInfo
- Publication number
- SU763887A1 SU763887A1 SU782662727A SU2662727A SU763887A1 SU 763887 A1 SU763887 A1 SU 763887A1 SU 782662727 A SU782662727 A SU 782662727A SU 2662727 A SU2662727 A SU 2662727A SU 763887 A1 SU763887 A1 SU 763887A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- decimal
- block
- adder
- switches
- binary converter
- Prior art date
Links
Landscapes
- Electrical Discharge Machining, Electrochemical Machining, And Combined Machining (AREA)
Description
нены с соответствующими входами сумматора, выход переполнени двоич ,ного счетчика соединен с последним входом блока переключателей, предпоследний вход которого соединен со счетным входом двоичного счетчика .They are connected to the corresponding inputs of the adder, the output of the binary counter overflow is connected to the last input of the switch block, the penultimate input of which is connected to the counting input of the binary counter.
На чертеже представлена блок-схема предложенного преобразовател .The drawing shows the block diagram of the proposed Converter.
Устройство дл преобразовани дес тичных чисел в двоичные содержит двоичный счетчик 1, дешифратор 2, блок 3 переключателей, сумматор 4, элемент 5 задержки и группу разделительных диодов б.The device for converting decimal numbers to binary contains a binary counter 1, a decoder 2, a block of 3 switches, an adder 4, a delay element 5 and a group of cross-connect diodes b.
Двоичный счетчик 1 содержит три триггера (на чертеже не показаны), дешифратор 2 (семь трехвходовых элементов И) и блок 3 переключателей, клеммы которых соответственно одинаковым дес тичным цифрам, запараллелены .Binary counter 1 contains three triggers (not shown in the drawing), decoder 2 (seven three-input elements I) and a block of 3 switches, whose terminals, respectively, the same decimal digits, are paralleled.
Преобразователь работает следующим образом.The Converter operates as follows.
На вход 7 устройства подаетс сигнал Начало преобразовани . Эти сигналом устанавливаетс в О сумматор 4. Через определенное врем , устанавливаемое элементом 5 задержки , подаетс импульс на счетный вхо 8 двоичного счетчика 1 и одновременно на все входы блока 3 переключателей . Этот первый импульс через соответствующие замкнутые клеммы переключателей поступает по соответствующим цеп м в сумматор 4, где регистрируетс необходима информаци Если переключатель находитс в положении О, информаци в сумматор не передаетс . Первый импульс поступает также на счетчик 1, мен его состо ние.A start of conversion signal is applied to the input 7 of the device. This signal is set in O by the adder 4. After a certain time, set by the delay element 5, a pulse is applied to the counting input 8 of the binary counter 1 and simultaneously to all the inputs of the switch block 3. This first pulse through the corresponding closed terminals of the switches goes through the corresponding circuits to the adder 4, where the necessary information is recorded. If the switch is in the O position, information is not transmitted to the adder. The first pulse also arrives at counter 1, its status changes.
В результате этого на всех входах блока 3, кроме первого, по вл етс второй импульс. Если какой-либо из переключателей блока 3 находитс в положении, соответствующем дифре 1, то информаци с этого переключател в сумматор не передаетс . С других переключателей блока 3 информаци регистрируете сумматором 4. Второй импульс поступает также на счетчик 1, мен его состо ние . В результате этого на всех эходах блока 3, кроме первого и второго, по вл етс третий импульс. Далее устройство работает аналоrk4HO вышеописанному. Процесс преобразовани продолжаетс до переполнени счетчика 1. Максимальное количество импульсов, необходимое дл преобразовани любого количества разр дов дес тичных чисел в двоичные, равно дев ти, так как происходит опс рос дев ти состо ний переключателей блока 3.As a result, a second pulse appears on all inputs of block 3, except for the first one. If any of the switches of block 3 is in the position corresponding to diffra 1, then the information from this switch is not transmitted to the adder. From the other switches of block 3, you register information with the adder 4. The second pulse also arrives at counter 1, its state changes. As a result of this, a third impulse appears on all the emanations of block 3, except for the first and second. Further, the device operates analogy to the above. The conversion process continues until the counter overflows. The maximum number of pulses needed to convert any number of bits of decimal numbers to binary is nine, since nine states of switches in block 3 are generated.
Использование дополнительных диодов и новых св зей между известными элементами выгодно отличает предлагаемое устройство от известного, так как повышаетс быстродействие и устройство проще на 41функциональный элемент при трех разр дах дес тичных чисел.The use of additional diodes and new connections between known elements favorably distinguishes the proposed device from the well-known one, since the performance is improved and the device is simpler by 41 functional elements with three decimal places.
Claims (2)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782662727A SU763887A1 (en) | 1978-08-17 | 1978-08-17 | Decimal-to-binary converter |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782662727A SU763887A1 (en) | 1978-08-17 | 1978-08-17 | Decimal-to-binary converter |
Publications (1)
Publication Number | Publication Date |
---|---|
SU763887A1 true SU763887A1 (en) | 1980-09-15 |
Family
ID=20784682
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782662727A SU763887A1 (en) | 1978-08-17 | 1978-08-17 | Decimal-to-binary converter |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU763887A1 (en) |
-
1978
- 1978-08-17 SU SU782662727A patent/SU763887A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU763887A1 (en) | Decimal-to-binary converter | |
SU739523A1 (en) | Binary decimal-to-binary converter | |
SU902249A1 (en) | Time interval-to-digital code converter | |
SU754405A1 (en) | Decimal -to-binary code converter | |
SU1003351A1 (en) | Counter with parallel carrying | |
SU1180871A1 (en) | Walsh function generator | |
SU839047A1 (en) | Frequency-to-code converter | |
SU375783A1 (en) | DISCRETE MULTIPLE OF FREQUENCY | |
SU641450A1 (en) | Digital logarithmic function generator | |
SU1368992A1 (en) | Code converter | |
SU580648A1 (en) | Reversible pulse counter | |
SU1083355A1 (en) | Pulse-duration selector | |
SU1190520A1 (en) | Synchronous counter | |
SU834860A1 (en) | Triangular voltage generator | |
SU643870A1 (en) | Parallel-action arithmetic device | |
SU881731A1 (en) | Binary coded decimal code coder | |
SU1053291A1 (en) | Reversible parallel-carry pulse counter | |
SU734684A1 (en) | Modulo three adder | |
SU693538A1 (en) | Time interval-to-code converter | |
SU572781A1 (en) | Radix converter of binary-decimal numbers into binary numbers | |
SU1367163A1 (en) | Binary serial code to unit-counting code converter | |
SU738143A1 (en) | Code-to-time interval converter | |
SU669354A1 (en) | Modulo three adder | |
SU571915A1 (en) | Pulse frequency divider with adiustable division factor | |
SU702527A1 (en) | Counter |