SU599370A1 - Clock synchronization arrangement - Google Patents
Clock synchronization arrangementInfo
- Publication number
- SU599370A1 SU599370A1 SU762412410A SU2412410A SU599370A1 SU 599370 A1 SU599370 A1 SU 599370A1 SU 762412410 A SU762412410 A SU 762412410A SU 2412410 A SU2412410 A SU 2412410A SU 599370 A1 SU599370 A1 SU 599370A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- clock synchronization
- outputs
- frequency divider
- synchronization arrangement
- Prior art date
Links
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Description
1one
Изобретение относитс к технике св зи и может использоватьс - в системах передачи данных по каналам св зи с переменными параметрами .The invention relates to communication technology and can be used in data transmission systems over communication channels with variable parameters.
Известно устройство тактовой синхронизации , содержащее последовательно соединенные генератор импульсов, блок управлени , делитель частоты и последовательно соединенные формирователь синхроимпульсов и фазовый дискриминатор, другой вход которого соединен с выходом делител частоты, а также блок усреднени , выходы которого подключены к другим входам блока управлени , и дешифратор , входы которого соединены с другими выходами делител частоты 1.A clock synchronization device is known that contains a series-connected pulse generator, a control unit, a frequency divider and a serially connected clock generator and a phase discriminator whose other input is connected to the output of a frequency divider, and an averaging unit whose outputs are connected to other inputs of the control unit, and a decoder , the inputs of which are connected to other outputs of frequency divider 1.
Цель изобретени - повышение помехоустойчивости .The purpose of the invention is to improve noise immunity.
Дл этого в устройство тактовой синхронизации , содержащее последовательно соединенные генератор и.мпульсов, блок управлени , делитель частоты и последовательно соединенные формирователь синхроимпульсов и фазовый дис/криминатор, другой вхол которого соединен с выходом делител частоты, а также блок усреднени , выходы которого подключены к другим входам блока управлени , и дешифратор , входы которого соединены с другими выходами делител частоты, введен блок защитыTo do this, a clock synchronization device containing serially connected generator of pulses, control unit, frequency divider and serially connected driver of sync pulses and a phase dis / criminator, another hole of which is connected to the output of the frequency divider, as well as an averaging unit whose outputs are connected to others the inputs of the control unit and the decoder, the inputs of which are connected to the other outputs of the frequency divider, a protection unit is introduced
сигнала от дроолении, соответствующие входы которого соединены с выходами фазового дискриминатора и дещифратора, а выходы - с входами блока усреднени ; блок защиты сигнала от дроблений состоит из ДЕвух каналов, каждый из которых содержит последовагельно соединенные триггер, элемент запрета и элемент совпадени , причем выход триггера одного канала подключен к другому входу элемента запрета другого канала, а входы триггеров и другие входы элементов совпадени вл ютс соответствуюпщми входами блока защиты сигнала от дроблений.a signal from drooling, the corresponding inputs of which are connected to the outputs of the phase discriminator and decipher, and the outputs to the inputs of the averaging unit; The blocking signal protection unit consists of two channels, each of which contains a trigger connected in series, a prohibition element and a matching element, with the trigger output of one channel connected to another input of the prohibition element of another channel, and the trigger inputs and other inputs of the matching elements are corresponding inputs block protection signal from crushing.
На чертеже изображена структурна электрическа схема предложенного устройства.The drawing shows a structural electrical circuit of the proposed device.
Устройство тактовой синхронизации содержит последовательно соединенные генератор 1 импульсо в, блок управлени 2. делитель 3-частоты и последовательно соединенные формирователь 4 синхроимпульсов и фазовый дискриминатор 5, другой вход которого соединен с выходом делител 3 ча1-тоты, а также блок усреднени 6, выходы которого подключены к другим входам блсука управлени 2, и деншфратор 7, входы которого соединены с другими выходами делител 3 частоты, а также блок защиты 8 сигнала от дроблений, соответствующие входы которого соединены с выходамиThe clock synchronization device contains a series-connected pulse generator 1, a control unit 2. a 3-frequency divider and a serially connected driver 4 sync pulses and a phase discriminator 5, the other input of which is connected to the output of the 3 ch1-dot divider, as well as the averaging unit 6, the outputs of which connected to the other inputs of the control unit 2, and the power amplifier 7, the inputs of which are connected to the other outputs of the 3 frequency divider, as well as the protection unit 8 of the signal against splitting, the corresponding inputs of which are connected to the output s
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762412410A SU599370A1 (en) | 1976-10-18 | 1976-10-18 | Clock synchronization arrangement |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762412410A SU599370A1 (en) | 1976-10-18 | 1976-10-18 | Clock synchronization arrangement |
Publications (1)
Publication Number | Publication Date |
---|---|
SU599370A1 true SU599370A1 (en) | 1978-03-25 |
Family
ID=20679998
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU762412410A SU599370A1 (en) | 1976-10-18 | 1976-10-18 | Clock synchronization arrangement |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU599370A1 (en) |
-
1976
- 1976-10-18 SU SU762412410A patent/SU599370A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1140590A (en) | Electric pulse signalling system | |
SU599370A1 (en) | Clock synchronization arrangement | |
SU777882A1 (en) | Phase correcting device | |
SU633152A1 (en) | Synchronizing arrangement | |
SU803111A1 (en) | Frequency-modulated signal quality detector | |
SU965004A1 (en) | Phase start signal recertion device | |
SU628625A1 (en) | Phase correcting arrangement | |
SU1552391A1 (en) | Reference voltage shapaer for demodulator of phase-manipulated signals | |
SU624359A1 (en) | Minimum length pulse selector | |
SU628621A1 (en) | Arrangement for eliminating splitting | |
SU928666A2 (en) | Phase starting signal receiving device | |
JPS5621440A (en) | Stuff synchronizing system | |
SU661833A1 (en) | Clock synchronization device | |
SU647876A1 (en) | Synchronizing arrangement | |
SU661840A1 (en) | Apparatus for receiving discrete signals with erasure | |
SU535747A1 (en) | Device for compressing pseudo-noise signals | |
SU493902A1 (en) | A device for generating a series of pulses | |
SU582576A1 (en) | Automatic phase-wise frequency tuning device for short-wave communication channel | |
SU864512A1 (en) | Pulse generator | |
SU1570019A1 (en) | Device for shaping compound signals | |
SU1095440A1 (en) | Phase-shift keyer | |
SU1177920A1 (en) | Device for measuring error factor in digital transmission system | |
SU684757A1 (en) | Cyclic synchronization device | |
SU627504A1 (en) | Information receiver | |
SU1690171A1 (en) | Pulse repetition rate multiplier |