SU427466A1 - Декодирующий накопитель - Google Patents
Декодирующий накопительInfo
- Publication number
- SU427466A1 SU427466A1 SU1752133A SU1752133A SU427466A1 SU 427466 A1 SU427466 A1 SU 427466A1 SU 1752133 A SU1752133 A SU 1752133A SU 1752133 A SU1752133 A SU 1752133A SU 427466 A1 SU427466 A1 SU 427466A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- key
- shift register
- switch
- input
- counter
- Prior art date
Links
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Description
I
Изобретение относитс к технике св зи, может быть использовано в системах передачи информации по каналам св зи, подверл енным воздействию помех.
Известен декодируюпдий накопитель, содержащий параллельно включенные регистр сдвига и счетчик повторений с коммутатором на выходе. Регистр сдвига последовательного действи состоит из каскадов, число которых равно числу разр дов в прин том сообщении (обозначим его через /г), с которым св заны п схем «И и л схем выделени последовательного типа с пам тью. Вс схема синхронизируетс сигналами, поступающими с коммутатора , св занного со счетчиком числа разр дов.
Цель изобретени - повыщение надежности - достигаетс тем, что в предлагаемом накопителе между входами счетчика повторений и регистра сдвига введен управл емый коммутатор-ом ключ, а выход регистра сдвига соединен с дополнительными входами ключа через сумматоры, вторые входы которых подсоединены ко входу счетчика повторений.
На чертеже представлена блок-схема предлагаемого устройства.
Накопитель состоит из счетчика повторений /, коммутатора 2, ключа 3, регистра сдвига 4, сумматоров 5 и 5. Счетчик / соединен со входом коммутатора 2, выходы которого соединены с управл ющим входом ключа 3. Выход ключа соединен со входом регистра сдвига 4, выход которого соединен со входами сумматоров 5 и 6, на вторые входы которых поступает входна информаци . Выходы сумматоров соединены со входами ключа.
Работает накопитель следующим образом.
Прин та последовательность из п символов поступает одновременно на вход ключа 3, на вход счетчика повторений / и «а входы сумматоров 5 и б. Поскольку идет речь о первом приеме сигнала, сигнал с коммутатора 2 ставит ключ в положение, когда на регистр сдвига 4 проход т сигналы, принимаемые со входа. При этом сигналы с выходов сумматоров не проход т через ключ. Через п тактов прин та информаци оказываетс записанной в регистре 4. При приеме второго повторени сигнал со счетчика 1 через коммутатор 2 ставит ключ 3 в положение, при котором на регистр сдвига проход т сигналы с выхода сумматора 5. Прин тое сообщение поразр дно поступает на сумматор 5, на второй вход которого поступает первое повторение этой же информации с регистра сдвига 4. Сумматор 5 работает по правилу: 1 + 1 1, , 1+0 2, 0 + . Таким образом, после приема второго повторени в регистре оказываетс записанной сумма первого и второго повторений, содержаща в общем случае символы 0,1 и 2, где 2 - символ неопределенности.
При приеме третьего повторени сигнал со счетчика повторений 1, через коммутатор 2 ставит ключ 3 в положение, при котором на регистр 4 Проход т сигналы с выхода сумматора 6. Прин тое сообщение поразр дно поступает на сумматор 6, на второй вход которого попадает сумма первого и второго повторений с регистра. Сумматор 6 работает по
лрашлу: l-fl l, 0+0 0, , ,
л
, 2+0 0, где энажом (л) отмечены
оилшолы, оостулаюШ(Ие с регистра. После окончани третьего повторени в регистре оказываетс за1пи1санщой -прин та ивоичла последовательность .
При повышенной надежности описанное устройство обладает расширенными функциональными возможност ми, позвол , в частности , снимать декодированную информацию как в параллельном, так и в последовательном виде.
Предмет изобретени
Декодирующий накопитель, содержащий параллельно включенные регистр сдвига и счетчик повторений с коммутатором на выходе , отличающийс тем, что, с целью повышени надежности, между входами счетчика повторений и регистра сдвига включен управл емый коммутатором ключ, а выход регистра сдвига соединен с дололнительными входами ключа через сумматоры, вторые входы которых подсоединены ко входу счетчика повторений .
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1752133A SU427466A1 (ru) | 1972-02-25 | 1972-02-25 | Декодирующий накопитель |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1752133A SU427466A1 (ru) | 1972-02-25 | 1972-02-25 | Декодирующий накопитель |
Publications (1)
Publication Number | Publication Date |
---|---|
SU427466A1 true SU427466A1 (ru) | 1974-05-05 |
Family
ID=20504390
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1752133A SU427466A1 (ru) | 1972-02-25 | 1972-02-25 | Декодирующий накопитель |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU427466A1 (ru) |
-
1972
- 1972-02-25 SU SU1752133A patent/SU427466A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4506372A (en) | Method and apparatus for recognizing in a receiver the start of a telegram signal consisting of a bit impulse sequence | |
US3369229A (en) | Multilevel pulse transmission system | |
SU558658A3 (ru) | Устройство дл передачи цифровой информации | |
SU427466A1 (ru) | Декодирующий накопитель | |
FR2297528A1 (fr) | Recepteur a detection majoritaire de messages repetitifs | |
SU853819A1 (ru) | Устройство дл приема многопозиционныхСлОжНыХ СигНАлОВ | |
US3601539A (en) | Phase synchronism system for a one-way telegraph connection | |
US3626095A (en) | Regenerating repeating system for start-stop telegraph signals | |
SU873421A1 (ru) | Многоканальное устройство приема шумоподобных сигналов | |
SU1140145A1 (ru) | Устройство дл приема информации | |
SU653743A1 (ru) | Устройство декодировани | |
SU1117848A1 (ru) | Дешифратор двоичного циклического кода | |
SU554631A1 (ru) | Устройство циклового фазировани дл приема двоичной информации | |
SU1555864A1 (ru) | Устройство дл приема кодированных сигналов | |
SU611311A1 (ru) | Передающее телеграфное устройство | |
RU2002374C1 (ru) | Устройство дл передачи и приема двоичной информации | |
SU445172A1 (ru) | Устроство приема и передачи данных | |
RU2023309C1 (ru) | Устройство для приема команд телеуправления | |
SU1172060A1 (ru) | Устройство дл детектировани сигналов двойной частотной телеграфии | |
SU1030989A2 (ru) | Устройство дл приема самосинхронизирующейс дискретной информации | |
SU403105A1 (ru) | Устройство цикловой синхронизации | |
SU1254396A1 (ru) | Цифровой дискриминатор фазоманипулированного сигнала | |
SU1159166A1 (ru) | Устройство дл кодировани и декодировани дискретной информации | |
SU472469A1 (ru) | Система передачи данных с информационной обратной св зью | |
SU1249563A1 (ru) | Устройство дл приема цифровой информации |