Nothing Special   »   [go: up one dir, main page]

KR20070091794A - 액정표시패널 및 그 제조방법 - Google Patents

액정표시패널 및 그 제조방법 Download PDF

Info

Publication number
KR20070091794A
KR20070091794A KR1020060021364A KR20060021364A KR20070091794A KR 20070091794 A KR20070091794 A KR 20070091794A KR 1020060021364 A KR1020060021364 A KR 1020060021364A KR 20060021364 A KR20060021364 A KR 20060021364A KR 20070091794 A KR20070091794 A KR 20070091794A
Authority
KR
South Korea
Prior art keywords
display area
liquid crystal
dam
forming
substrate
Prior art date
Application number
KR1020060021364A
Other languages
English (en)
Inventor
송무형
김동희
Original Assignee
엘지.필립스 엘시디 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지.필립스 엘시디 주식회사 filed Critical 엘지.필립스 엘시디 주식회사
Priority to KR1020060021364A priority Critical patent/KR20070091794A/ko
Publication of KR20070091794A publication Critical patent/KR20070091794A/ko

Links

Images

Classifications

    • EFIXED CONSTRUCTIONS
    • E04BUILDING
    • E04BGENERAL BUILDING CONSTRUCTIONS; WALLS, e.g. PARTITIONS; ROOFS; FLOORS; CEILINGS; INSULATION OR OTHER PROTECTION OF BUILDINGS
    • E04B2/00Walls, e.g. partitions, for buildings; Wall construction with regard to insulation; Connections specially adapted to walls
    • E04B2/74Removable non-load-bearing partitions; Partitions with a free upper edge
    • E04B2/7407Removable non-load-bearing partitions; Partitions with a free upper edge assembled using frames with infill panels or coverings only; made-up of panels and a support structure incorporating posts
    • E04B2/7416Removable non-load-bearing partitions; Partitions with a free upper edge assembled using frames with infill panels or coverings only; made-up of panels and a support structure incorporating posts with free upper edge, e.g. for use as office space dividers
    • EFIXED CONSTRUCTIONS
    • E04BUILDING
    • E04BGENERAL BUILDING CONSTRUCTIONS; WALLS, e.g. PARTITIONS; ROOFS; FLOORS; CEILINGS; INSULATION OR OTHER PROTECTION OF BUILDINGS
    • E04B2/00Walls, e.g. partitions, for buildings; Wall construction with regard to insulation; Connections specially adapted to walls
    • E04B2/72Non-load-bearing walls of elements of relatively thin form with respect to the thickness of the wall
    • EFIXED CONSTRUCTIONS
    • E06DOORS, WINDOWS, SHUTTERS, OR ROLLER BLINDS IN GENERAL; LADDERS
    • E06BFIXED OR MOVABLE CLOSURES FOR OPENINGS IN BUILDINGS, VEHICLES, FENCES OR LIKE ENCLOSURES IN GENERAL, e.g. DOORS, WINDOWS, BLINDS, GATES
    • E06B9/00Screening or protective devices for wall or similar openings, with or without operating or securing mechanisms; Closures of similar construction
    • E06B9/01Grilles fixed to walls, doors, or windows; Grilles moving with doors or windows; Walls formed as grilles, e.g. claustra

Landscapes

  • Engineering & Computer Science (AREA)
  • Architecture (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Civil Engineering (AREA)
  • Structural Engineering (AREA)
  • Liquid Crystal (AREA)

Abstract

본 발명은 액정팽창에 의한 표시품질의 저하를 방지할 수 있는 액정표시패널 및 그 제조방법에 관한 것이다.
본 발명은 액정셀이 매트릭스 형태로 배열된 표시영역과 상기 표시영역을 제외한 비표시영역으로 구분되는 액정표시패널에 있어서, 상기 비표시영역의 상부기판 상에서 상기 표시영역을 라인 형태로 둘러싸는 적어도 하나의 제1 댐과; 상기 비표시영역의 하부기판 상에서 상기 제1 댐과 소정 간격을 두고 맞물리는 형상을 가지도록 배치되는 적어도 하나의 제2 댐을 구비한다.

Description

액정표시패널 및 그 제조방법{Liquid Crystal Display Panel And Method for Fabricating Thereof}
도 1는 종래 액정표시패널을 나타내는 단면도이다.
도 2는 본 발명에 따른 액정표시패널을 나타내는 단면도이다.
도 3a 및 도 3b는 도 2의 상부 어레이 기판을 형성하는 공정을 나타내는 도면.
도 4a 및 도 4b는 도 2의 하부 어레이 기판을 형성하는 공정을 나타내는 도면.
<도면의 주요 부분에 대한 부호의 설명>
2,102 : 상부기판 4,104 : 블랙 매트릭스
6,106 : 컬러필터 52,152 : 액정
18,118 : 공통전극 32,132 : 하부기판
13,113 : 스페이서 55 : 댐
155 : 제1 댐 162 : 제2 댐
70,170 : 상부 어레이 기판 80,180 : 하부 어레이 기판
25,125 : 박막 트랜지스터
본 발명은 액정표시패널에 관한 것으로, 특히 액정 팽창시 나타나는 중력불량을 최소화시키기 위한 액정표시패널 및 그 제조방법에 관한 것이다.
통상적으로, 액정표시장치(Liquid Crystal Display; LCD)는 비디오신호에 따라 액정셀들의 광투과율을 조절함으로써 액정셀들이 매트릭스 형태로 배열되어진 액정표시패널에 비디오신호에 해당하는 화상을 표시하게 된다. 이를 위하여, 액정표시장치는 액정셀들이 액티브 매트릭스(Active Matrix) 형태로 배열된 액정표시패널과, 액정표시패널을 구동하기 위한 구동회로들을 포함하게 된다.
이러한 액정표시패널은 액정을 구동시키는 전계방향에 따라 수직방향 전계를 용하는 TN(Twisted Nematic)모드와 IPS(In plan Switch)모드로 대별된다.
TN모드는 상부기판에 대항하게 배치된 화소전극과 공통전극간의 수직전계에 의해 액정을 구동하는 모드로 개구율이 큰 장점을 가지는 반면에 시야각이 좁은 단점을 가진다. IPS모드는 하부기판 상에 나란하게 배치된 화소전극, 공통전극 간의 수평전계에 의해 액정을 구동하는 모드로 시야각이 큰 장점이 있는 반면에 개구율이 작은 단점이 있다.
도 1은 종래의 TN모드 액정표시패널을 나타내는 단면도이다.
도 1에 도시된 액정표시패널은 액정셀(cell)들이 매트릭스 형태로 배열되며 액정구동시 화상이 구현되는 표시영역(P1)과 표시영역(P1)을 제외하는 비표시영역(P2)으로 구분된다.
이러한, 액정표시패널은 상부기판(2) 상에 순차적으로 형성된 블랙 매트릭스(4), 컬러필터(6), 공통전극(18), 스페이서(13), 상부 배향막(8)으로 구성되는 상부 어레이 기판(또는 컬러필터 어레이 기판)(70)과, 하부기판(32) 상에 형성된 TFT(25)와, 화소전극(16) 및 하부 배향막(38) 등으로 구성되는 하부 어레이 기판(또는 박막 트랜지스터 어레이 기판)(80)과, 상부 어레이 기판(70) 및 하부 어레이 기판(80) 사이에 내부공간에 주입되는 액정(52)을 구비한다. 한편, IPS 모드 액정표시패널에서는 공통전극(18)이 하부기판(32) 상에 형성되고 상부기판(2) 상의 컬러필터(6) 상에 컬러필터(6)의 단차를 보상하기 위해 평탄화층이 더 형성된다.
표시영역(P1)에서의 상부 어레이 기판(70)에 있어서, 블랙 매트릭스(4)는 하부기판(32)의 TFT(25) 영역과 도시하지 않은 게이트라인들 및 데이터라인들 영역에 대응되어 상부기판(2) 상에 형성되며, 컬러필터(6)가 형성될 셀영역을 마련한다. 블랙 매트릭스(4)는 빛샘을 방지함과 아울러 외부광을 흡수하여 콘트라스트를 높이는 역할을 한다. 컬러필터(6)는 블랙 매트릭스(4)에 의해 분리된 셀영역 및 블랙 매트릭스(4)에 걸쳐 형성된다. 이 컬러필터(6)는 R,G,B 별로 형성되어 R, G, B 색상을 구현한다. 공통전극(18)에는 액정의 움직임을 제어하기 위한 공통전압이 공급된다. 스페이서(13)는 상부 어레이 기판(70)과 하부 어레이 기판(80) 사이의 셀 갭을 유지하는 역할을 한다.
표시영역(P1)의 하부 어레이 기판(80)에 있어서, TFT는 게이트라인과 함께 하부기판(32) 위에 형성되는 게이트전극(9)과, 이 게이트전극(9)과 게이트 절연막(44)을 사이에 두고 중첩되는 반도체층(14,47)과, 반도체층(14,47)을 사이에 두고 데이터라인(도시하지 않음)과 함께 형성되는 소스/드레인전극(40,42)을 구비한다. 이러한 TFT(25)는 게이트라인으로 부터의 스캔신호에 응답하여 데이터라인으로부터 화소신호를 화소전극(16)에 공급한다. 화소전극(16)은 광투과율이 높은 투명전도성 물질로 보호막(50)을 사이에 두고 TFT의 드레인 전극(42)과 접촉된다. 액정배향을 위한 상/하부 배향막(8,38)은 폴리이미드 등과 같은 배향물질을 도포한 후 러빙공정을 수행함으로써 형성된다.
비표시영역(P2)의 상부기판(2) 상에서는 액정의 유동성을 제어하기 위한 댐(dam)(55)이 형성되어 있다. 댐(55)은 표시영역(P1)의 스페이서(13)와 동시에 형성되며 라인형태로 표시영역(P1)을 둘러싸는 구조를 가지게 된다.
이러한, 댐(55)은 표시영역(P1)에 위치하는 액정(52)이 비표시영역(P2)으로 급격한 이동을 제어하는 역할을 한다. 이를 좀더 구체적으로 설명하면, 액정표시패널이 고온의 환경에 노출되어 액정(52)이 팽창하는 경우 팽창된 액정(52)에 의해 상부 어레이 기판(70)과 하부 어레이 기판(80)이 분리되어 액정(52)이 중량 방향으로 과충진되게 된다. 이에 따라, 액정(52)의 분포가 표시영역(P1) 내에서 불균일하게 되어 화상의 불균일해지는 등 표시품질이 저하되는 문제가 발생된다. 이러한, 문제를 방지하기 위하여 액정(52)이 팽창하는 경우 팽창된 일부 액정을 수용하기 위한 공간을 비표시영역(P2)에 마련하고 팽창된 액정(52)이 급격하게 비표시영역(P2)으로 이동하는 것을 방지하기 위하여 비표시영역(P2)의 상부 기판(2) 상에 댐 (55)을 설치하게 된다. 여기서, 댐(55)은 액정(52)이 비표시영역(P2)으로의 급격한 이동을 방지하기 위한 수단이므로 비표시영역(P2)의 하부기판(32)과 일정한 간격(이하 "갭(gab)" 이라 한다)을 두고 위치하게 된다. 여기서, 비표시영역(P2)의 상부기판(32) 상에는 컬러필터(6)가 위치하지 않게 됨으로써 컬러필터(6)의 두께 이상이 댐(55)과 하부기판(32) 사이의 액정(52)의 이동통로가 되는 갭(d1)이 될 것이다.
그러나, 상술한 댐(55)을 형성하였음에도 불구하고 댐(55)과 하부기판(32) 사이의 액정(52)의 이동통로가 되는 갭(d1)이 너무 넓어 액정(52) 팽창시 비표시영역(P2)으로의 액정(52)의 급격한 이동이 충분히 완화되지 못하는 문제가 발생된다. 그 결과, 액정(52) 팽창시 순간적으로 과도한 양의 액정(52)이 비표시영역(P2)으로 이동하게 됨으로서 화상을 구현하는 경우 얼룩 등이 나타나는 등 표시품질이 저하되는 문제가 발생된다.
따라서, 본 발명의 목적은 액정팽창에 의한 표시품질의 저하를 방지할 수 있는 액정표시패널 및 그 제조방법을 제공하는 데 있다.
상기 목적을 달성하기 위하여, 본 발명은 액정셀이 매트릭스 형태로 배열된 표시영역과 상기 표시영역을 제외한 비표시영역으로 구분되는 액정표시패널에 있어서, 상기 비표시영역의 상부기판 상에서 상기 표시영역을 라인 형태로 둘러싸는 적 어도 하나의 제1 댐과; 상기 비표시영역의 하부기판 상에서 상기 제1 댐과 소정 간격을 두고 맞물리는 형상을 가지도록 배치되는 적어도 하나의 제2 댐을 구비한다.
상기 제1 댐은 상기 하부기판과 비접촉되고 상기 제2 댐은 상기 상부기판과 비접촉된다.
상기 제2 댐은 상기 제1 댐과 나란한 라인 형태로 형성된다.
상기 제1 및 제2 댐은 상기 표시영역 내의 액정이 팽창하는 경우, 상기 팽창된 액정이 상기 비표시영역으로 급격하게 이동하는 것을 완화시킨다.
상기 표시영역에서의 액정셀들은 상부기판 상에 위치하는 블랙 매트릭스 및 컬러필터와; 하부기판 상에 형성된 신호라인들, 신호라인들의 교차영역에 위치하는 박막 트랜지스터, 박막 트랜지스터와 접속된 화소전극과; 상기 상부기판과 하부기판 사이의 간격을 유지하기 위한 스페이서를 구비한다.
상기 제1 댐은 상기 스페이서와 동일물질로 동시에 형성된다.
상기 컬러필터 상에 형성되어 상기 화소전극과 수직전계를 이루는 공통전극을 더 포함한다.
상기 하부기판 상에 위치하여 상기 화소전극과 수평전계를 이루는 공통전극을 더 포함한다.
본 발명에 따른 액정표시패널의 제조방법은 상부기판의 표시영역에 위치하는 제1 박막 패턴들을 형성함과 아울러 상기 표시영역을 제외하는 비표시영역에서 상기 표시영역을 라인 형태로 둘러싸는 적어도 하나의 제1 댐을 형성하는 단계와; 하부기판의 표시영역에 상기 제1 박막 패턴과 대응되는 제2 박막 패턴을 형성함과 아 울러 상기 비표시영역에서 상기 제1 댐과 소정 간격을 두고 맞물리는 형상을 가지도록 배치되는 적어도 하나의 제2 댐을 형성하는 단계와; 액정을 사이에 두고 상기 상부기판과 하부기판을 합착하는 단계를 포함한다.
상기 제1 댐은 상기 하부기판과 비접촉되고 상기 제2 댐은 상기 상부기판과 비접촉된다.
상기 상부기판 상에 제1 박막 패턴을 형성하는 단계는 상부기판 상에 블랙 매트릭스를 형성하는 단계와; 상기 블랙 매트릭스가 형성된 상부기판 상에 컬러필터를 형성하는 단계와; 상기 하부기판과 상부기판 사이의 액정영역을 유지시키기 위한 스페이서를 형성하는 단계를 포함한다.
상기 제1 댐은 상기 스페이서와 동일물질로 동시에 형성된다.
상기 하부기판 상에 제2 박막 패턴을 형성하는 단계는 상기 하부기판 상에 신호라인들 및 상기 신호라인들의 교차영역에 박막 트랜지스터를 형성하는 단계와; 상기 박막 트랜지스터와 접속되는 화소전극을 형성하는 단계를 포함한다.
상기 컬러필터 상에 상기 화소전극과 수직전계를 이루는 공통전극을 형성하는 단계를 더 포함한다.
상기 목적 외에 본 발명의 다른 목적 및 특징들은 첨부도면을 참조한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 도 2 내지 도 4b를 참조하여 본 발명의 바람직한 실시 예에 대하여 설명하기로 한다.
도 2는 본 발명에 따른 액정표시패널을 나타내는 단면도이다.
도 2에 도시된 액정표시패널은 예를 들어, TN모드의 액정표시패널로써 액정셀(cell)들이 매트릭스 형태로 배열되며 액정구동시 화상이 구현되는 표시영역(P1)과 표시영역(P1)을 제외하는 비표시영역(P2)으로 구분된다.
이러한, 액정표시패널은 표시영역(P1)의 상부기판(102) 상에 순차적으로 형성된 블랙 매트릭스(104), 컬러필터(106), 공통전극(118), 스페이서(113), 상부 배향막(108)으로 구성되는 상부 어레이 기판(또는 컬러필터 어레이 기판)(170)과, 표시영역(P1)의 하부기판(132) 상에 형성된 TFT(125)와, 화소전극(116) 및 하부 배향막(138) 등으로 구성되는 하부 어레이 기판(또는 박막 트랜지스터 어레이 기판)(180)과, 상부 어레이 기판(170) 및 하부 어레이 기판(180) 사이에 내부공간에 주입되는 액정(152)을 구비한다.
비표시영역(P2)의 상부기판(102)에는 액정(152) 팽창시 급격한 유동을 방지하기 위한 제1 댐(155)이 위치하고, 하부기판(132)에는 제1 댐(155)과 소정 간격을 두고 맞물리게 위치하는 제2 댐(162)이 위치한다. 한편, IPS 모드 액정표시패널에서는 공통전극(118)이 하부기판(132) 상에 형성되고 상부기판(102) 상의 컬러필터(106) 상에 컬러필터(106)의 단차를 보상하기 위해 평탄화층이 더 형성된다.
표시영역(P1)에서의 상부 어레이 기판(170)에 있어서, 블랙 매트릭스(104)는 하판의 TFT(125) 영역과 도시하지 않은 게이트라인들 및 데이터라인들 영역에 대응되어 상부기판(102) 상에 형성되며, 컬러필터(106)가 형성될 셀영역을 마련한다. 블랙 매트릭스(104)는 빛샘을 방지함과 아울러 외부광을 흡수하여 콘트라스트를 높이는 역할을 한다. 컬러필터(106)는 블랙 매트릭스(104)에 의해 분리된 셀영역 및 블랙 매트릭스(104)에 걸쳐 형성된다. 이 컬러필터(106)는 R,G,B 별로 형성되어 R, G, B 색상을 구현한다. 공통전극(118)에는 액정(152)의 움직임을 제어하기 위한 공통전압이 공급된다. 스페이서(113)는 상부 어레이 기판(170)과 하부 어레이 기판(180) 사이의 셀 갭을 유지하는 역할을 한다.
표시영역(P1)의 하부 어레이 기판(180)에 있어서, TFT는 게이트라인과 함께 하부기판(132) 위에 형성되는 게이트전극(109)과, 이 게이트전극(109)과 게이트 절연막(144)을 사이에 두고 중첩되는 반도체층(114,147)과, 반도체층(114,147)을 사이에 두고 데이터라인(도시하지 않음)과 함께 형성되는 소스/드레인전극(140,142)을 구비한다. 이러한 TFT(125)는 게이트라인으로 부터의 스캔신호에 응답하여 데이터라인으로부터 화소신호를 화소전극(16)에 공급한다. 화소전극(116)은 광투과율이 높은 투명전도성 물질로 보호막(150)을 사이에 두고 TFT(125)의 드레인 전극(142)과 접촉된다. 액정배향을 위한 상/하부 배향막(8,38)은 폴리이미드 등과 같은 배향물질을 도포한 후 러빙공정을 수행함으로써 형성된다.
비표시영역(P2)의 상부기판(102) 상에 위치하는 제1 댐(155)은 표시영역(P1)의 스페이서(113)와 동시에 형성되며 라인형태로 표시영역(P1)을 둘러싸는 구조를 가지게 된다. 비표시영역(P2)의 하부기판(132) 상에 위치하는 제2 댐(162)은 상부기판(102)의 제1 댐(155)과 나란함과 아울러 제1 댐(155)과 소정 간격을 유지하면서 맞물리는 형태를 가지도록 배치된다.
제1 댐(155) 및 제2 댐(155)은 액정(152)이 팽창하는 경우 표시영역(P1)에 위치하는 액정(152)이 비표시영역(P2)으로 급격한 이동을 완화시키는 역할을 한다.
종래 도 1에서는 상부 기판(2) 상에만 댐(55)이 위치하게 됨으로써 고온의 환경에서의 액정 팽창시 팽창된 액정(52)이 급격하게 비표시영역(P2)으로의 급격한 이동을 효과적으로 제어하지 못하였다. 이에 따라, 표시영역(P1)에서의 많은 양의 액정(152)이 비표시영역(P2)으로 이동하게 되어 액정구동에 의한 화상을 구현하는 경우 표시품질이 저하되는 문제가 있었다.
이러한, 종래의 문제를 해결하기 위하여 본원발명에서는 서로 맞물리는 형상을 가지는 제1 및 제2 댐(155,162)을 구비함으로써 액정(152)의 급격한 유동을 방지할 수 있게 된다.
그 결과, 액정표시패널이 고온의 환경에 노출되어 팽창된 액정(152)의 일부가 비표시영역(P1)으로 이동되더라도 그 이동량은 표시품질에 저하를 주지 않는 범위로 한정될 수 있게 된다. 뿐만 아니라, 소량의 팽창된 액정의 이동율이 제한될 뿐이지 제1 및 제2 댐(155,162) 사이의 간격을 통해 소정 양의 액정(152)이 이동이 가능하므로 상부 어레이 기판(170)과 하부 어레이 기판(180)이 분리되는 문제를 방지할 수 있게 된다.
이와 같이, 본 발명에 따른 액정표시패널은 비표시영역(P2)에 소정간격을 두고 나란하게 위치함과 아울러 서로 맞물리게 형성되는 제1 및 제2 댐(155,162)이 구비된다. 이에 따라, 고온의 환경에서 액정 팽창시 과도한 양의 액정(52)이 표시영역(P1)에서 비표시영역(P2)으로 급격히 이동하는 문제는 일어나지 않게 된다.
그 결과, 표시영역(P1) 내에서의 불균일 액정충진을 방지할 수 있게 되어 표시품질이 저하 등의 문제를 방지할 수 있게 된다.
도 3a 및 도 3b는 액정표시패널의 상부 어레이 기판(170)의 제조방법을 나타내는 도면이고, 도 4a 및 도 4b는 액정표시패널의 하부 어레이 기판(180)의 제조방법을 나타내는 도면이다.
먼저, 도 3a를 참조하면, 상부기판(102)의 표시영역(P1) 상에 셀영역을 구획하는 블랙 매트릭스(104), 블랙 매트릭스(104)에 의해 구획된 셀영역에 R(적색),G(녹색),B(청색) 컬러필터(106)를 순차적으로 형성한다. 이후, TN 모드의 액정표시패널의 경우에는 공통전극(118)이 형성되고 IPS모드의 액정표시패널의 경우에는 평탄화층이 형성된다. 도 3a는 TN 모드의 경우를 나타내었으므로 평탄화층 등은 도시되지 않았다.
이후, 상부기판(102) 상에 무기절연물질 또는 유기 절연물질을 등이 상부 기판 전면에 형성된 후 포토리쏘그래피 공정 및 식각 공정에 의해 패터닝된다. 이에 따라, 도 3b에 도시된 바와 같이 표시영역(P1)에는 스페이서(113)가 형성되고 비표시영역(P2)에는 제1 댐이 형성된다. 스페이서(113)는 블랙 매트릭스(104) 등과 대응되는 영역에 위치하게 되고, 제1 댐(155)은 라인 형태로 표시영역(P1)을 둘러싸도록 위치하게 된다.
상술한 상부 어레이 기판(170)의 제조공정과 별도로 하부 어레이 기판(180)을 형성한다.
도 4a를 참조하면, 하부기판(132)의 표시영역(P1) 상에 게이트 라인(미도시) 및 게이트 전극(109) 등의 게이트 패턴을 형성하고, 게이트 패턴 상에 게이트 절연막(144)을 형성하고, 게이트 절연막(144) 상에 상기 게이트 라인과 교차되는 데이 터라인(미도시)을 형성함과 아울러 상기 게이트 라인 및 데이터 라인의 교차영역에 TFT(125)를 형성하고, 상기 TFT(125)와 접속되는 화소전극(116) 등을 형성한다.
한편, IPS모드의 액정표시패널의 경우에는 공통전극이 하부기판(132) 상에 형성됨과 아울러 화소전극(116) 및 공통전극이 서로 나란하게 형성된다. 공통전극, 화소전극(116), TFT(125) 등은 보호막(150) 등에 의해 보호된다.
이후, 보호막 등이 형성된 하판 상에 무기절연물질 또는 유기 절연물질을 등이 형성된 후 포토리쏘그래피 공정 및 식각 공정에 의해 패터닝된다. 이에 따라, 도 4b에 도시된 바와 같이 비표시영역(P2)에서 상부 어레이 기판(170)의 제1 댐(155)과 맞물리도록 위치하는 제2 댐(162)이 형성된다. 제2 댐(162)은 제1 댐(155)과 소정의 간격을 두고 맞물리게 위치함과 동시에 제2 댐(162)과 나란하게 형성된다.
상술한 공정을 통해 마련된 상부 어레이 기판(170) 및 하부 어레이 기판(180) 각각에는 상부 배향막(108) 및 하부 배향막(138)이 형성된 후 액정(152)을 사이에 두고 합착된다. 이에 따라, 도 2에 도시된 액정표시패널이 완성된다.
이와 같이, 소정간격을 두고 서로 맞물리게 형성되는 제1 및 제2 댐(155,162)을 이용하여 팽창된 액정(152)의 급격한 유동을 완화시키는 방식은 IPS 모드의 액정표시패널 및 TN 모드의 액정표시패널 뿐만 아니라, ECB(Electrical Controlled Birefringence), 나아가 VA(Vertical Alignment) 모드의 액정표시패널에도 용이하게 적용될 수 있다.
상술한 바와 같이, 본 발명의 실시예에 따른 액정표시패널은 비표시영역에 소정간격을 두고 나란하게 위치함과 아울러 서로 맞물리게 형성되는 제1 및 제2 댐이 구비된다. 이에 따라, 고온의 환경에서 액정 팽창시 과도한 양의 액정이 표시영역에서 비표시영역으로 급격히 이동하는 문제는 일어나지 않게 된다. 그 결과, 표시영역 내에서의 불균일 액정 충진을 방지할 수 있게 되어 표시품질이 저하 등의 문제를 방지할 수 있게 된다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.

Claims (17)

  1. 액정셀이 매트릭스 형태로 배열된 표시영역과 상기 표시영역을 제외한 비표시영역으로 구분되는 액정표시패널에 있어서,
    상기 비표시영역의 상부기판 상에서 상기 표시영역을 라인 형태로 둘러싸는 적어도 하나의 제1 댐과;
    상기 비표시영역의 하부기판 상에서 상기 제1 댐과 소정 간격을 두고 맞물리는 형상을 가지도록 배치되는 적어도 하나의 제2 댐을 구비하는 것을 특징으로 하는 액정표시패널.
  2. 제 1 항에 있어서,
    상기 제1 댐은 상기 하부기판과 비접촉되고 상기 제2 댐은 상기 상부기판과 비접촉되는 것을 특징으로 하는 액정표시패널.
  3. 제 1 항에 있어서,
    상기 제2 댐은 상기 제1 댐과 나란한 라인 형태로 형성된 것을 특징으로 하는 액정표시패널.
  4. 제 1 항에 있어서,
    상기 제1 및 제2 댐은 상기 표시영역 내의 액정이 팽창하는 경우, 상기 팽창 된 액정이 상기 비표시영역으로 급격하게 이동하는 것을 완화시키는 것을 특징으로 하는 액정표시패널.
  5. 제 1 항에 있어서,
    상기 표시영역에서의 액정셀들은
    상부기판 상에 위치하는 블랙 매트릭스 및 컬러필터와;
    하부기판 상에 형성된 신호라인들, 신호라인들의 교차영역에 위치하는 박막 트랜지스터, 박막 트랜지스터와 접속된 화소전극과;
    상기 상부기판과 하부기판 사이의 간격을 유지하기 위한 스페이서를 구비하는 것을 특징으로 하는 액정표시패널.
  6. 제 5 항에 있어서,
    상기 제1 댐은 상기 스페이서와 동일물질로 동시에 형성된 것을 특징으로 하는 액정표시패널.
  7. 제 5 항에 있어서,
    상기 컬러필터 상에 형성되어 상기 화소전극과 수직전계를 이루는 공통전극을 더 포함하는 것을 특징으로 하는 액정표시패널.
  8. 제 5 항에 있어서,
    상기 하부기판 상에 위치하여 상기 화소전극과 수평전계를 이루는 공통전극을 더 포함하는 것을 특징으로 하는 액정표시패널.
  9. 상부기판의 표시영역에 위치하는 제1 박막 패턴들을 형성함과 아울러 상기 표시영역을 제외하는 비표시영역에서 상기 표시영역을 라인 형태로 둘러싸는 적어도 하나의 제1 댐을 형성하는 단계와;
    하부기판의 표시영역에 상기 제1 박막 패턴과 대응되는 제2 박막 패턴을 형성함과 아울러 상기 비표시영역에서 상기 제1 댐과 소정 간격을 두고 맞물리는 형상을 가지도록 배치되는 적어도 하나의 제2 댐을 형성하는 단계와;
    액정을 사이에 두고 상기 상부기판과 하부기판을 합착하는 단계를 포함하는 것을 특징으로 하는 액정표시패널의 제조방법.
  10. 제 9 항에 있어서,
    상기 제1 댐은 상기 하부기판과 비접촉되고 상기 제2 댐은 상기 상부기판과 비접촉되는 것을 특징으로 하는 액정표시패널의 제조방법.
  11. 제 9 항에 있어서,
    상기 제2 댐은 상기 제1 댐과 나란하게 라인 형태로 형성되는 것을 특징으로 하는 액정표시패널의 제조방법.
  12. 제 9 항에 있어서,
    상기 제1 및 제2 댐은 상기 표시영역 내의 액정이 팽창하는 경우, 상기 팽창된 액정이 상기 비표시영역으로 급격하게 이동하는 것을 완화시키는 것을 특징으로 하는 액정표시패널의 제조방법.
  13. 제 9 항에 있어서,
    상기 상부기판 상에 제1 박막 패턴을 형성하는 단계는
    상부기판 상에 블랙 매트릭스를 형성하는 단계와;
    상기 블랙 매트릭스가 형성된 상부기판 상에 컬러필터를 형성하는 단계와;
    상기 하부기판과 상부기판 사이의 액정영역을 유지시키기 위한 스페이서를 형성하는 단계를 포함하는 것을 특징으로 하는 액정표시패널의 제조방법.
  14. 제 13 항에 있어서,
    상기 제1 댐은 상기 스페이서와 동일물질로 동시에 형성되는 것을 특징으로 하는 액정표시패널의 제조방법.
  15. 제 13 항에 있어서,
    상기 하부기판 상에 제2 박막 패턴을 형성하는 단계는
    상기 하부기판 상에 신호라인들 및 상기 신호라인들의 교차영역에 박막 트랜지스터를 형성하는 단계와;
    상기 박막 트랜지스터와 접속되는 화소전극을 형성하는 단계를 포함하는 것을 특징으로 하는 액정표시패널의 제조방법.
  16. 제 15 항에 있어서,
    상기 컬러필터 상에 상기 화소전극과 수직전계를 이루는 공통전극을 형성하는 단계를 더 포함하는 것을 특징으로 하는 액정표시패널의 제조방법.
  17. 제 15 항에 있어서,
    상기 화소전극과 수평전계를 이루는 공통전극을 형성하는 단계를 더 포함하는 것을 특징으로 하는 액정표시패널의 제조방법.
KR1020060021364A 2006-03-07 2006-03-07 액정표시패널 및 그 제조방법 KR20070091794A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060021364A KR20070091794A (ko) 2006-03-07 2006-03-07 액정표시패널 및 그 제조방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060021364A KR20070091794A (ko) 2006-03-07 2006-03-07 액정표시패널 및 그 제조방법

Publications (1)

Publication Number Publication Date
KR20070091794A true KR20070091794A (ko) 2007-09-12

Family

ID=38689407

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060021364A KR20070091794A (ko) 2006-03-07 2006-03-07 액정표시패널 및 그 제조방법

Country Status (1)

Country Link
KR (1) KR20070091794A (ko)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20130129545A (ko) * 2012-05-21 2013-11-29 엘지디스플레이 주식회사 액정표시장치 및 그 제조방법
KR20160053889A (ko) * 2016-04-29 2016-05-13 삼성디스플레이 주식회사 액정 표시 장치
US9436041B2 (en) 2013-01-10 2016-09-06 Samsung Display Co., Ltd. Display device
US11927852B2 (en) 2020-10-29 2024-03-12 Lg Chem, Ltd. Optical device
KR20240038943A (ko) * 2016-07-29 2024-03-26 삼성디스플레이 주식회사 표시 장치 및 이의 제조 방법

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20130129545A (ko) * 2012-05-21 2013-11-29 엘지디스플레이 주식회사 액정표시장치 및 그 제조방법
US9436041B2 (en) 2013-01-10 2016-09-06 Samsung Display Co., Ltd. Display device
KR20160053889A (ko) * 2016-04-29 2016-05-13 삼성디스플레이 주식회사 액정 표시 장치
KR20240038943A (ko) * 2016-07-29 2024-03-26 삼성디스플레이 주식회사 표시 장치 및 이의 제조 방법
US11927852B2 (en) 2020-10-29 2024-03-12 Lg Chem, Ltd. Optical device

Similar Documents

Publication Publication Date Title
JP2547523B2 (ja) 液晶表示装置及びその製造方法
KR101427708B1 (ko) 액정 표시 패널
US9389464B2 (en) Liquid crystal display device
KR101057859B1 (ko) 액정표시패널 및 그 제조방법
US8284371B2 (en) Liquid crystal display panel and fabricating method with spacer restricted to a central hole among two or more holes
JPH1048636A (ja) 液晶表示装置
JP2009103925A (ja) 横電界方式のアクティブマトリックス型液晶表示装置
KR100640216B1 (ko) 액정 표시패널 및 그 제조방법
US20140211136A1 (en) Liquid crystal display device
KR20090041337A (ko) 액정 디스플레이 패널
US8120733B2 (en) Liquid crystal display device and method for manufacturing the same
JP2007232839A (ja) 液晶装置
KR20070091794A (ko) 액정표시패널 및 그 제조방법
US20050128382A1 (en) Color filter substrate, fabrication method thereof and liquid crystal display panel having the same
KR20040060107A (ko) 횡전계 방식의 액정표시장치
JP2008009273A (ja) 液晶表示装置
KR20080001401A (ko) 액정패널 및 그 제조 방법
KR20050049656A (ko) 액정표시패널 및 그 제조방법
KR100484948B1 (ko) 횡전계 방식의 액정표시장치
US20200050036A1 (en) Display device
US10754203B2 (en) Display panel
KR100796753B1 (ko) 액정 표시 장치
KR20130066917A (ko) 합착키를 구비한 프린지 필드형 액정표시장치 및 이를 이용한 프린지 필드형 액정표시장치의 제조방법
JP2014041243A (ja) 液晶表示装置及び液晶プロジェクター
KR101108383B1 (ko) 액정표시패널 및 그 제조방법

Legal Events

Date Code Title Description
A201 Request for examination
AMND Amendment
E601 Decision to refuse application
AMND Amendment
J201 Request for trial against refusal decision
B601 Maintenance of original decision after re-examination before a trial
J301 Trial decision

Free format text: TRIAL DECISION FOR APPEAL AGAINST DECISION TO DECLINE REFUSAL REQUESTED 20130228

Effective date: 20140415