Nothing Special   »   [go: up one dir, main page]

KR20070083102A - 표시 장치 및 이의 구동 방법 - Google Patents

표시 장치 및 이의 구동 방법 Download PDF

Info

Publication number
KR20070083102A
KR20070083102A KR1020060016376A KR20060016376A KR20070083102A KR 20070083102 A KR20070083102 A KR 20070083102A KR 1020060016376 A KR1020060016376 A KR 1020060016376A KR 20060016376 A KR20060016376 A KR 20060016376A KR 20070083102 A KR20070083102 A KR 20070083102A
Authority
KR
South Korea
Prior art keywords
gate
signal
vertical start
start signal
signals
Prior art date
Application number
KR1020060016376A
Other languages
English (en)
Other versions
KR101205543B1 (ko
Inventor
안보영
문승빈
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020060016376A priority Critical patent/KR101205543B1/ko
Priority to US11/623,204 priority patent/US7812785B2/en
Priority to JP2007037927A priority patent/JP5805919B2/ja
Priority to CN2007100058407A priority patent/CN101025906B/zh
Publication of KR20070083102A publication Critical patent/KR20070083102A/ko
Application granted granted Critical
Publication of KR101205543B1 publication Critical patent/KR101205543B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13452Conductors connecting driver circuitry and terminals of panels
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3666Control of matrices with row and column drivers using an active matrix with the matrix divided into sections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Optics & Photonics (AREA)
  • Mathematical Physics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

제1 표시패널과 제2 표시패널의 구동신호를 공유하기 위한 표시 장치 및 이의 구동 방법이 개시된다. 표시 장치는 제1 표시패널, 제1 게이트 구동부, 제2 표시패널 및 제2 게이트 구동부를 포함한다. 제1 표시패널은 제1 게이트 배선들이 형성된 제1 표시영역과 제1 표시영역을 둘러싸는 제1 주변영역으로 이루어진다. 제1 게이트 구동부는 제1 주변영역에 형성되어 제1 클럭신호 또는 제2 클럭신호에 응답하여 제1 게이트 신호들을 제1 게이트 배선들에 출력한다. 제2 표시패널은 제1 표시패널과 전기적으로 연결되고, 제2 게이트 배선들이 형성된 제2 표시영역과 제2 표시영역을 둘러싸는 제2 주변영역으로 이루어진다. 제2 게이트 구동부는 제2 주변영역에 형성되어, 제1 클럭신호 또는 제2 클럭신호에 응답하여 제2 게이트 신호들을 제2 게이트 배선들에 출력한다. 이에 따라, 제1 및 제2 게이트 구동부가 제1 클럭신호 또는 제2 클럭신호를 공유함으로써 신호수 및 신호 배선수를 줄일 수 있다.
클럭신호, 메인 표시 패널, 서브 표시 패널, 공유

Description

표시 장치 및 이의 구동 방법{DISPLAY DEVICE AND METHOD OF DRIVING THE SAME}
도 1은 본 발명의 제1 실시예에 따른 표시 장치의 평면도이다.
도 2는 도 1의 구동부에 대한 상세한 블록도이다.
도 3은 본 발명의 제1 실시예에 따른 제1 및 제2 게이트 구동부에 대한 블록도이다.
도 4는 본 발명의 제2 실시예에 따른 제1 및 제2 게이트 구동부에 대한 블록도이다.
도 5는 본 발명의 제1 실시예에 따른 제1 및 제2 게이트 구동부의 구동방식을 설명하기 위한 타이밍도이다.
도 6은 본 발명의 제2 실시예에 따른 제1 및 제2 게이트 구동부의 구동방식을 설명하기 위한 타이밍도이다.
도 7은 본 발명의 제2 실시예에 따른 표시 장치의 평면도이다.
<도면의 주요부분에 대한 부호의 설명>
100 : 제1 표시패널 120 : 구동부
121 : 제어부 127 : 게이트 제어부
140 : 제1 게이트 구동부 150 : 제1 연성회로기판
200 : 제2 표시패널 240 : 제2 게이트 구동부
250 : 제2 연성회로기판
본 발명은 표시 장치 및 이의 구동 방법에 관한 것으로, 보다 상세하게는 제1 표시패널과 제2 표시패널의 구동신호를 공유하기 위한 표시 장치 및 이의 구동 방법에 관한 것이다.
일반적으로 중소형 액정표시장치는 액정표시패널의 개수에 따라서 일반적인 폴더형과 듀얼 폴더형 액정표시장치로 각각 분류된다. 상기 듀얼 폴더형은 메인 영상을 표시하는 메인 액정표시패널과, 부가 영상을 표시하는 서브 액정표시패널을 갖는다. 상기 부가 영상은 예컨대, 시간, 날짜 및 수신 감도 등의 부가 정보이다.
상기 액정표시장치는 상기 메인 액정표시패널은 구동하기 위한 메인 구동신호를 상기 메인 액정표시패널에 제공하고, 상기 서브 액정표시패널을 구동하기 위한 서브 구동신호를 상기 서브 액정표시패널에 제공한다.
이에 따라서, 상기 메인 액정표시패널에는 메인 구동신호를 전달하는 신호배선들이 형성되며, 또한, 서브 액정표시패널에 서브 구동신호를 전달하기 위한 신호배선이 별도로 형성된다. 상기 메인 액정표시패널은 영상을 표시하는 표시영역 외에 상기 표시영역을 둘러싸는 주변 영역에 형성되는 신호배선의 개수가 많음에 따라서 상기 중소형 액정표시장치의 네로우 베젤 구현이 어려운 단점이 있다.
이에 본 발명의 기술적 과제는 이러한 종래의 문제점을 해결하기 위한 것으로, 본 발명의 목적은 제1 표시패널과 제2 표시패널의 구동신호를 공유하기 위한 표시 장치를 제공하는 것이다.
본 발명의 다른 목적은 상기 표시 장치의 구동 방법을 제공하는 것이다.
상기한 본 발명의 목적을 실현하기 위한 실시예에 따른 표시 장치는 제1 표시 패널, 제1 게이트 구동부, 제2 표시 패널 및 제2 게이트 구동부를 포함한다. 상기 제1 표시 패널은 제1 게이트 배선들이 형성된 제1 표시영역과 상기 제1 표시영역을 둘러싸는 제1 주변영역으로 이루어진다. 상기 제1 게이트 구동부는 상기 제1 주변영역에 형성되어, 제1 클럭신호 또는 제2 클럭신호에 응답하여 제1 게이트 신호들을 상기 제1 게이트 배선들에 출력한다. 상기 제2 표시 패널은 상기 제1 표시패널과 전기적으로 연결되고, 제2 게이트 배선들이 형성된 제2 표시영역과 상기 제2 표시영역을 둘러싸는 제2 주변영역으로 이루어진다. 상기 제2 게이트 구동부는 상기 제2 주변영역에 형성되어, 상기 제1 클럭신호 또는 제2 클럭신호에 응답하여 제2 게이트 신호들을 상기 제2 게이트 배선들에 출력한다.
상기한 본 발명의 다른 목적을 실현하기 위한 실시예에 따른 제1 게이트 배선들과 상기 제1 게이트 배선들에 제1 게이트 신호들을 출력하는 제1 게이트 구동부가 형성된 제1 표시 패널 및 제2 게이트 배선들과 상기 제2 게이트 배선들에 제2 게이트 신호들을 출력하는 제2 게이트 구동부가 형성된 제2 표시 패널을 포함하는 표시 장치의 구동 방법은 제1 클럭신호 또는 제2 클럭신호에 응답하여 상기 제1 게이트 배선들에 상기 제1 게이트 신호들을 출력하고, 상기 제1 클럭신호 또는 제2 클럭신호에 응답하여 상기 제2 게이트 배선들에 상기 제2 게이트 신호들을 출력한다.
이러한 표시 장치 및 이의 구동 방법에 의하면, 제1 및 제2 게이트 구동부가 제1 클럭신호 또는 제2 클럭신호를 공유함으로써 신호수 및 신호 배선수를 줄일 수 있다.
이하, 첨부한 도면들을 참조하여, 본 발명을 보다 상세하게 설명하고자 한다.
<표시 장치의 실시예 1>
도 1은 본 발명의 제1 실시예에 따른 표시 장치의 평면도이다.
도 1을 참조하면, 표시 장치는 메인 화상을 표시하는 제1 표시패널(100)과 외부기기와 상기 제1 표시패널(100)을 전기적으로 연결하는 제1 연성회로기판(150)과, 서브 화상을 표시하는 제2 표시패널(200)과 상기 제1 표시패널(100)과 제2 표시패널(200)을 전기적으로 연결하는 제2 연성회로기판(250)을 포함한다.
상기 제1 표시패널(100)은 제1 어레이 기판(미도시), 제1 칼라필터기판(미도시), 구동부(120) 및 제1 게이트 구동부(140)를 포함한다. 상기 제1 표시패널(100)은 화상이 표시되는 제1 표시영역(DA1)과 상기 제1 표시영역(DA1)을 둘러싸는 제1 내지 제4 주변영역(PA11 ~ PA14)으로 이루어진다. 상기 제1 표시영역(DA1)에는 n개의 게이트 배선들(GL1_1 ~ GL1_n) 및 상기 게이트 배선들(GL1_1 ~ GL1_n)과 교차하 는 m개의 소스 배선들(DL1-1 ~ DL1-m)이 형성된다.
상기 구동부(120)는 상기 제1 주변영역(PA11)에 실장되는 단일 칩으로, 제1 연성회로기판(150)을 통해 외부기기로부터 데이터신호와 제어신호가 입력된다. 상기 구동부(120)는 제1 표시패널(100)과 제2 표시패널(200)을 구동하는 구동신호들을 출력한다. 상기 구동신호들은 데이터신호, 제1 게이트제어신호, 제2 게이트 제어신호, 공유제어신호 및 게이트전압을 포함한다.
상기 제1 게이트 구동부(140)는 상기 제2 주변영역(PA12)에 집적되는 집적회로로서, 서로 종속적으로 연결된 복수의 스테이지들을 포함한다. 상기 제1 게이트 구동부(140)는 상기 구동부(120)로부터 제공되는 제1 게이트제어신호, 공유제어신호 및 게이트전압에 기초하여 상기 게이트 배선들(GL1_1 ~ GL1_n)에 게이트신호들을 출력한다.
상기 제1 게이트제어신호는 상기 제1 표시패널(100)의 구동방식에 따라서 제1 수직개시신호(STV1) 및 제2 수직개시신호(STV2)를 포함한다. 예컨대, 상기 제1 표시패널(100)이 한 방향으로 화상을 표시하는 경우 상기 제1 게이트제어신호는 제1 게이트 구동부(140)의 첫 번째 스테이지에 입력되는 제1 수직개시신호(STV1)이다. 상기 제1 표시패널(100)이 양 방향으로 화상을 표시하는 경우, 상기 제1 게이트제어신호는 제1 게이트 구동부(140)의 첫 번째 및 마지막 스테이지에 각각 입력되는 제1 수직개시신호(STV1) 및 제2 수직개시신호(STV2)를 포함한다.
상기 공유제어신호는 제1 클럭신호(CK), 제2 클럭신호(CKB)로서, 상기 제1 및 제2 게이트 구동부(140, 240)에 인가된다. 상기 공유제어신호는 상기 제1 및 제 2 표시패널(100, 200)의 주변영역(PA13, PA22)에 형성된 제1 및 제2 신호배선부(SL1, SL2)를 통해 상기 제1 및 제2 게이트 구동부(140, 240)에 인가된다. 상기 제1 및 제2 신호배선부(SL1, SL2) 각각은 상기 제1 클럭신호(CK)가 전달되는 제1 신호배선, 상기 제2 클럭신호(CKB)가 전달되는 제2 신호배선을 포함한다.
상기 게이트전압(VG)은 상기 제1 및 제2 게이트 구동부(140, 240)의 회로 특성에 따라서 하이전압(VGH) 및 로우전압(VGL)을 포함한다.
상기 제2 표시패널(200)은 제2 어레이 기판(미도시), 제2 칼라필터기판(미도시) 및 제2 게이트 구동부(240)를 포함한다. 상기 제2 표시패널(200)은 화상이 표시되는 제2 표시영역(DA2)과 상기 제2 표시영역(DA2)의 주변에 형성된 제1 및 제2 주변영역(PA21, PA22)으로 이루어진다. 상기 제2 표시영역(DA2)에는 i개의 게이트 배선들(GL2_1 ~ GL2_i) 및 상기 게이트 배선들(GL2_1 ~ GL2_i)과 교차하는 j개의 소스 배선들(DL2_1 ~ DL2_j)이 형성된다. 여기서, i 및 n은 2 이상의 자연수이고, i는 n보다는 작거나 같은 수이다. 또한, j 및 m은 2 이상의 자연수이고, j는 m보다 작거나 같은 수이다.
상기 제2 게이트 구동부(240)는 상기 제2 주변영역(PA22)에 집적되는 집적회로로서, 서로 종속적으로 연결된 복수의 스테이지들을 포함한다. 상기 구동부(120)로부터 제공되는 상기 제2 게이트제어신호(STV3, STV4), 공유제어신호(CK, CKB) 및 게이트 전압(VG)에 기초하여 상기 게이트 배선들(GL2_1 ~ GL2_i)에 게이트신호들을 출력한다.
상기 제2 게이트제어신호(STV3, STV4)는 상기 제1 표시패널(100)의 구동방식에 따라서 다르다. 예컨대, 상기 제1 표시패널(100)이 한 방향으로 화상을 표시하는 경우 상기 제2 게이트제어신호는 제2 게이트 구동부(240)의 첫 번째 스테이지에 입력되는 제3 수직개시신호(STV3)이다. 상기 제1 표시패널(100)의 양 방향으로 화상을 표시하는 경우, 상기 제2 게이트제어신호는 제2 게이트 구동부(240)의 첫 번째 및 마지막 스테이지에 각각 입력되는 제3 수직개시신호(STV3) 및 제4 수직개시신호(STV4)를 포함한다.
상기 제2 연성회로기판(250)은 상기 제1 표시패널(100)과 상기 제2 표시패널(200)을 전기적으로 연결한다. 상기 제2 연성회로기판(250)의 일 단부는 제1 표시패널(100)의 제4 주변영역(PA14)에 전기적으로 접촉되고, 다른 단부는 상기 제2 표시패널(200)의 제1 주변영역(PA21)에 전기적으로 접촉된다.
상기 제2 연성회로기판(250)은 j개의 제1 연결배선부(CL1_1 ~ CL1_j)가 형성되고, 상기 제1 연결배선부(CL1_1 ~ CL1_j)는 상기 제1 표시패널(100)의 j개의 소스 배선들(DL1_1 ~ DL1_j)과 상기 제2 표시패널(200)의 j개의 소스 배선들(DL2_1 ~ DL2_j)을 전기적으로 연결한다.
또한, 상기 제2 연성회로기판(250)에는 상기 제1 표시패널(100)에 형성된 제1 신호배선부(SL1)와 상기 제2 표시패널(200)에 형성된 제2 신호배선부(SL2)를 연결하는 제2 연결배선부(CL2)가 형성된다. 상기 제1 및 제2 신호배선부(SL1, SL2)은 상기 공유제어신호(CK, CKB)를 전달한다.
도시되지는 않았으나, 상기 제1 표시패널(100)에는 제1 게이트제어신호 및 게이트 전압이 전달되는 배선들이 형성되고, 상기 제1 표시패널(100), 제2 연성회로기판(250) 및 제2 표시패널(200)에는 제2 게이트제어신호 및 게이트 전압이 전달되는 배선들이 형성된다.
도 2는 도 1의 구동부에 대한 상세한 블록도이다.
도 1 및 도 2를 참조하면, 구동부는 제어부(121), 메모리(123), 전압발생부(125), 게이트 제어부(127) 및 소스 구동부(129)를 포함한다.
상기 제어부(121)는 외부로부터 데이터신호(DATA)와 제어신호(CONTL)를 입력받는다. 상기 제어신호(CONTL)는 수평동기신호, 수평동기신호, 메인클럭신호, 데이터인에이블신호 등을 포함한다.
상기 제어부(121)는 상기 제어신호(CONTL)에 기초하여 상기 데이터신호(DATA)를 상기 메모리(123)에 저장한다. 상기 제어부(121)는 상기 게이트 제어부(121)에 제1 제어신호(121a), 즉, 제1 게이트제어신호(STV1, STV2), 제2 게이트제어신호(STV3, STV4) 및 공유제어신호(CK, CKB)를 출력한다. 상기 제어부(121)는 상기 소스 구동부(129)에 제2 제어신호(121b), 즉, 수평시작신호, 로드 신호, 반전 신호등의 소스 제어신호를 출력하고, 상기 메모리(123)에 저장된 데이터신호(DATA)를 읽어서 출력한다. 상기 제어부(121)는 상기 전압발생부(125)에 제3 제어신호(121c), 즉, 메인클럭신호, 반전신호 등을 출력한다.
상기 전압발생부(125)는 외부로부터 인가된 외부전원을 이용하여 상기 구동전압들을 생성한다. 상기 구동전압들은 게이트 전압(VG)(125a), 감마기준전압(VREF)(125b), 공통전압(VCOM)(125c) 등을 포함한다. 상기 게이트전압(VG)(125a)은 상기 게이트 제어부(127)에 인가되고, 상기 감마기준전압(VREF)(125b)은 상기 소스 구동부(129)에 인가되고, 상기 공통전압(VCOM)(125c)은 상기 제1 및 제2 표시패널(100, 200)에 각각 인가된다.
상기 게이트 제어부(127)는 상기 제1 게이트제어신호, 제2 게이트제어신호, 공유제어신호 및 게이트 전압을 상기 제1 및 제2 게이트 구동부(140, 240)에 각각 출력한다.
상기 소스 구동부(129)는 상기 감마기준전압(VREF)에 기초하여 상기 메모리(123)로부터 독출된 데이터신호(DATA)를 아날로그의 형태의 데이터전압(D1_1,.,D1_j,.,D1_m)으로 변환하여 출력한다. 즉, 상기 제1 표시패널(100)에 대응하는 제1 데이터전압은 m개의 소스 배선들(D1_1,.,D1_m)에 출력되고, 상기 제2 표시패널(200)에 대응하는 제2 데이터전압은 j개의 소스 배선들((D1_1,.,D1_j)에 출력한다.
<게이트 구동부의 실시예 1>
도 3은 본 발명의 제1 실시예에 따른 제1 및 제2 게이트 구동부에 대한 블록도이다.
도 1 내지 도 3을 참조하면, 제1 게이트 구동부(140)는 순방향으로 게이트신호들(G1_1,..,G1_n)을 순차적으로 출력하는 동작모드를 갖는다.
상기 제1 게이트 구동부(140)는 n개의 게이트 배선들(GL1_1,..,GL1_n)에 대응하는 n개의 스테이지들(SC1_1 ~ SC1_n) 및 하나의 더미스테이지(SC1_d)로 이루어지며, 상기 복수의 스테이지들(SC1_1 ~ SC1_d)은 종속적으로 연결된다.
각 스테이지는 제1 입력단자(IN1), 출력단자(OUT), 제2 입력단자(IN2), 제1 클럭단자(CK1), 제2 클럭단자(CK2) 및 전원단자(VG)를 포함한다. 첫 번째 스테이지(SC1_1)의 제1 입력단자(IN1)에는 상기 제1 게이트 구동부(140)의 동작을 개시하는 제1 게이트제어신호인, 제1 수직개시신호(STV1)가 입력된다. 첫 번째 스테이지를 제외한 나머지 스테이지들의 제1 입력단자(IN1)에는 이전 스테이지의 출력신호가 입력되고, 제2 입력단자(IN2)에는 다음 스테이지의 출력신호가 입력된다. 각 스테이지의 출력단자(OUT)는 게이트 배선들(GL1 ~ GLn)에 연결된다.
상기 복수의 스테이지들(SC1_1 ~ SC1_n)의 제1 및 제2 클럭단자(CK1, CK2)에는 제1 및 제2 클럭신호(CK, CKB)가 각각 입력된다. 상기 제1 클럭신호(CK)와 제2 클럭신호(CKB)는 서로 반대되는 위상을 갖는다. 구체적으로, 홀수번째 스테이지는 제1 클럭단자(CK1)에 입력된 제1 클럭신호(CK)에 응답하여 게이트신호를 출력하고, 짝수번째 스테이지는 제2 클럭단자(CK2)에 입력된 제2 클럭신호(CKB)에 응답하여 게이트신호를 출력한다.
상기 제2 게이트 구동부(240)는 i개의 게이트 배선들(GL2_1,..,GL2_i)에 대응하는 i개의 스테이지들(SC2_1 ~ SC2_i) 및 하나의 더미스테이지(SC2_d)로 이루어지며, 상기 복수의 스테이지들(SC2_1 ~ SC2_d)은 종속적으로 연결된다.
상기 스테이지들(SC2_1 ~ SC2_d)은 제1 입력단자(IN1), 출력단자(OUT), 제2 입력단자(IN2), 제1 클럭단자(CK1), 제2 클럭단자(CK2) 및 전원단자(VG)를 포함한다. 첫 번째 스테이지(SC2_1)의 제1 입력단자(IN1)에는 상기 제2 게이트 구동부(240)의 동작을 개시하는 제2 게이트제어신호인, 제3 수직개시신호(STV3)가 입력되 고, 나머지 스테이지들의 제1 입력단자(IN1)에는 이전 스테이지의 출력신호가 입력되며, 제2 입력단자(IN2)에는 다음 스테이지의 출력신호가 입력된다.
상기 복수의 스테이지들(SC2_1 ~ SC2_d)의 상기 제1 및 제2 클럭단자(CK1, CK2)에는 상기 제1 게이트 구동부(140)에 인가된 상기 제1 및 제2 클럭신호(CK, CKB)가 각각 입력된다.
<게이트 구동부의 실시예 2>
도 4는 본 발명의 제2 실시예에 따른 제1 및 제2 게이트 구동부에 대한 블록도이다.
도 2 및 도 4를 참조하면, 상기 제1 게이트 구동부(140)는 상기 구동부(120)의 제어에 따라서 순방향으로 게이트신호들(G1_1,..,G1_n)을 순차적으로 출력하거나, 또는 역방향으로 게이트신호들(G1_n,..,G1_1)를 순차적으로 출력하는 양방향 동작모드를 갖는다.
구체적으로, 상기 제1 게이트 구동부(140)는 서로 종속적으로 연결된 n개의 게이트 배선들에 대응하는 n개의 스테이지들(SC1_1 ~ SC1_n)로 이루어진다. 각 스테이지는 제1 입력단자(IN1), 출력단자(OUT), 제2 입력단자(IN2), 제1 클럭단자(CK1), 제2 클럭단자(CK2) 및 전원단자(VG)를 포함한다.
상기 제1 게이트 구동부(140)에는 제1 게이트제어신호인, 제1 및 제2 수직개시신호(STV1, STV2)가 입력된다. 상기 제2 수직개시신호(STV2)는 상기 제1 수직개시신호(STV1) 보다 n × 1H(H는 수평구간) 지연된 신호이다.
예컨대, 상기 제1 게이트 구동부(140)가 순방향 동작모드인 경우, 상기 제1 수직개시신호(STV1)는 첫 번째 스테이지(SC1-1)의 제1 입력단자(IN1)에 입력되고, 상기 제2 수직개시신호(STV2)는 마지막 스테이지(SC1_n)의 제2 입력단자(IN2)에 각각 입력된다.
반면, 상기 제1 게이트 구동부(140)가 역방향 동작모드인 경우, 상기 제1 수직개시신호(STV1)는 마지막 스테이지의 제2 입력단자(IN2)에 입력되고, 상기 제2 수직개시신호(STV2)는 첫 번째 스테이지의 제1 입력단자(IN1)에 입력된다.
한편, 첫 번째 및 마지막 스테이지를 제외한 나머지 스테이지들은 제1 입력단자(IN1)에는 이전 스테이지의 출력신호가 입력되고, 제2 입력단자(IN2)에는 다음 스테이지의 출력신호가 입력된다.
상기 복수의 스테이지들(SC1_1 ~ SC1_n)의 제1 및 제2 클럭단자(CK1, CK2)에는 제1 및 제2 클럭신호(CK, CKB)가 각각 입력된다.
상기 제2 게이트 구동부(240)는 서로 종속적으로 연결된 i개의 게이트 배선들에 대응하는 i개의 스테이지들(SC2_1 ~ SC1_i)로 이루어진다. 각 스테이지는 제1 입력단자(IN1), 출력단자(OUT), 제2 입력단자(IN2), 제1 클럭단자(CK1), 제2 클럭단자(CK2) 및 전원단자(VG)를 포함한다.
상기 제2 게이트 구동부(240)는 제2 게이트제어신호인 제3 및 제4 수직개시신호(STV3, STV4)가 입력된다. 상기 제4 수직개시신호(STV4)는 상기 제3 수직개시신호(STV3) 보다 i × 1H(H는 수평구간) 지연된 신호이다. 상기 제3 수직개시신호(STV3)는 첫 번째 스테이지(SC2_1)의 제1 입력단자(IN1)에 입력되고, 상기 제4 수직개시신호(STV4)는 마지막 스테이지(SC2_i)의 제2 입력단자(IN2)에 입력된다.
바람직하게는 도시된 바와 같이, 상기 제2 수직개시신호(STV2)와 제3 수직개시신호(STV3)는 동일한 신호로 구현한다. 즉, 상기 제1 게이트 구동부(140)의 마지막 스테이지와 상기 제2 게이트 구동부(240)의 첫 번째 스테이지에 동일한 수직개시신호, 예컨대 제2 수직개시신호(STV2)(또는 제3 수직개시신호(STV3))를 입력시킨다. 이에 의해 상기 제1 게이트 구동부(140)의 마지막 게이트신호가 출력됨과 동시에 상기 제2 게이트 구동부(240)는 동작을 개시한다.
물론, 상기 제3 수직개시신호(STV3)는 상기 제2 수직개시신호(STV2) 보다 소정시간 지연된 신호로 구현하여 상기 제1 게이트 구동부(140)의 마지막 스테이지와 상기 제2 게이트 구동부(240)의 첫 번째 스테이지에 각각 입력할 수도 있다.
상기 스테이지들(SC2_1 ~ SC1_i)의 상기 제1 및 제2 클럭단자(CK1, CK2)에는 상기 제1 게이트 구동부(140)에 입력된 제1 및 제2 클럭신호(CK, CKB)가 입력된다.
<구동 방식의 실시예 1>
도 5는 본 발명의 제1 실시예에 따른 제1 및 제2 게이트 구동부의 구동방식을 설명하기 위한 타이밍도이다.
도 2, 도 4 및 도 5를 참조하면, 상기 게이트 제어부(127)는 공유제어신호(CK, CKB) 및 게이트전압(VG)을 제1 및 제2 게이트 구동부(140, 240)에 출력하고, 백-포치(Back Porch), 미들-포치(Middle Porch) 및 프론트-포치(Front Porch) 구간에 대응하여 제1 및 제2 게이트제어신호를 상기 제1 및 제2 게이트 구동부(140, 240)에 출력한다.
구체적으로, 상기 게이트 제어부(127)는 상기 백-포치 구간(BP)에 상기 제1 게이트 구동부(140)에 제1 수직개시신호(STV1)를 출력한다. 상기 제1 게이트 구동부(140)는 상기 제1 수직개시신호(STV1)가 입력됨에 따라서 동작을 개시하여 제1 표시패널(100)의 게이트 배선들(GL1_1,..,GL1_n)에 게이트신호들(G1_1,..,G1_n)을 순차적으로 출력한다.
이후, 상기 게이트 제어부(127)는 상기 미들-포치 구간(MP)에 제2 수직개신신호(STV2)를 상기 제1 및 제2 게이트 구동부(140, 240)에 출력한다. 이때, 상기 게이트 제어부(127)는 상기 제2 수직개시신호(STV2)의 펄스 폭(또는 MP) 만큼 상기 제1 및 제2 클럭신호(CK, CKB)를 지연시켜 출력한다. 상기 제2 수직개시신호(STV2)의 펄스 폭(또는 MP)은 k×1H 구간으로 다양하게 설정될 수 있다. 여기서, k는 1 이상의 자연수이다.
이에 따라, 상기 제1 게이트 구동부(140)는 상기 제2 수직개시신호(STV2)에 응답하여 구동을 정지하고, 상기 제2 게이트 구동부(240)는 제2 수직개시신호(STV2)에 응답하여 구동을 개시한다. 상기 제2 게이트 구동부(240)는 제2 표시패널(200)의 게이트 배선들(GL2_1,..,GL2_i)에 게이트신호들(G2_1,..,G2_i)을 순차적으로 출력한다.
이후, 상기 게이트 제어부(127)는 상기 프론트-포치 구간(FP)에 제4 수직개시신호(STV4)를 상기 제2 게이트 구동부(240)에 출력하고, 이에 따라 상기 제2 게이트 구동부(240)는 상기 제4 수직개시신호(STV4)에 응답하여 동작을 정지한다.
이와 같이, 상기 제1 및 제2 게이트 구동부(140, 240)는 제1 및 제2 클럭신호(CK, CKB)를 공유하여 구동한다. 이에 따라 제1 표시패널(100)의 주변영역에 형 성되는 신호배선들의 개수가 줄어 표시 장치의 네로우 베젤 구현을 용이하게 한다.
이상에서 설명된 제1 실시예에 따른 구동 방식에 의해서는 먼저, 제1 게이트 구동부(140)가 구동되고, 이어서 제2 게이트 구동부(240)를 구동되는 것을 설명하고 있다.
<구동 방식의 실시예 2>
도 6은 본 발명의 제2 실시예에 따른 제1 및 제2 게이트 구동부의 구동방식을 설명하기 위한 타이밍도이다.
도 6을 참조하면, 제2 게이트 구동부(240)를 구동시킨 후, 이어서 제1 게이트 구동부(140)를 구동시킨다.
구체적으로, 상기 게이트 제어부(127)는 상기 백-포치 구간(BP)에 상기 제2 게이트 구동부(240)에 제4 수직개시신호(STV4)를 출력한다. 상기 제2 게이트 구동부(240)는 상기 제4 수직개시신호(STV4)가 입력됨에 따라서 게이트신호들(G2_1,..,G2_i)을 순차적으로 출력한다.
이후, 상기 게이트 제어부(127)는 상기 미들-포치 구간(MP)에 제2 수직개신신호(STV2)를 상기 제1 및 제2 게이트 구동부(140, 240)에 출력한다. 이때, 상기 게이트 제어부(127)는 상기 제2 수직개시신호(STV2)의 펄스 폭(또는 MP) 만큼 상기 제1 및 제2 클럭신호(CK, CKB)를 지연시켜 출력한다.
이에 따라, 상기 제2 게이트 구동부(240)는 상기 제2 수직개시신호(STV2)에 응답하여 구동을 정지하고, 상기 제1 게이트 구동부(140)는 제2 수직개시신호(STV2)에 응답하여 구동을 개시한다. 상기 제1 게이트 구동부(140)는 게이트신호들 (G1_1,..,G1_n)을 순차적으로 출력한다.
이후, 상기 게이트 제어부(127)는 상기 프론트-포치 구간(FP)에 제1 수직개시신호(STV1)를 상기 제1 게이트 구동부(140)에 출력하고, 이에 따라 상기 제1 게이트 구동부(140)는 동작을 정지한다.
<표시 장치의 실시예 2>
도 7은 본 발명의 제2 실시예에 따른 표시 장치의 평면도이다.
도 7을 참조하면, 표시 장치는 제1 표시패널(400)과 외부기기와 상기 제1 표시패널(400)을 전기적으로 연결하는 제1 연성회로기판(450)과, 제2 표시패널(500)과 상기 제1 표시패널(400)과 제2 표시패널(500)을 전기적으로 연결하는 제2 연성회로기판(550)을 포함한다.
상기 제1 표시패널(400)은 제1 표시영역(DA1)과, 제1 표시영역(DA1)을 둘러싸는 제1 및 제2 주변영역(PA11, PA12)으로 이루어진다. 상기 제1 표시영역(DA1)에는 n개의 게이트 배선들(GL1_1 ~ GL1_n) 및 상기 게이트 배선들(GL1_1 ~ GL1_n)과 교차하는 m개의 소스 배선들(DL1_1 ~ DL1_m)이 형성된다.
상기 제1 주변영역(PA11)에는 제1 게이트 구동부(420)가 집적되고 상기 제1 게이트 구동부(420)에 제1 및 제2 클럭신호(CK1, CKB1)를 전달하는 제1 신호배선부(SL1)가 형성된다. 상기 제1 주변영역(PA11)과 마주하는 제2 주변영역(PA12)에는 제2 게이트 구동부(440)가 집적되고, 제3 및 제4 클럭신호(CK2, CKB2)를 전달하는 제2 신호배선부(SL2)가 형성된다. 상기 제1 게이트 구동부(420)는 홀수번째 게이트 배선들에 게이트신호를 출력하며, 상기 제2 게이트 구동부(440)는 짝수번째 게이트 배선들에 게이트신호를 출력한다.
상기 제2 표시패널(500)은 제2 표시영역(DA2)과, 제2 표시영역(DA2)을 둘러싸는 제1 및 제2 주변영역(PA21, PA22)으로 이루어진다. 상기 제2 표시영역(DA2)에는 i개의 게이트 배선들(GL2_1 ~ GL2_i) 및 상기 게이트 배선들(GL2_1 ~ GL2_i)과 교차하는 j개의 소스 배선들(DL2_1 ~ DL2_j)이 형성된다.
상기 제1 주변영역(PA21)에는 제3 게이트 구동부(520)가 집적되고 상기 제3 게이트 구동부(520)에 상기 제1 및 제2 클럭신호(CK1, CKB1)를 전달하는 제3 신호배선부(SL3)가 형성된다. 상기 제1 주변영역(PA21)과 마주하는 제2 주변영역(PA22)에는 제2 게이트 구동부(540)가 집적되고, 상기 제3 및 제4 클럭신호(CK2, CKB2)를 전달하는 제2 신호배선부(SL4)가 형성된다. 상기 제3 게이트 구동부(520)는 홀수번째 게이트 배선들에 게이트신호를 출력하며, 상기 제4 게이트 구동부(540)는 짝수번째 게이트 배선들에 게이트신호를 출력한다.
상기 제2 연성회로기판(550)에는 j개의 제1 연결배선부(CL1_1 ~ CL1_j)가 형성되고, 상기 제1 연결배선부(CL1_1 ~ CL1_j)는 상기 제1 표시패널(400)의 j개의 소스 배선들(DL1_1 ~ DL1_j)과 상기 제2 표시패널(500)의 j개의 소스 배선들(DL2_1 ~ DL2_j)을 전기적으로 연결한다.
또한, 상기 제2 연성회로기판(550)에는 제2 연결배선부(CL2) 및 제3 연결배선부(CL3)가 형성된다. 상기 제2 연결배선부(CL2)는 상기 제1 표시패널(400)에 형성된 제1 신호배선부(SL1)와 상기 제2 표시패널(500)에 형성된 제3 신호배선부(SL3)를 연결한다. 상기 제3 연결배선부(CL3)는 상기 제1 표시패널(400)에 형성된 제2 신호배선부(SL2)와 상기 제2 표시패널(500)에 형성된 제4 신호배선부(SL4)를 연결한다.
상기와 같이, 상기 제3 게이트 구동부(520)에 제공되는 제1 및 제2 클럭신호(CK1, CKB1)를 상기 제1 게이트 구동부(420)와 공유하고, 상기 제4 게이트 구동부(540)에 제공되는 제3 및 제4 클럭신호(CK2, CKB2)를 상기 제2 게이트 구동부(520)와 공유한다. 이에 따라, 상기 제1 표시패널(400)의 제1 및 제2 주변영역(PA11, PA12)에 형성되는 신호배선들의 개수를 줄여 표시 장치의 네로우 베젤 구현을 용이하게 한다.
상기 제1 및 제3 게이트 구동부(420, 520)의 구성 및 동작은 도 3 내지 도 6에서 설명된 상기 제1 및 제2 게이트 구동부(140, 240)와 동일하므로 상세한 설명은 생략한다. 또한, 상기 제2 및 제4 게이트 구동부(440, 540)의 구성 및 동작 역시, 도 3 내지 도 6에서 설명된 상기 제1 및 제2 게이트 구동부(140, 240)와 동일하므로 상세한 설명은 생략한다.
이상에서 설명한 바와 같이, 본 발명에 따르면 제1 표시패널과 제2 표시패널을 구비한 표시 장치에서, 제2 표시패널의 게이트 구동부에 제공되는 클럭신호를 상기 제1 표시패널의 게이트 구동부에 제공되는 클럭신호와 공유함으로써 신호수 및 신호 배선수를 줄일 수 있다. 이에 따라서, 제1 표시패널의 주변영역을 좁게 형성 가능함에 따라 상기 표시 장치의 네로우 베젤 구현을 용이하게 할 수 있다.
이상에서는 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업 자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.

Claims (18)

  1. 제1 게이트 배선들이 형성된 제1 표시영역과 상기 제1 표시영역을 둘러싸는 제1 주변영역으로 이루어진 제1 표시 패널;
    상기 제1 주변영역에 형성되어, 제1 클럭신호 또는 제2 클럭신호에 응답하여 제1 게이트 신호들을 상기 제1 게이트 배선들에 출력하는 제1 게이트 구동부;
    상기 제1 표시패널과 전기적으로 연결되고, 제2 게이트 배선들이 형성된 제2 표시영역과 상기 제2 표시영역을 둘러싸는 제2 주변영역으로 이루어진 제2 표시 패널; 및
    상기 제2 주변영역에 형성되어, 상기 제1 클럭신호 또는 제2 클럭신호에 응답하여 제2 게이트 신호들을 상기 제2 게이트 배선들에 출력하는 제2 게이트 구동부를 포함하는 표시 장치.
  2. 제1항에 있어서, 상기 제1 주변영역에는 상기 제1 및 제2 클럭신호를 전달하는 제1 신호배선부가 형성되고,
    상기 제2 주변영역에는 상기 제1 신호배선부와 전기적으로 연결된 제2 신호배선부가 형성된 것을 특징으로 하는 표시 장치.
  3. 제2항에 있어서, 상기 제1 표시패널과 제2 표시패널을 전기적으로 연결하는 연성회로기판을 더 포함하며,
    상기 연성회로기판에는 상기 제1 및 제2 신호배선부를 연결하는 연결배선부가 형성된 것을 특징으로 하는 표시 장치.
  4. 제1항에 있어서, 상기 제1 클럭신호 및 제2 클럭신호를 출력하는 구동부를 더 포함하는 것을 특징으로 하는 표시 장치.
  5. 제4항에 있어서, 상기 구동부는 상기 제1 게이트 구동부에 제1 수직개시신호를 출력하고, 소정 시간 이후 상기 제2 게이트 구동부에 제2 수직개시신호를 출력하는 것을 특징으로 하는 표시 장치.
  6. 제5항에 있어서, 상기 제1 및 제2 게이트 구동부 각각은 서로 종속적으로 연결된 복수의 스테이지들로 이루어지며,
    상기 제1 및 제2 수직개시신호는 각각의 첫 번째 스테이지에 입력되는 것을 특징으로 하는 표시 장치.
  7. 제4항에 있어서, 상기 구동부는 상기 제1 게이트 구동부에 제1 수직개시신호를 출력하고, 제1 소정 시간 이후 상기 제1 및 제2 게이트 구동부에 제2 수직개시신호를 출력하며, 제2 소정 시간 이후 상기 제2 게이트 구동부에 제3 수직개시신호를 출력하는 것을 특징으로 하는 표시 장치.
  8. 제7항에 있어서, 상기 제1 및 제2 게이트 구동부 각각은 서로 종속적으로 연결된 복수의 스테이지들로 이루어지며,
    상기 제1 수직개시신호는 상기 제1 게이트 구동부의 첫 번째 스테이지에 입력되고, 상기 제2 수직개시신호는 상기 제1 게이트 구동부의 마지막 스테이지 및 상기 제2 게이트 구동부의 첫 번째 스테이지에 입력되며, 상기 제3 수직개시신호는 상기 제2 게이트 구동부의 마지막 스테이지에 입력되는 것을 특징으로 하는 표시 장치.
  9. 제7항에 있어서, 상기 구동부는 상기 제2 수직개시신호의 펄스 폭에 대응하여 상기 제1 및 제2 클럭신호를 지연시켜 출력하는 것을 특징으로 하는 표시 장치.
  10. 제9항에 있어서, 상기 제2 수직개시신호의 펄스 폭은 미들-포치(Middle Porch) 구간에 대응하는 것을 특징으로 하는 표시 장치.
  11. 제7항에 있어서, 상기 구동부는 백-포치(Back Porch) 구간에 상기 제1 수직개시신호를 출력하고, 프론트-포치(Front Porch) 구간에 상기 제3 수직개시신호를 출력하는 것을 특징으로 하는 표시 장치.
  12. 제1 게이트 배선들과 상기 제1 게이트 배선들에 제1 게이트 신호들을 출력하는 제1 게이트 구동부가 형성된 제1 표시 패널 및 제2 게이트 배선들과 상기 제2 게이트 배선들에 제2 게이트 신호들을 출력하는 제2 게이트 구동부가 형성된 제2 표시 패널을 포함하는 표시 장치의 구동 방법에서,
    제1 클럭신호 또는 제2 클럭신호에 응답하여 상기 제1 게이트 배선들에 상기 제1 게이트 신호들을 출력하는 단계; 및
    상기 제1 클럭신호 또는 제2 클럭신호에 응답하여 상기 제2 게이트 배선들에 상기 제2 게이트 신호들을 출력하는 단계를 포함하는 표시 장치의 구동 방법.
  13. 제12항에 있어서, 상기 제1 게이트 신호들을 출력하는 단계는
    제1 수직개시신호가 입력됨에 따라서 순차적으로 상기 제1 게이트 신호들을 출력하는 것을 특징으로 하는 표시 장치의 구동방법.
  14. 제13항에 있어서, 상기 제2 게이트 신호들을 출력하는 단계는
    제2 수직개시신호가 입력됨에 따라서 순차적으로 상기 제2 게이트신호들을 출력하는 것을 특징으로 하는 표시 장치의 구동 방법.
  15. 제12항에 있어서, 상기 제1 게이트 신호들을 출력하는 단계는
    제1 수직개시신호가 입력됨에 따라서 순차적으로 상기 제1 게이트 신호들을 출력하는 단계; 및
    상기 제1 수직개시신호로부터 제1 소정 시간 이후 제2 수직개시신호가 입력됨에 따라서 상기 제1 게이트 신호들의 출력을 정지하는 단계를 포함하는 표시 장 치의 구동 방법.
  16. 제15항에 있어서, 상기 제2 게이트 신호들을 출력하는 단계는
    상기 제2 수직개시신호가 입력됨에 따라서 순차적으로 상기 제2 게이트 신호들을 출력하는 단계; 및
    상기 제2 수직개시신호로부터 제2 소정 시간 이후 제3 수직개시신호가 입력됨에 따라서 상기 제2 게이트 신호들의 출력을 정지하는 단계를 포함하는 표시 장치의 구동 방법.
  17. 제16항에 있어서, 상기 제2 게이트 신호들은 상기 제2 수직개시신호의 펄스 폭만큼 각각 지연된 제1 클럭신호 또는 제2 클럭신호에 응답하여 출력하는 것을 특징으로 하는 표시 장치의 구동 방법.
  18. 제17항에 있어서, 상기 제2 수직개시신호의 펄스 폭은 미들-포치(Middle Porch) 구간에 대응하는 것을 특징으로 하는 표시 장치의 구동 방법.
KR1020060016376A 2006-02-20 2006-02-20 표시 장치 및 이의 구동 방법 KR101205543B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020060016376A KR101205543B1 (ko) 2006-02-20 2006-02-20 표시 장치 및 이의 구동 방법
US11/623,204 US7812785B2 (en) 2006-02-20 2007-01-15 Display device and method of driving the same
JP2007037927A JP5805919B2 (ja) 2006-02-20 2007-02-19 表示装置
CN2007100058407A CN101025906B (zh) 2006-02-20 2007-02-25 显示装置及其驱动方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060016376A KR101205543B1 (ko) 2006-02-20 2006-02-20 표시 장치 및 이의 구동 방법

Publications (2)

Publication Number Publication Date
KR20070083102A true KR20070083102A (ko) 2007-08-23
KR101205543B1 KR101205543B1 (ko) 2012-11-27

Family

ID=38427286

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060016376A KR101205543B1 (ko) 2006-02-20 2006-02-20 표시 장치 및 이의 구동 방법

Country Status (4)

Country Link
US (1) US7812785B2 (ko)
JP (1) JP5805919B2 (ko)
KR (1) KR101205543B1 (ko)
CN (1) CN101025906B (ko)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI377548B (en) * 2007-06-29 2012-11-21 Novatek Microelectronics Corp Display apparatus and method for driving display panel thereof
KR101832950B1 (ko) * 2011-03-28 2018-04-16 삼성디스플레이 주식회사 표시 장치
CN105425439A (zh) * 2014-09-19 2016-03-23 群创光电股份有限公司 显示装置
KR20180000771A (ko) * 2016-06-23 2018-01-04 삼성디스플레이 주식회사 표시 장치
CN110211544A (zh) * 2018-04-13 2019-09-06 京东方科技集团股份有限公司 栅极驱动模组、栅极驱动控制方法和显示装置
US11756486B2 (en) 2019-07-01 2023-09-12 Chengdu Boe Opteoelectronics Technology Co., Ltd. Display panel, display device and driving method
US11636790B2 (en) 2019-07-01 2023-04-25 Chengdu Boe Optoelectronics Technology Co., Ltd. Display panel and display drive method thereof, and display device
CN112449715B (zh) 2019-07-01 2023-03-10 京东方科技集团股份有限公司 显示面板、显示装置及驱动方法
US11308887B2 (en) * 2019-07-01 2022-04-19 Chengdu Boe Optoelectronics Technology Co., Ltd. Display device having multiple start signals for emission control scanning drivers
CN112466244B (zh) * 2020-12-18 2022-07-15 合肥维信诺科技有限公司 显示面板和显示装置

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6144358A (en) * 1997-08-20 2000-11-07 Lucent Technologies Inc. Multi-display electronic devices having open and closed configurations
JP4310939B2 (ja) * 2001-06-29 2009-08-12 カシオ計算機株式会社 シフトレジスタ及び電子装置
JP2003177684A (ja) * 2001-09-21 2003-06-27 Seiko Epson Corp 電気光学パネル、電気光学装置及び電子機器
US6917362B2 (en) * 2002-01-25 2005-07-12 Hewlett-Packard Development Company, L.P. System and method for managing context data in a single logical screen graphics environment
JP3854905B2 (ja) * 2002-07-30 2006-12-06 株式会社 日立ディスプレイズ 液晶表示装置
JP4133499B2 (ja) * 2003-03-27 2008-08-13 株式会社 日立ディスプレイズ 液晶表示装置
US7385598B2 (en) * 2003-06-27 2008-06-10 Samsung Electronics, Co., Ltd. Driver for operating multiple display devices
KR100957574B1 (ko) * 2003-09-17 2010-05-11 삼성전자주식회사 표시장치
JP4554961B2 (ja) * 2004-03-05 2010-09-29 Nec液晶テクノロジー株式会社 液晶表示装置およびその駆動方法
JP4453476B2 (ja) * 2004-08-05 2010-04-21 ソニー株式会社 シフト回路、シフトレジスタ回路および表示装置
US20080113821A1 (en) * 2006-11-09 2008-05-15 Igt Gaming machine with vertical door-mounted display

Also Published As

Publication number Publication date
US20070194319A1 (en) 2007-08-23
CN101025906A (zh) 2007-08-29
KR101205543B1 (ko) 2012-11-27
JP5805919B2 (ja) 2015-11-10
US7812785B2 (en) 2010-10-12
CN101025906B (zh) 2010-12-15
JP2007226229A (ja) 2007-09-06

Similar Documents

Publication Publication Date Title
KR101205543B1 (ko) 표시 장치 및 이의 구동 방법
JP4893879B2 (ja) 液晶表示板アセンブリ及び液晶表示装置
US9406272B2 (en) Gate driving circuit having forward and reverse scan directions and display apparatus implementing the gate driving circuit
JP4083581B2 (ja) シフトレジスタ及びこれを利用した液晶表示装置
US7969402B2 (en) Gate driving circuit and display device having the same
KR102020932B1 (ko) 스캔 구동부 및 이를 이용한 표시장치
TWI386899B (zh) 液晶顯示裝置
US10417977B2 (en) Scan driving circuit that provides a scan line two sub-scan signals within a scan cycle, array substrate and display panel
KR20040111016A (ko) 표시 장치 및 표시 제어 회로
KR102080133B1 (ko) 주사 구동부 및 그 구동 방법
KR20070080440A (ko) 표시 기판 및 이를 구비한 표시 장치
KR20100093200A (ko) 표시 패널 및 이를 구비한 표시 장치
KR101297241B1 (ko) 액정표시장치의 구동장치
KR20130067989A (ko) 게이트 쉬프트 레지스터 및 이를 이용한 표시장치
KR100917019B1 (ko) 쉬프트 레지스터와 이를 구비하는 액정 표시 장치
KR102562946B1 (ko) 게이트 구동회로 및 그를 구비하는 표시장치
KR101394925B1 (ko) 액정 표시장치 및 그의 구동방법
US20180188880A1 (en) Touch substrate and touch display device
WO2016059894A1 (ja) 表示装置および表示方法
KR102330505B1 (ko) 게이트 구동 방법, 게이트 구동 회로 및 표시장치
US8493311B2 (en) Display device
KR20070083361A (ko) 표시 장치 및 그 구동방법
KR20090073711A (ko) 액정표시장치 및 이의 구동방법
KR20020071569A (ko) 액정 표시 장치 및 그 구동 방법
KR100987677B1 (ko) 액정표시장치의 구동장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
N231 Notification of change of applicant
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee