Nothing Special   »   [go: up one dir, main page]

KR100853545B1 - 유기전계발광소자 및 그의 제조방법 - Google Patents

유기전계발광소자 및 그의 제조방법 Download PDF

Info

Publication number
KR100853545B1
KR100853545B1 KR1020070047135A KR20070047135A KR100853545B1 KR 100853545 B1 KR100853545 B1 KR 100853545B1 KR 1020070047135 A KR1020070047135 A KR 1020070047135A KR 20070047135 A KR20070047135 A KR 20070047135A KR 100853545 B1 KR100853545 B1 KR 100853545B1
Authority
KR
South Korea
Prior art keywords
layer
electrode
forming
semiconductor layer
source
Prior art date
Application number
KR1020070047135A
Other languages
English (en)
Inventor
최종현
유경진
전희철
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020070047135A priority Critical patent/KR100853545B1/ko
Priority to US12/152,601 priority patent/US7994706B2/en
Application granted granted Critical
Publication of KR100853545B1 publication Critical patent/KR100853545B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/123Connection of the pixel electrodes to the thin film transistors [TFT]
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B33/00Electroluminescent light sources
    • H05B33/12Light sources with substantially two-dimensional radiating surfaces
    • H05B33/26Light sources with substantially two-dimensional radiating surfaces characterised by the composition or arrangement of the conductive material used as an electrode
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/805Electrodes
    • H10K50/81Anodes
    • H10K50/814Anodes combined with auxiliary electrodes, e.g. ITO layer combined with metal lines
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/805Electrodes
    • H10K50/81Anodes
    • H10K50/818Reflective anodes, e.g. ITO combined with thick metallic layers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/805Electrodes
    • H10K59/8051Anodes
    • H10K59/80516Anodes combined with auxiliary electrodes, e.g. ITO layer combined with metal lines
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/805Electrodes
    • H10K59/8051Anodes
    • H10K59/80518Reflective anodes, e.g. ITO combined with thick metallic layers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K2102/00Constructional details relating to the organic devices covered by this subclass
    • H10K2102/301Details of OLEDs
    • H10K2102/302Details of OLEDs of OLED structures
    • H10K2102/3023Direction of light emission
    • H10K2102/3026Top emission

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

본 발명은 소오스/드레인 전극과 제 1 전극 사이의 접촉저항을 감소시킬 수 있고, 제 1 전극의 반사막과 투명도전막 사이의 접촉저항을 감소시킬 수 있는 유기전계발광소자 및 그의 제조방법에 관한 것으로써, 기판; 상기 기판 상에 위치하는 반도체층; 상기 반도체층과 대응되는 영역에 위치하며 상기 반도체층과 절연되는 게이트 전극; 상기 반도체층과 상기 게이트 전극을 절연시키는 게이트 절연막; 상기 반도체층과 연결되는 소오스/드레인 전극; 상기 소오스/드레인 전극 상에 서로 각각 일정 간격 이격되게 위치하고, 니켈을 포함하는 금속층; 상기 금속층을 포함하는 기판 전면에 걸쳐 위치하는 보호막; 상기 보호막 상에 위치하고, 상기 금속층과 연결되는 제 1 전극; 상기 제 1 전극 상에 위치하는 유기막층; 및 상기 유기막층 상에 위치하는 제 2 전극을 포함하는 것을 특징으로 하는 유기전계발광소자를 제공한다.
유기전계발광소자, 박막트랜지스터, 니켈

Description

유기전계발광소자 및 그의 제조방법 {Organic Light Emitting Display Device and Fabrication Method of The Same}
도 1a는 본 발명의 제 1실시예에 따른 유기전계발광소자의 단면도.
도 1b는 본 발명의 제 2실시예에 따른 유기전계발광소자의 단면도.
도 2는 본 발명의 제 3실시예에 따른 유기전계발광소자의 단면도.
본 발명은 유기전계발광소자 및 그의 제조방법에 관한 것으로써, 더욱 상세하게는 소오스/드레인 전극과 제 1 전극과의 접촉저항이 감소되고, 제 1 전극의 반사막과 투명도전막 사이의 접촉저항도 감소될 수 있도록 니켈을 포함하는 금속층을 포함하는 유기전계발광소자 및 그의 제조방법에 관한 것이다.
유기전계발광소자 또는 액정표시장치와 같은 평판표시장치는 N×M개의 단위화소가 매트릭스 형태로 위치하는데, 상기 N×M개의 단위화소들을 구동하는 방식에 따라 수동 매트릭스(passive matrix)방식과 능동 매트릭스(active matrix)방식으로 나뉘어 진다. 상기 능동 매트릭스 방식에 있어서 단위화소영역에는 발광영역을 정의하는 화소전극과 상기 화소전극에 전류 또는 전압을 인가하기 위한 단위화소 구동회로가 위치하는데, 상기 단위화소 구동회로는 적어도 하나의 박막트랜지스터를 구비한다.
이러한 박막트랜지스터는 일반적으로 반도체층, 게이트 전극 및 소오스/드레인 전극을 구비하는데, 상기 반도체층의 가장자리에는 소오스/드레인 영역이 구비되고, 상기 소오스/드레인 영역 사이에는 채널 영역이 구비된다. 또한 박막트랜지스터는 단위화소의 동작을 제어하는 스위칭 소자 및 픽셀을 구동시키는 구동 소자로 사용된다.
그러나, 상기와 같은 박막트랜지스터를 구비하는 종래의 유기전계발광소자는 알루미늄인 소오스/드레인 전극과 투명도전막인 제 1 전극 사이에 접촉 저항이 높아 전하이동도가 감소되는 문제점이 발생한다. 이러한 전하이동도 감소로 인해 신호배선의 신호지연을 유발할 수 있으며, 이로 인해 유기전계발광소자의 화질 저하를 초래할 수 있다. 또한 알루미늄으로 형성된 소오스/드레인 전극의 경우 대기 중에서 쉽게 산화되므로, 소오스/드레인 전극과 제 1 전극과의 사이에 산화막이 형성될 수도 있어 접촉저항이 더욱 증가하는 문제점을 발생할 수 있다. 또한, 전면발광형 유기전계발광소자의 경우에는 반사막을 포함하는 제 1 전극을 이용하는데, 제 1 전극의 반사막과 투명도전막 사이에 접촉저항이 높아 유기막층에 전하가 원활하게 수송되지 않아 유기전계발광소자의 발광효율이 저하되는 문제점이 발생한다.
본 발명은 상기와 같은 종래 기술의 제반 단점과 문제점을 해결하기 위한 것으로, 본 발명은 소오스/드레인 전극과 제1전극과의 접촉저항과 제1전극의 반사막과 투명 도전막 사이의 접촉저항을 감소시킬 수 있는 유기전계발광소자 및 그의 제조방법을 제공한다.
본 발명의 상기 기술적 과제를 이루기 위하여, 본 발명은 기판; 상기 기판 상에 위치하는 반도체층; 상기 반도체층과 대응되는 영역에 위치하며 상기 반도체층과 절연되는 게이트 전극; 상기 반도체층과 상기 게이트 전극을 절연시키는 게이트 절연막; 상기 반도체층과 연결되는 소오스/드레인 전극; 상기 소오스/드레인 전극 상에 서로 각각 일정 간격 이격되게 위치하고, 니켈을 포함하는 금속층; 상기 금속층을 포함하는 기판 전면에 걸쳐 위치하는 보호막; 상기 보호막 상에 위치하고, 상기 금속층과 연결되는 제 1 전극; 상기 제 1 전극 상에 위치하는 유기막층; 및 상기 유기막층 상에 위치하는 제 2 전극을 포함하는 것을 특징으로 하는 유기전계발광소자를 제공한다.
또한, 본 발명은 기판; 상기 기판 상에 위치하는 반도체층; 상기 반도체층을 포함하는 기판 전면에 위치한 게이트 절연막; 상기 반도체층과 대응되는 상기 게이트 절연막 상에 위치하는 게이트 전극; 상기 게이트 절연막을 포함하는 기판 상에 위치하는 층간절연막; 상기 층간절연막 상에 위치하고, 상기 반도체층과 연결되는 소오스/드레인 전극; 상기 소오스/드레인 전극을 포함하는 기판 전면에 걸쳐 위치하는 보호막; 상기 소오스/드레인 전극과 연결되는 반사막, 상기 반사막 상에 서로 각각 일정간격 이격되게 위치하고 니켈을 포함하는 금속층 및 상기 금속층 상에 위치하는 투명도전막이 적층되어 이루어지며, 상기 보호막 상에 위치하는 제 1 전극; 상기 제 1 전극 상에 위치하는 유기막층; 및 상기 유기막층 상에 위치하는 제 2 전극을 포함하는 것을 특징으로 하는 유기전계발광소자를 제공한다.
또한, 본 발명은 기판을 제공하고, 상기 기판 상에 반도체층을 형성하고, 상기 반도체층을 포함하는 기판 전면에 게이트 절연막을 형성하고, 상기 게이트 절연막 상의 상기 반도체층과 대응되는 영역에 게이트 전극을 형성하고, 상기 게이트 전극을 포함하는 기판 전면에 층간절연막을 형성하고, 상기 층간절연막 상에 상기 반도체층과 연결되는 소오스/드레인 전극을 형성하고, 상기 소오스/드레인 전극 상에 금속층을 형성하고, 상기 금속층을 포함하는 기판 전면에 걸쳐 보호막을 형성하고, 상기 보호막 상에 상기 금속층과 연결되는 제 1 전극을 형성하고, 상기 제 1 전극 상에 유기막층을 형성하고, 상기 유기막층 상에 제 2 전극을 형성하는 것을 특징으로 하는 유기전계발광소자의 제조방법을 제공한다.
또한, 본 발명은 기판을 제공하고, 상기 기판 상에 반도체층을 형성하고, 상기 반도체층을 포함하는 기판 전면에 게이트 절연막을 형성하고, 상기 게이트 절연막 상의 상기 반도체층과 대응되는 영역에 게이트 전극을 형성하고, 상기 게이트 전극을 포함하는 기판 전면에 층간절연막을 형성하고, 상기 층간절연막 상에 상기 반도체층과 연결되는 소오스/드레인 전극을 형성하고, 상기 기판 전면에 걸쳐 보호 막을 형성하고, 상기 보호막 상에 비어홀을 형성하여 소스/드레인 전극의 일부를 노출시키고, 상기 노출된 소스/드레인 전극 상부에 금속층을 형성하고, 상기 보호막 상에 상기 금속층과 연결되는 제 1 전극을 형성하고, 상기 제 1 전극 상에 유기막층을 형성하고, 상기 유기막층 상에 제 2 전극을 형성하는 것을 특징으로 하는 유기전계발광소자의 제조방법을 제공한다.
또한, 본 발명은 기판을 제공하고, 상기 기판 상에 반도체층을 형성하고, 상기 반도체층을 포함하는 기판 전면에 게이트 절연막을 형성하고, 상기 게이트 절연막 상의 상기 반도체층과 대응되는 영역에 게이트 전극을 형성하고, 상기 게이트 전극을 포함하는 기판 전면에 층간절연막을 형성하고, 상기 층간절연막 상에 상기 반도체층과 연결되는 소오스/드레인 전극을 형성하고, 상기 소오스/드레인 전극을 포함하는 기판 전면에 걸쳐 보호막을 형성하고, 상기 보호막 상에 상기 소스/드레인 전극과 연결되는 반사막, 상기 반사막 상에 서로 각각 일정간격 이격되어 위치하며 니켈을 포함하는 금속층 및 상기 금속층 상에 위치하는 투명도전막을 순차적으로 적층하여 제 1 전극을 형성하고, 상기 제 1 전극 상에 유기막층을 형성하고, 상기 유기막층 상에 제 2 전극을 형성하는 것을 특징으로 하는 유기전계발광소자의 제조방법을 제공한다.
이하, 본 발명의 구체적인 이해를 위하여 본 발명에 따른 바람직한 실시예 및 첨부된 도면들을 참조하여 보다 상세하게 설명한다.
도 1a는 본 발명의 제 1실시예에 따른 유기전계발광소자의 단면도이다.
도 1a를 참조하면, 유리, 스테인레스 스틸 또는 플라스틱 등으로 구성된 기판 (100)상에 버퍼층(105)을 형성한다. 여기서, 상기 버퍼층(105)은 실리콘 질화막, 실리콘 산화막 또는 이들의 다중층으로 형성할 수 있다. 이때 상기 버퍼층(105)은 하부 기판에서 발생하는 수분 또는 불순물의 확산을 방지하거나, 결정화시 열의 전달속도를 조절함으로써, 후공정에서 형성될 반도체층(110)의 결정화가 잘 이루어질 수 있도록 하는 역할을 한다.
이어서, 상기 버퍼층(105)상에 비정질 실리콘층을 형성한 후, 상기 비정질 실리콘층을 결정화하여 다결정 또는 단결정 실리콘층을 형성한다. 상기 비정질 실리콘은 화학적 기상 증착법(Chemical Vapor Deposition) 또는 물리적 기상 증착법(Physical Vapor Deposition)을 이용하여 형성될 수 있다. 또한 상기 비정질 실리콘을 형성할 때 또는 형성한 후에 탈수소처리하여 수소의 농도를 낮추는 공정을 진행할 수 있다. 또한, 상기 비정질 실리콘층을 결정화하는 방법은 RTA(Rapid Thermal Annealing) 공정, SPC법(Solid Phase Crystallization), MIC법(Metal Induced Crystallization), MILC법(Metal Induced Lateral Crystallization), SGS법(Super Grain Silicon), ELA법(Excimer Laser Crystallization) 또는 SLS법(Sequential Lateral Solidification) 중 어느 하나 이상을 이용할 수 있다.
상기 다결정 또는 단결정 실리콘층을 패터닝하여 반도체층(110)을 형성한다. 상기 반도체층(110)이 형성된 기판 전면에 실리콘 산화막, 실리콘 질화막 또는 이들의 다중층인 게이트 절연막(115)을 형성하고, 상기 게이트 절연막(115) 상의 상 기 반도체층(110)과 대응되는 영역에 게이트 전극(120)을 형성한다. 여기서, 상기 게이트 전극(120)은 알루미늄(Al), 알루미늄 합금(Al-alloy), 몰리브덴(Mo), 몰리브덴 합금(Mo-alloy)으로 이루어진 군에서 선택되는 하나를 포함하는 것이 바람직하며, 몰리브덴-텅스텐(MoW) 합금으로 형성하는 것이 더욱 바람직하다.
이어서, 상기 게이트 전극(120) 상에 마스크를 위치시키고 상기 반도체층(110)에 불순물을 도입하는 이온도핑공정을 실시하여, 소오스/드레인 영역(112) 및 채널영역(111)을 형성한다.
이어서, 상기 게이트 전극(120) 상에 위치한 마스크를 제거하고, 상기 게이트 전극(120)을 포함하는 기판 전면에 걸쳐 층간절연막(125)을 형성한다. 상기 층간절연막(125)은 실리콘 질화막, 실리콘 산화막 또는 이들의 다중층으로 형성할 수 있다.
이어서, 상기 층간절연막(125)을 식각하여 콘택홀(125a)을 형성하고, 상기 콘택홀(125a)을 통하여 상기 소오스/드레인 영역(111)과 연결되는 소오스/드레인 전극(130)을 스퍼터링법을 이용하여 3000~4000Å의 두께로 형성한다. 상기 소오스/드레인 전극(130)은 알루미늄(Al)으로 형성될 수 있다.
상기 소오스/드레인 전극(130)을 포함하는 기판 전면에 걸쳐 니켈을 포함하는 금속층 물질을 스퍼터링법을 이용하여 형성하고, 비어홀 형성 예정 영역에만 금속층물질을 남기고 패터닝한다. 상기 금속층물질은 0.1~0.5㎚의 두께로 형성하는 것이 바람직하다. 상기 금속층물질이 상술한 범위 내에 두께를 갖는다면, 후공정에서 형성될 제 1 전극과의 상기 소오스/드레인 전극(130)과의 접촉저항을 현저하게 감소시킬 수 있으며, 금속층이 추가되어도 소자의 두께에는 크게 영향을 미치지 않는다.
이어서, 상기 금속층물질을 포함하는 기판 전면에 걸쳐 보호막(135)을 형성하고, 상기 금속층물질을 노출하는 비어홀(135a)을 형성한다. 따라서, 상기 금속층물질 상에는 보호막(135)이 일부 형성될 수 있다.
이후, 상기 비어홀(135a)을 통하여 상기 금속층물질과 연결되는 제 1 전극(150)을 형성한다. 상기 제 1 전극(150)은 일함수가 높은 ITO , IZO 또는 ITZO 중에서 어느 하나일 수 있다.
상기 제 1 전극(150)을 포함하는 기판을 150~400℃에서 0.5~4시간동안 열처리를 실시한다. 상기 소오스/드레인 전극(130)과 상기 제 1 전극(150) 사이에서 위치한 금속층물질은 구성물질인 니켈의 자체 특성상 가열되면 즉, 열처리를 실시하게 되면 니켈 중에서도 가장 에너지가 낮은 방향으로 뭉치도록 이동하게 된다. 이에 따라 상기 소오스/드레인 전극(130)과 상기 제 1 전극(150) 사이에 일정간격 이격되게 위치하고 니켈이 포함되는 금속층(140)이 형성된다. 상기 금속층(140) 사이의 간격은 열처리 온도나 시간에 의해 영향을 받으며, 0.01~3㎛으로 형성될 수 있다.
상기 제 1 전극(150) 상에 화소정의막(145)을 형성하고 이를 패터닝하여 개구부(145a)를 형성한다. 상기 화소정의막(145)은 유기막인 폴리이마이드(polyimide), 벤조사이클로부틴계 수지(benzocyclobutene series resin) 및 아크릴레이트(acrylate)로 이루어진 군에서 선택되는 1종의 물질로 형성할 수 있고, 무 기막인 실리케이트 온 글래스로 형성될 수도 있다.
상기 제 1 전극(150) 상에 유기발광층을 포함하는 유기막층(160)을 형성한다. 상기 유기막층(160)은 증착법, 잉크젯 프린팅법 또는 레이저 열전사법을 수행하여 형성할 수 있다. 또한, 상기 유기막층(160)은 정공주입층, 정공수송층, 정공억제층, 전자수송층 및 전자주입층 중에서 선택되는 하나 또는 다수개를 더욱 포함할 수 있다.
상기 유기막층(160) 상에 제 2 전극(170)을 형성한다. 상기 제 2 전극(170)은 Ag, Al, Ca, Mg및 이들의 합금으로 형성된다.
실런트(미도시) 또는 프릿(미도시)을 이용하여 봉지기판(미도시)으로 봉지하여 본 발명의 제1실시예에 따른 유기전계발광소자를 완성한다.
도 1b는 본 발명의 제 2실시예에 따른 유기전계발광소자의 단면도이다.
이하, 본 발명의 제 2실시예에서는 소스/드레인 전극 형성 공정까지는 앞서 설명한 본 발명의 제 1실시예와 동일하므로 중복을 피하기 위하여 설명을 생략한다.
이어서, 도1b를 참조하면, 상기 소오스/드레인 전극(130)을 포함하는 기판 전면에 걸쳐 보호막(135)을 형성하고, 상기 보호막(135) 상에 소스/드레인 전극(230)의 일부를 노출하는 비어홀(135a)을 형성한다.
이후, 상기 소오스/드레인 전극(130)의 노출된 부분 상부에 니켈을 포함하는 금속층 물질을 마스크를 사용하여 스퍼터링법으로 형성한다. 이때, 상기 금속층물 질은 0.1~0.5㎚의 두께로 형성하는 것이 바람직하다. 상기 금속층물질이 상술한 범위 내에 두께를 갖는다면, 후공정에서 형성될 제 1 전극과의 상기 소오스/드레인 전극(130)과의 접촉저항을 현저하게 감소시킬 수 있으며, 금속층이 추가되어도 소자의 두께에는 크게 영향을 미치지 않는다. 따라서, 상기 금속층물질 상에는 보호막이 형성될 수 없다.
이어서, 상기 보호막(135) 상에 상기 비어홀(135a)을 통하여 상기 금속층 물질과 연결되는 제 1 전극(150)을 형성한다. 상기 제 1 전극(150)은 일함수가 높은 ITO, IZO 또는 ITZO 중에서 어느 하나일 수 있다.
상기 제 1 전극(150)을 포함하는 기판을 150~400℃에서 0.5~4시간동안 열처리를 실시한다. 상기 소오스/드레인 전극(130)과 상기 제 1 전극(150) 사이에서 위치한 금속층물질은 구성물질인 니켈의 자체 특성상 가열되면 즉, 열처리를 실시하게 되면 니켈 중에서도 가장 에너지가 낮은 방향으로 뭉치도록 이동하게 된다. 이에 따라 상기 소오스/드레인 전극(130)과 상기 제 1 전극(150) 사이에 일정간격 이격되게 위치하고 니켈이 포함되는 금속층(140)이 형성된다. 상기 금속층(140) 사이의 간격은 열처리 온도나 시간에 의해 영향을 받으며, 0.01~3㎛으로 형성될 수 있다.
이후, 제 1실시예에 나타낸 방법과 동일한 방법으로 화소정의막(145), 유기막층(160) 및 제 2 전극(170)을 형성한다.
그리고 나서 실런트(미도시) 또는 프릿(미도시)을 이용하여 봉지기판(미도시)으로 봉지하여 본 발명의 제 2실시예에 따른 유기전계발광소자를 완성한다.
도 2는 본 발명의 제 3실시예에 따른 유기전계발광소자의 단면도이다. 본 발명의 제 3실시예에서는 소스/드레인 전극 형성 공정까지는 앞서 서 설명한 본 발명의 제 1실시예와 동일하므로 중복을 피하기 위하여 본 실시예에서는 설명을 생략한다.
도 2를 참고하면, 소오스/드레인 전극(130)을 포함하는 기판 전면에 걸쳐 보호막(135)을 형성하고, 상기 보호막(135)을 포함하는 기판 전면에 평탄화막(185)을 형성한다. 상기 평탄화막(185)은 유기막인 폴리이마이드(polyimide), 벤조사이클로부틴계 수지(benzocyclobutene series resin) 및 아크릴레이트(acrylate)로 이루어진 군에서 선택되는 1종의 물질로 형성할 수 있고, 무기막인 실리케이트 온 글래스로 형성될 수도 있다.
이어서, 상기 보호막(135) 및 상기 평탄화막(185)을 식각하여 상기 소오스/드레인 전극(130)을 노출하는 비어홀(135a)을 형성한다. 그리고 상상기 비어홀(135a)을 통하여 상기 평탄화막(285) 상에 위치하는 상기 소오스/드레인 전극(130)과 연결되도록 반사막 물질을 형성하고, 상기 반사막 물질 상에 금속층 물질을 형성한다. 그리고 나서, 상기 금속층 물질 상에 투명도전막 물질을 형성한 후, 상기 반사막 물질, 금속층 물질, 투명도전막 물질을 일괄 식각하여 반사막(210), 금속층 물질, 투명 도전막(230)이 적층되어 이루어진 제 1 전극(200)을 형성한다.
상기 반사막(210)은 반사율이 높은 알루미늄 또는 알루미늄 합금을 이용하는 것이 바람직하다. 또한 상기 금속층물질은 0.1~0.5㎚의 두께로 형성하는 것이 바람 직하다. 상기 금속층물질이 상술한 범위 내에 두께를 갖는다면, 상기 투명도전막(230)과 상기 반사막(210)과의 접촉저항을 현저하게 감소시킬 수 있으며, 금속층이 추가되어도 소자의 두께에는 크게 영향을 미치지 않는다. 상기 투명도전막(230)은 일함수가 높은 ITO, IZO 또는 ITZO 중에서 어느 하나인 것이 바람직하다.
이어서, 상기 투명도전막(230)이 형성된 기판을 150~400℃에서 0.5~4시간동안 열처리를 실시한다. 도 1a에 관한 설명에서 상술하였듯이, 상기 금속층물질은 구성물질인 니켈의 자체 특성상 가열되면 즉, 열처리를 실시하게 되면 니켈 중에서도 가장 에너지가 낮은 방향으로 뭉치도록 이동하게 된다. 이에 따라 니켈은 상기 반사막(210)과 상기 투명도전막(230)의 표면 거칠기에 의해 벌어진 사이에 일정간격 이격되게 위치하고, 니켈을 포함하는 금속층(220)이 형성된다. 상기 금속층(220) 사이의 간격은 열처리 온도나 시간에 의해 영향을 받으며, 0.01~3㎛으로 형성될 수 있다.
이로써 상기 반사막(210), 상기 금속층(220) 및 상기 투명도전막(230)이 적층되어 이루어진 제 1 전극(200)을 완성한다.
상기 제 1 전극(200)을 포함하는 기판 전면에 화소정의막(145)을 형성하고, 상기 제 1 전극(200)의 일부를 노출시키는 개구부(145a)를 형성한다.
상기 제 1 전극(200) 상에 발광층을 포함하는 유기막층(160)을 형성하고, 상기 유기막층 상에 제 2 전극(170)을 형성한다. 상기 제 2 전극(170)은 반투과 전극이며, 마그네슘은(MgAg) 또는 알루미늄은(AlAg)이 사용될 수 있다. 여기서, 상기 마그네슘은은 마그네슘과 은의 공증착으로 형성되며, 상기 알루미늄은은 알루미늄 과 은을 순차적으로 증착하여 적층 구조로 형성된다. 또한 상기 제 2 전극(170) 상에 ITO 또는 IZO와 같은 투명도전막이 더욱 형성될 수 있다.
이로써, 본 발명의 제 3실시예를 따른 유기전계발광소자를 완성한다.
본 발명은 이상에서 살펴본 바와 같이 바람직한 실시예를 들어 도시하고 설명하였으나, 상기한 실시예에 한정되지 아니하며 본 발명의 정신을 벗어나지 않는 범위 내에서 당해 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에 의해 다양한 변경과 수정이 가능할 것이다.
본 발명은 소오스/드레인 전극과 제 1 전극 사이에 니켈을 포함하는 금속층을 위치시킴으로써, 소오스/드레인 전극과 제 1 전극 사이의 접촉저항을 감소시켜, 전하이동도를 향상시킬 수 있다. 이로 인해, 박막트랜지스터의 신호지연을 방지할 수 있으므로 화질이 향상되어 소자의 신뢰성이 향상되는 효과가 있다. 또한 전면발광형 유기전계발광소자의 경우, 제 1 전극의 반사막과 투명도전막 사이에 니켈을 포함하는 금속층을 위치시킴으로써, 접촉저항이 감소되고 이로 인해 제 1 전극의 전하이동도가 향상되어 유기전계발광소자의 발광효율이 증대되는 효과를 구현하다.

Claims (20)

  1. 기판;
    상기 기판 상에 위치하는 반도체층;
    상기 반도체층과 대응되는 영역에 위치하며 상기 반도체층과 절연되는 게이트 전극;
    상기 반도체층과 상기 게이트 전극을 절연시키는 게이트 절연막;
    상기 반도체층과 연결되는 소오스/드레인 전극;
    상기 소오스/드레인 전극 상에 서로 각각 일정 간격 이격되게 위치하고, 니켈을 포함하는 금속층;
    상기 금속층을 포함하는 기판 전면에 걸쳐 위치하는 보호막;
    상기 보호막 상에 위치하고, 상기 금속층과 연결되는 제 1 전극;
    상기 제 1 전극 상에 위치하는 유기막층; 및
    상기 유기막층 상에 위치하는 제 2 전극을 포함하는 것을 특징으로 하는 유기전계발광소자.
  2. 제 1 항에 있어서,
    상기 소오스/드레인 전극의 두께는 3000~4000Å인 것을 특징으로 하는 유기전계발광소자.
  3. 제 1 항에 있어서,
    상기 소오스/드레인 전극은 Al을 포함하는 것을 특징으로 하는 유기전계발광소자.
  4. 제 1 항에 있어서,
    상기 금속층의 두께는 0.1~0.5㎚인 것을 특징으로 하는 유기전계발광소자.
  5. 제 1 항에 있어서,
    상기 일정간격은 0.01~3㎛인 것을 특징으로 하는 유기전계발광소자.
  6. 제 1 항에 있어서,
    상기 보호막은 다수개의 비아홀을 구비하며, 상기 금속층은 상기 비아홀 내에 위치하는 것을 특징으로 하는 유기전계발광소자.
  7. 기판;
    상기 기판 상에 위치하는 반도체층;
    상기 반도체층을 포함하는 기판 전면에 위치한 게이트 절연막;
    상기 반도체층과 대응되는 상기 게이트 절연막 상에 위치하는 게이트 전극;
    상기 게이트 절연막을 포함하는 기판 상에 위치하는 층간절연막;
    상기 층간절연막 상에 위치하고, 상기 반도체층과 연결되는 소오스/드레인 전극;
    상기 소오스/드레인 전극을 포함하는 기판 전면에 걸쳐 위치하는 보호막;
    상기 소오스/드레인 전극과 연결되는 반사막, 상기 반사막 상에 서로 각각 일정간격 이격되게 위치하고 니켈을 포함하는 금속층 및 상기 금속층 상에 위치하는 투명도전막이 적층되어 이루어지며 상기 보호막 상에 위치하는 제 1 전극;
    상기 제 1 전극 상에 위치하는 유기막층; 및
    상기 유기막층 상에 위치하는 제 2 전극을 포함하는 것을 특징으로 하는 유기전계발광소자.
  8. 제 7 항에 있어서,
    상기 금속층의 두께는 0.1~0.5㎚인 것을 특징으로 하는 유기전계발광소자.
  9. 제 7 항에 있어서,
    상기 일정간격은 0.01~3㎛인 것을 특징으로 하는 유기전계발광소자.
  10. 제 7 항에 있어서,
    상기 소오스/드레인 전극은 Al을 포함하는 것을 특징으로 하는 유기전계발광소자.
  11. 기판을 제공하고,
    상기 기판 상에 반도체층을 형성하고,
    상기 반도체층을 포함하는 기판 전면에 게이트 절연막을 형성하고,
    상기 게이트 절연막 상의 상기 반도체층과 대응되는 영역에 게이트 전극을 형성하고,
    상기 게이트 전극을 포함하는 기판 전면에 층간절연막을 형성하고,
    상기 층간절연막 상에 상기 반도체층과 연결되는 소오스/드레인 전극을 형성하고,
    상기 소오스/드레인 전극 상에 금속층을 형성하고,
    상기 금속층을 포함하는 기판 전면에 걸쳐 보호막을 형성하고,
    상기 보호막 상에 상기 금속층과 연결되는 제 1 전극을 형성하고,
    상기 제 1 전극 상에 유기막층을 형성하고,
    상기 유기막층 상에 제 2 전극을 형성하는 것을 특징으로 하는 유기전계발광소자의 제조방법.
  12. 제 11 항에 있어서,
    상기 금속층은 스퍼터링법을 이용하여 형성하는 것을 특징으로 하는 유기전계발광소자의 제조방법.
  13. 제 11 항에 있어서,
    상기 금속층은 패터닝하여 비아홀 부분에 형성되는 것을 특징으로 하는 유기 전계발광소자의 제조방법.
  14. 제 11 항에 있어서,
    상기 제 1 전극이 형성된 기판을 150~400℃에서 열처리하는 것을 특징으로 하는 유기전계발광소자의 제조방법.
  15. 기판을 제공하고,
    상기 기판 상에 반도체층을 형성하고,
    상기 반도체층을 포함하는 기판 전면에 게이트 절연막을 형성하고,
    상기 게이트 절연막 상의 상기 반도체층과 대응되는 영역에 게이트 전극을 형성하고,
    상기 게이트 전극을 포함하는 기판 전면에 층간절연막을 형성하고,
    상기 층간절연막 상에 상기 반도체층과 연결되는 소오스/드레인 전극을 형성하고,
    상기 기판 전면에 걸쳐 보호막을 형성하고,
    상기 보호막 상에 비어홀을 형성하여 소스/드레인 전극의 일부를 노출시키고,
    상기 노출된 소스/드레인 전극 상부에 금속층을 형성하고,
    상기 보호막 상에 상기 금속층과 연결되는 제 1 전극을 형성하고,
    상기 제 1 전극 상에 유기막층을 형성하고,
    상기 유기막층 상에 제 2 전극을 형성하는 것을 특징으로 하는 유기전계발광소자의 제조방법.
  16. 제 15 항에 있어서,
    상기 금속층은 스퍼터링법을 이용하여 형성하는 것을 특징으로 하는 유기전계발광소자의 제조방법.
  17. 제 15 항에 있어서,
    상기 제 1 전극이 형성된 기판을 150~400℃에서 열처리하는 것을 특징으로 하는 유기전계발광소자의 제조방법.
  18. 기판을 제공하고,
    상기 기판 상에 반도체층을 형성하고,
    상기 반도체층을 포함하는 기판 전면에 게이트 절연막을 형성하고,
    상기 게이트 절연막 상의 상기 반도체층과 대응되는 영역에 게이트 전극을 형성하고,
    상기 게이트 전극을 포함하는 기판 전면에 층간절연막을 형성하고,
    상기 층간절연막 상에 상기 반도체층과 연결되는 소오스/드레인 전극을 형성하고,
    상기 소오스/드레인 전극을 포함하는 기판 전면에 걸쳐 보호막을 형성하고,
    상기 보호막 상에 상기 소스/드레인 전극과 연결되는 반사막, 상기 반사막 상에 서로 각각 일정간격 이격되어 위치하며 니켈을 포함하는 금속층 및 상기 금속층 상에 위치하는 투명도전막을 순차적으로 적층하여 제 1 전극을 형성하고,
    상기 제 1 전극 상에 유기막층을 형성하고,
    상기 유기막층 상에 제 2 전극을 형성하는 것을 특징으로 하는 유기전계발광소자의 제조방법.
  19. 제 18 항에 있어서,
    상기 금속층은 스퍼터링법을 이용하여 형성하는 것을 특징으로 하는 유기전계발광소자의 제조방법.
  20. 제 18 항에 있어서,
    상기 제 1 전극이 형성된 기판을 150~400℃에서 열처리하는 것을 특징으로 하는 유기전계발광소자의 제조방법.
KR1020070047135A 2007-05-15 2007-05-15 유기전계발광소자 및 그의 제조방법 KR100853545B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020070047135A KR100853545B1 (ko) 2007-05-15 2007-05-15 유기전계발광소자 및 그의 제조방법
US12/152,601 US7994706B2 (en) 2007-05-15 2008-05-14 Organic light emitting diode display device and method of fabricating the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070047135A KR100853545B1 (ko) 2007-05-15 2007-05-15 유기전계발광소자 및 그의 제조방법

Publications (1)

Publication Number Publication Date
KR100853545B1 true KR100853545B1 (ko) 2008-08-21

Family

ID=39878395

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070047135A KR100853545B1 (ko) 2007-05-15 2007-05-15 유기전계발광소자 및 그의 제조방법

Country Status (2)

Country Link
US (1) US7994706B2 (ko)
KR (1) KR100853545B1 (ko)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI401992B (zh) * 2008-12-01 2013-07-11 Innolux Corp 影像顯示裝置、影像顯示系統及其製造方法
KR101065413B1 (ko) * 2009-07-03 2011-09-16 삼성모바일디스플레이주식회사 유기전계발광표시장치 및 그의 제조방법
JP5463882B2 (ja) * 2009-12-01 2014-04-09 ソニー株式会社 発光素子及びその製造方法
KR101789586B1 (ko) * 2010-12-06 2017-10-26 삼성디스플레이 주식회사 광 산란 기판, 이의 제조 방법, 이를 포함하는 유기 발광 표시 장치 및 유기 발광 표시 장치의 제조 방법
CN103489827B (zh) * 2013-09-27 2015-08-26 京东方科技集团股份有限公司 一种薄膜晶体管驱动背板及其制作方法、显示面板
KR102261610B1 (ko) * 2014-07-30 2021-06-08 삼성디스플레이 주식회사 유기 발광 표시 장치
CN106601775B (zh) * 2016-12-19 2019-07-02 武汉华星光电技术有限公司 Oled显示装置及其制作方法
CN107180837A (zh) * 2017-05-17 2017-09-19 京东方科技集团股份有限公司 一种阵列基板及其制作方法、显示装置
JP7414730B2 (ja) * 2018-11-20 2024-01-16 ソニーセミコンダクタソリューションズ株式会社 表示装置および表示装置の製造方法、並びに、電子機器
US11980046B2 (en) * 2020-05-27 2024-05-07 Taiwan Semiconductor Manufacturing Company, Ltd. Method for forming an isolation structure having multiple thicknesses to mitigate damage to a display device
US11567277B1 (en) * 2021-09-13 2023-01-31 Globalfoundries U.S. Inc. Distributed Bragg reflectors including periods with airgaps

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0758334A (ja) * 1993-08-10 1995-03-03 Toshiba Corp 薄膜トランジスタ
KR20050003518A (ko) * 2003-06-27 2005-01-12 엘지.필립스 엘시디 주식회사 액정 표시 장치용 어레이 기판 및 그 제조 방법
KR20050110729A (ko) * 2004-05-19 2005-11-23 삼성에스디아이 주식회사 전계 발광 디스플레이 장치

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6162667A (en) 1994-03-28 2000-12-19 Sharp Kabushiki Kaisha Method for fabricating thin film transistors
JPH08116061A (ja) 1994-10-12 1996-05-07 Sony Corp 薄膜半導体装置
KR100312548B1 (ko) 1995-10-12 2001-12-28 니시무로 타이죠 배선막,배선막형성용스퍼터타겟및이를이용한전자부품
JP3763381B2 (ja) 1999-03-10 2006-04-05 シャープ株式会社 液晶表示装置の製造方法
US6677709B1 (en) * 2000-07-18 2004-01-13 General Electric Company Micro electromechanical system controlled organic led and pixel arrays and method of using and of manufacturing same
JP2002299630A (ja) 2001-03-30 2002-10-11 Matsushita Electric Ind Co Ltd MoW/AlまたはAl合金/MoWの積層薄膜を用いた薄膜トランジスタおよび薄膜トランジスタアレイとその製造方法
KR100507283B1 (ko) 2002-03-12 2005-08-09 비오이 하이디스 테크놀로지 주식회사 박막트랜지스터 액정표시장치의 제조방법
KR100477746B1 (ko) 2002-06-22 2005-03-18 삼성에스디아이 주식회사 다층 구조의 애노드를 채용한 유기 전계 발광 소자
JP3940385B2 (ja) 2002-12-19 2007-07-04 株式会社神戸製鋼所 表示デバイスおよびその製法
KR100971950B1 (ko) 2003-06-30 2010-07-23 엘지디스플레이 주식회사 액정표시장치용 어레이기판과 제조방법
JP4475942B2 (ja) * 2003-12-26 2010-06-09 三洋電機株式会社 表示装置及びその製造方法
JP4660667B2 (ja) 2004-03-09 2011-03-30 出光興産株式会社 Tft基板及びスパッタリングターゲット及び液晶表示装置及び画素電極及び透明電極及びtft基板の製造方法
JP4289332B2 (ja) * 2004-09-30 2009-07-01 セイコーエプソン株式会社 El表示装置、el表示装置の製造方法、及び電子機器
US20060214567A1 (en) * 2005-03-25 2006-09-28 Yongchun Luo Organic electroluminescent element

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0758334A (ja) * 1993-08-10 1995-03-03 Toshiba Corp 薄膜トランジスタ
KR20050003518A (ko) * 2003-06-27 2005-01-12 엘지.필립스 엘시디 주식회사 액정 표시 장치용 어레이 기판 및 그 제조 방법
KR20050110729A (ko) * 2004-05-19 2005-11-23 삼성에스디아이 주식회사 전계 발광 디스플레이 장치

Also Published As

Publication number Publication date
US20080284326A1 (en) 2008-11-20
US7994706B2 (en) 2011-08-09

Similar Documents

Publication Publication Date Title
KR100853545B1 (ko) 유기전계발광소자 및 그의 제조방법
KR102180037B1 (ko) 가요성 표시 장치 및 그 제조 방법
US7408192B2 (en) Organic light emitting display device and method of fabricating the same
US7544534B2 (en) Organic light-emitting diode (OLED) and method of fabrication thereof
US7687984B2 (en) Organic light emitting display device and method for fabricating the same
KR100882909B1 (ko) 박막트랜지스터, 그의 제조 방법, 이를 포함하는유기전계발광표시장치, 및 그의 제조 방법
US9059424B2 (en) OLED display apparatus and method of manufacturing the same
KR101117642B1 (ko) 유기 발광 표시 장치 및 그 제조 방법
US9362531B2 (en) Organic light emitting display device and manufacturing method thereof
US8299478B2 (en) Organic light emitting diode display device having a pixel defining layer and method of fabricating the same
KR101799034B1 (ko) 유기전계 발광소자용 기판 및 그 제조 방법
KR20100090998A (ko) 유기 발광 표시 장치 및 그 제조 방법
KR20130005854A (ko) 유기전계 발광소자용 기판 및 그 제조 방법
KR100786294B1 (ko) 유기 전계 발광 표시 장치 및 그 제조 방법
KR20120070870A (ko) 유기전계 발광소자용 기판 및 그 제조 방법
KR20120044042A (ko) 유기 발광 표시 장치 및 그 제조 방법
US8803148B2 (en) Thin film transistor, manufacturing method of thin film transistor, and organic light emitting diode display including the same
KR100793105B1 (ko) 박막트랜지스터 및 박막트랜지스터를 포함한평판표시소자와 그 제조방법
KR20070010805A (ko) 박막 트랜지스터, 그 박막 트랜지스터를 포함한 유기 발광표시장치 및 그 박막 트랜지스터에 이용되는 다결정 반도체결정화 방법
KR100579196B1 (ko) 유기 전계 발광 소자 및 그 제조 방법
KR100601372B1 (ko) 유기 전계 발광 표시 소자의 제조방법
KR100700496B1 (ko) 박막 트랜지스터 및 이를 이용한 유기전계발광표시장치
KR20090105649A (ko) 표시 장치의 제조방법
KR20080054927A (ko) 유기 발광 표시 장치의 제조 방법
KR20070096703A (ko) 유기전계발광표시장치, oled어레이 기판 및 그의제조방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120730

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20130731

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20160801

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20180802

Year of fee payment: 11