KR100809619B1 - 이동 통신 시스템에서 블록 저밀도 패러티 검사 부호부호화/복호 장치 및 방법 - Google Patents
이동 통신 시스템에서 블록 저밀도 패러티 검사 부호부호화/복호 장치 및 방법 Download PDFInfo
- Publication number
- KR100809619B1 KR100809619B1 KR1020030059206A KR20030059206A KR100809619B1 KR 100809619 B1 KR100809619 B1 KR 100809619B1 KR 1020030059206 A KR1020030059206 A KR 1020030059206A KR 20030059206 A KR20030059206 A KR 20030059206A KR 100809619 B1 KR100809619 B1 KR 100809619B1
- Authority
- KR
- South Korea
- Prior art keywords
- matrix
- blocks
- partial
- block
- parity
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/11—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
- H03M13/1102—Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
- H03M13/1105—Decoding
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/11—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
- H03M13/1102—Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
- H03M13/1148—Structural properties of the code parity-check or generator matrix
- H03M13/116—Quasi-cyclic LDPC [QC-LDPC] codes, i.e. the parity-check matrix being composed of permutation or circulant sub-matrices
- H03M13/1162—Array based LDPC codes, e.g. array codes
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/11—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
- H03M13/1102—Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
- H03M13/1148—Structural properties of the code parity-check or generator matrix
- H03M13/118—Parity check matrix structured for simplifying encoding, e.g. by having a triangular or an approximate triangular structure
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/11—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
- H03M13/1102—Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
- H03M13/1148—Structural properties of the code parity-check or generator matrix
- H03M13/118—Parity check matrix structured for simplifying encoding, e.g. by having a triangular or an approximate triangular structure
- H03M13/1185—Parity check matrix structured for simplifying encoding, e.g. by having a triangular or an approximate triangular structure wherein the parity-check matrix comprises a part with a double-diagonal
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/11—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
- H03M13/1102—Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
- H03M13/1148—Structural properties of the code parity-check or generator matrix
- H03M13/118—Parity check matrix structured for simplifying encoding, e.g. by having a triangular or an approximate triangular structure
- H03M13/1185—Parity check matrix structured for simplifying encoding, e.g. by having a triangular or an approximate triangular structure wherein the parity-check matrix comprises a part with a double-diagonal
- H03M13/1188—Parity check matrix structured for simplifying encoding, e.g. by having a triangular or an approximate triangular structure wherein the parity-check matrix comprises a part with a double-diagonal wherein in the part with the double-diagonal at least one column has an odd column weight equal or greater than three
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/11—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
- H03M13/1102—Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/11—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
- H03M13/1102—Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
- H03M13/1148—Structural properties of the code parity-check or generator matrix
- H03M13/1151—Algebraically constructed LDPC codes, e.g. LDPC codes derived from Euclidean geometries [EG-LDPC codes]
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/11—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
- H03M13/1102—Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
- H03M13/1148—Structural properties of the code parity-check or generator matrix
- H03M13/1171—Parity-check or generator matrices with non-binary elements, e.g. for non-binary LDPC codes
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/11—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
- H03M13/1102—Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
- H03M13/1191—Codes on graphs other than LDPC codes
- H03M13/1194—Repeat-accumulate [RA] codes
Landscapes
- Physics & Mathematics (AREA)
- Mathematical Physics (AREA)
- Engineering & Computer Science (AREA)
- Probability & Statistics with Applications (AREA)
- Theoretical Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Error Detection And Correction (AREA)
Abstract
Description
Claims (60)
- 통신 시스템에서 블록 저밀도 패러티 검사(LDPC: Low Density Parity Check) 부호의 패러티 검사 행렬을 생성하는 방법에 있어서,정보어를 블록 LDPC 부호로 부호화시 사용되는 부호화율과 부호어 길이에 대응하는 크기를 가지는 패러티 검사 행렬을 생성하는 과정을 포함하며,상기 패러티 검사 행렬은 다수의 블록들을 포함하며, 상기 다수의 블록들은 상기 정보어에 대응되는 정보 파트에 대응되는 블록들과, 패러티에 대응되는 제1패러티 파트에 대응되는 블록들과, 상기 패러티에 대응되는 제2패러티 파트에 대응되는 블록들로 분류되며,상기 제1패러티 파트로 분류된 블록들중 미리 결정된 블록들에는 순열 행렬들이 배열되고, 상기 제2패러티 파트로 분류된 블록들중 미리 결정된 블록들에는 블록 단위의 하삼각 형태로 순열 행렬들이 배열됨을 특징으로 하는 패러티 검사 행렬 생성 방법.
- 제1항에 있어서,상기 정보 파트로 분류된 블록들은 제1부분 블록에 대응되는 블록들과 제2부분 블록에 대응되는 블록들로 분류되고, 상기 제1패러티 파트로 분류된 블록들은 제3부분 블록에 대응되는 블록들과 제4부분 블록에 대응되는 블록들로 분류되고, 상기 제2패러티 파트로 분류된 블록들은 제5부분 블록에 대응되는 블록들과 제6부분 블록에 대응되는 블록들로 분류되며,제6부분 행렬과, 제5부분 행렬의 역행렬과, 제3부분 행렬의 행렬곱과 제4부분 행렬을 가산한 행렬이 항등 행렬이 되도록 상기 순열 행렬들이 결정되며,상기 제6부분 행렬은 상기 제6부분 블록에 대응되는 행렬이며, 상기 제5부분 행렬은 상기 제5부분 블록에 대응되는 행렬이며, 상기 제3부분 행렬은 상기 제3부분 블록에 대응되는 행렬이며, 상기 제4부분 행렬은 상기 제4부분 블록에 대응되는 행렬임을 특징으로 하는 패러티 검사 행렬 생성 방법.
- 제2항에 있어서,상기 제5부분 블록으로 분류된 블록들중 대각을 구성하는 블록들과 상기 대각을 구성하는 블록들 아래 블록들에는 항등 행렬이 배열되며,상기 제3부분 블록은 제1행렬과 제2행렬과, 영 행렬들을 포함하며,상기 제6부분 블록은 제3행렬과 영 행렬들을 포함하며,상기 제1행렬은 상기 제3부분 블록이 포함하는 블록들중 첫번째 블록에 배열되며, 상기 제2행렬은 상기 제3부분 블록이 포함하는 블록들중 상기 첫번째 블록을 제외한 나머지 블록들중 어느 한 블록에 배열되며, 상기 제1행렬과 제2행렬은 순열 행렬이며, 상기 제1행렬의 지수값은 임의의 값인 A값이며, 상기 제2행렬의 지수값은 0이며,상기 제3행렬은 상기 제6부분 블록이 포함하는 블록들중 마지막 블록에 배열되며, 상기 제3행렬은 항등 행렬이며,상기 제4부분 행렬은 순열 행렬이며, 상기 제4부분 행렬의 지수값은 상기 A임을 특징으로 하는 패러티 검사 행렬 생성 방법.
- 제1항에 있어서,상기 정보 파트로 분류된 블록들은 제1부분 블록에 대응되는 블록들과 제2부분 블록에 대응되는 블록들로 분류되고, 상기 제1패러티 파트로 분류된 블록들은 제3부분 블록에 대응되는 블록들과 제4부분 블록에 대응되는 블록들로 분류되고, 상기 제2패러티 파트로 분류된 블록들은 제5부분 블록에 대응되는 블록들과 제6부분 블록에 대응되는 블록들로 분류되며,상기 제3부분 블록에 대응되는 블록들중 2개의 블록들에 순열 행렬이 대응되며, 상기 제3부분 블록에 대응되는 블록들중 상기 순열 행렬이 대응되는 2개의 블록들을 제외한 블록들에는 영 행렬이 대응되며, 상기 제4부분 블록에 대응되는 블록들중 1개의 블록에 순열 행렬이 대응되며, 상기 제6부분 블록에 대응되는 블록들중 1개의 블록에 순열 행렬이 대응되며, 상기 제6부분 블록에 대응되는 블록들중 상기 순열 행렬이 대응되는 1개의 블록을 제외한 블록들에는 영 행렬이 대응됨을 특징으로 하는 패러티 검사 행렬 생성 방법.
- 제4항에 있어서,상기 제3부분 블록에 대응되는 블록들중 2개의 블록들에 대응되는 순열 행렬들중 어느 한 순열 행렬은 항등 행렬임을 특징으로 하는 패러티 검사 행렬 생성 방법.
- 제1항에 있어서,상기 정보 파트의 웨이트가 불균일하도록 상기 정보 파트로 분류된 블록들에 순열 행렬이 배열됨을 특징으로 하는 패러티 검사 행렬 생성 방법.
- 제1항에 있어서,상기 정보 파트로 분류된 블록들중에서 순열 행렬이 배열되도록 결정된 블록들중 미리 설정한 차수 미만의 차수를 가지는 블록들에는 상기 블록 LDPC 부호의 팩터 그래프 상의 최소 사이클 길이가 미리 설정된 길이가 되도록 순열 행렬이 배열되고,상기 순열 행렬들이 배열되도록 결정된 블록들중 상기 설정 차수 이상의 차수를 가지는 블록들에는 랜덤하게 순열 행렬이 배열됨을 특징으로 하는 패러티 검사 행렬 생성 방법.
- 제1항에 있어서,상기 제2패러티 파트로 분류된 블록들이 제1부분 블록에 대응되는 블록들과 제2부분 블록에 대응되는 블록들로 분류될 경우, 상기 제1부분 블록은 블록 단위로 대각을 구성하는 블록들에 순열 행렬들이 배열됨을 특징으로 하는 패러티 검사 행렬 생성 방법.
- 통신 시스템에서 블록 저밀도 패러티 검사(LDPC: Low Density Parity Check) 부호의 복호 장치에 있어서,소정 제어에 따라 패러티 검사 행렬이 포함하는 열들 각각의 웨이트에 상응하게 변수 노드들을 연결하여 수신 신호의 확률값들을 검출하여 출력하는 변수 노드 복호기와,상기 변수 노드 복호기에서 출력한 신호에서 이전 복호시 생성된 신호를 감산하여 출력하는 제1가산기와,상기 제1가산기에서 출력한 신호를 입력하여 상기 패러티 검사 행렬에 상응하게 설정된 디인터리빙 방식으로 디인터리빙하여 출력하는 디인터리버와,소정 제어에 따라 상기 패러티 검사 행렬이 포함하는 행들 각각의 웨이트에 상응하게 검사 노드들을 연결하여 상기 디인터리버에서 출력한 신호의 확률값들을 검출하여 출력하는 검사 노드 복호기와,상기 검사 노드 복호기에서 출력한 신호에서 상기 디인터리버에서 출력한 신호를 감산하는 제2가산기와,상기 제2가산기에서 출력한 신호를 상기 패러티 검사 행렬에 상응하게 설정된 인터리빙 방식으로 인터리빙하여 상기 변수 노드 복호기 및 상기 제1가산기로 출력하는 인터리버와,상기 패러티 검사 행렬에 상응하게 상기 디인터리빙 방식 및 인터리빙 방식을 제어하는 제어기를 포함하며,상기 패러티 검사 행렬은 정보어를 블록 LDPC 부호로 부호화시 사용되는 부호화율과 부호어 길이에 대응하는 크기를 가지며,상기 패러티 검사 행렬은 다수의 블록들을 포함하며, 상기 다수의 블록들은 상기 정보어에 대응되는 정보 파트에 대응되는 블록들과, 패러티에 대응되는 제1패러티 파트에 대응되는 블록들과, 상기 패러티에 대응되는 제2패러티 파트에 대응되는 블록들로 분류되며,상기 제1패러티 파트로 분류된 블록들중 미리 결정된 블록들에는 순열 행렬들이 배열되고, 상기 제2패러티 파트로 분류된 블록들중 미리 결정된 블록들에는 블록 단위의 하삼각 형태로 순열 행렬들이 배열됨을 특징으로 하는 블록 LDPC 부호의 복호 장치.
- 제9항에 있어서,상기 정보 파트로 분류된 블록들은 제1부분 블록에 대응되는 블록들과 제2부분 블록에 대응되는 블록들로 분류되고, 상기 제1패러티 파트로 분류된 블록들은 제3부분 블록에 대응되는 블록들과 제4부분 블록에 대응되는 블록들로 분류되고, 상기 제2패러티 파트로 분류된 블록들은 제5부분 블록에 대응되는 블록들과 제6부분 블록에 대응되는 블록들로 분류되며,제6부분 행렬과, 제5부분 행렬의 역행렬과, 제3부분 행렬의 행렬곱과 제4부분 행렬을 가산한 행렬이 항등 행렬이 되도록 상기 순열 행렬들이 결정되며,상기 제6부분 행렬은 상기 제6부분 블록에 대응되는 행렬이며, 상기 제5부분 행렬은 상기 제5부분 블록에 대응되는 행렬이며, 상기 제3부분 행렬은 상기 제3부분 블록에 대응되는 행렬이며, 상기 제4부분 행렬은 상기 제4부분 블록에 대응되는 행렬임을 특징으로 하는 블록 LDPC 부호의 복호 장치.
- 제10항에 있어서,상기 제5부분 블록으로 분류된 블록들중 대각을 구성하는 블록들과 상기 대각을 구성하는 블록들 아래 블록들에는 항등 행렬이 배열되며,상기 제3부분 블록은 제1행렬과 제2행렬과, 영 행렬들을 포함하며,상기 제6부분 블록은 제3행렬과 영 행렬들을 포함하며,상기 제1행렬은 상기 제3부분 블록이 포함하는 블록들중 첫번째 블록에 배열되며, 상기 제2행렬은 상기 제3부분 블록이 포함하는 블록들중 상기 첫번째 블록을 제외한 나머지 블록들중 어느 한 블록에 배열되며, 상기 제1행렬과 제2행렬은 순열 행렬이며, 상기 제1행렬의 지수값은 임의의 값인 A값이며, 상기 제2행렬의 지수값은 0이며,상기 제3행렬은 상기 제6부분 블록이 포함하는 블록들중 마지막 블록에 배열되며, 상기 제3행렬은 항등 행렬이며,상기 제4부분 행렬은 순열 행렬이며, 상기 제4부분 행렬의 지수값은 상기 A임을 특징으로 하는 블록 LDPC 부호의 복호 장치.
- 제9항에 있어서,상기 정보 파트로 분류된 블록들은 제1부분 블록에 대응되는 블록들과 제2부분 블록에 대응되는 블록들로 분류되고, 상기 제1패러티 파트로 분류된 블록들은 제3부분 블록에 대응되는 블록들과 제4부분 블록에 대응되는 블록들로 분류되고, 상기 제2패러티 파트로 분류된 블록들은 제5부분 블록에 대응되는 블록들과 제6부분 블록에 대응되는 블록들로 분류되며,상기 제3부분 블록에 대응되는 블록들중 2개의 블록들에 순열 행렬이 대응되며, 상기 제3부분 블록에 대응되는 블록들중 상기 순열 행렬이 대응되는 2개의 블록들을 제외한 블록들에는 영 행렬이 대응되며, 상기 제4부분 블록에 대응되는 블록들중 1개의 블록에 순열 행렬이 대응되며, 상기 제6부분 블록에 대응되는 블록들중 1개의 블록에 순열 행렬이 대응되며, 상기 제6부분 블록에 대응되는 블록들중 상기 순열 행렬이 대응되는 1개의 블록을 제외한 블록들에는 영 행렬이 대응됨을 특징으로 하는 블록 LDPC 부호의 복호 장치.
- 제12항에 있어서,상기 제3부분 블록에 대응되는 블록들중 2개의 블록들에 대응되는 순열 행렬들중 어느 한 순열 행렬은 항등 행렬임을 특징으로 하는 블록 LDPC 부호의 복호 장치.
- 제9항에 있어서,상기 정보 파트의 웨이트가 불균일하도록 상기 정보 파트로 분류된 블록들에 순열 행렬이 배열됨을 특징으로 하는 블록 LDPC 부호의 복호 장치.
- 제9항에 있어서,상기 정보 파트로 분류된 블록들중에서 순열 행렬이 배열되도록 결정된 블록들중 미리 설정한 차수 미만의 차수를 가지는 블록들에는 상기 블록 LDPC 부호의 팩터 그래프 상의 최소 사이클 길이가 미리 설정된 길이가 되도록 순열 행렬이 배열되고,상기 순열 행렬들이 배열되도록 결정된 블록들중 상기 설정 차수 이상의 차수를 가지는 블록들에는 랜덤하게 순열 행렬이 배열됨을 특징으로 하는 블록 LDPC 부호의 복호 장치.
- 제9항에 있어서,상기 제2패러티 파트로 분류된 블록들이 제1부분 블록에 대응되는 블록들과 제2부분 블록에 대응되는 블록들로 분류될 경우, 상기 제1부분 블록은 블록 단위로 대각을 구성하는 블록들에 순열 행렬들이 배열됨을 특징으로 하는 블록 LDPC 부호의 복호 장치.
- 제16항에 있어서,상기 블록 단위로 대각을 구성하는 블록들에 배열되는 순열 행렬들은 항등 행렬임을 특징으로 하는 블록 LDPC 부호의 복호 장치.
- 통신 시스템에서 블록 저밀도 패러티 검사(LDPC: Low Density Parity Check) 부호의 복호 방법에 있어서,패러티 검사 행렬에 상응하게 디인터리빙 방식 및 인터리빙 방식을 결정하는 과정과,수신 신호의 확률값들을 검출하는 과정과,상기 수신 신호의 확률값들에서 이전 복호시 생성된 신호를 감산하여 제1신호를 생성하는 과정과,상기 제1신호를 입력하여 상기 디인터리빙 방식으로 디인터리빙하는 과정과,상기 디인터리빙된 신호를 입력하여 확률값들을 검출하는 과정과,상기 디인터리빙된 신호의 확률값들에서 상기 디인터리빙된 신호를 감산하여 제2신호를 생성하는 과정과,상기 제2신호를 상기 인터리빙 방식으로 인터리빙하고, 상기 인터리빙된 신호를 반복 복호하는 과정을 포함하며,상기 패러티 검사 행렬은 정보어를 블록 LDPC 부호로 부호화시 사용되는 부호화율과 부호어 길이에 대응하는 크기를 가지며,상기 패러티 검사 행렬은 다수의 블록들을 포함하며, 상기 다수의 블록들은 상기 정보어에 대응되는 정보 파트에 대응되는 블록들과, 패러티에 대응되는 제1패러티 파트에 대응되는 블록들과, 상기 패러티에 대응되는 제2패러티 파트에 대응되는 블록들로 분류되며,상기 제1패러티 파트로 분류된 블록들중 미리 결정된 블록들에는 순열 행렬들이 배열되고, 상기 제2패러티 파트로 분류된 블록들중 미리 결정된 블록들에는 블록 단위의 하삼각 형태로 순열 행렬들이 배열됨을 특징으로 하는 블록 LDPC 부호의 복호 방법.
- 제18항에 있어서,상기 정보 파트로 분류된 블록들은 제1부분 블록에 대응되는 블록들과 제2부분 블록에 대응되는 블록들로 분류되고, 상기 제1패러티 파트로 분류된 블록들은 제3부분 블록에 대응되는 블록들과 제4부분 블록에 대응되는 블록들로 분류되고, 상기 제2패러티 파트로 분류된 블록들은 제5부분 블록에 대응되는 블록들과 제6부분 블록에 대응되는 블록들로 분류되며,제6부분 행렬과, 제5부분 행렬의 역행렬과, 제3부분 행렬의 행렬곱과 제4부분 행렬을 가산한 행렬이 항등 행렬이 되도록 상기 순열 행렬들이 결정되며,상기 제6부분 행렬은 상기 제6부분 블록에 대응되는 행렬이며, 상기 제5부분 행렬은 상기 제5부분 블록에 대응되는 행렬이며, 상기 제3부분 행렬은 상기 제3부분 블록에 대응되는 행렬이며, 상기 제4부분 행렬은 상기 제4부분 블록에 대응되는 행렬임을 특징으로 하는 블록 LDPC 부호의 복호 방법.
- 제19항에 있어서,상기 제5부분 블록으로 분류된 블록들중 대각을 구성하는 블록들과 상기 대각을 구성하는 블록들 아래 블록들에는 항등 행렬이 배열되며,상기 제3부분 블록은 제1행렬과 제2행렬과, 영 행렬들을 포함하며,상기 제6부분 블록은 제3행렬과 영 행렬들을 포함하며,상기 제1행렬은 상기 제3부분 블록이 포함하는 블록들중 첫번째 블록에 배열되며, 상기 제2행렬은 상기 제3부분 블록이 포함하는 블록들중 상기 첫번째 블록을 제외한 나머지 블록들중 어느 한 블록에 배열되며, 상기 제1행렬과 제2행렬은 순열 행렬이며, 상기 제1행렬의 지수값은 임의의 값인 A값이며, 상기 제2행렬의 지수값은 0이며,상기 제3행렬은 상기 제6부분 블록이 포함하는 블록들중 마지막 블록에 배열되며, 상기 제3행렬은 항등 행렬이며,상기 제4부분 행렬은 순열 행렬이며, 상기 제4부분 행렬의 지수값은 상기 A임을 특징으로 하는 블록 LDPC 부호의 복호 방법.
- 제18항에 있어서,상기 정보 파트로 분류된 블록들은 제1부분 블록에 대응되는 블록들과 제2부분 블록에 대응되는 블록들로 분류되고, 상기 제1패러티 파트로 분류된 블록들은 제3부분 블록에 대응되는 블록들과 제4부분 블록에 대응되는 블록들로 분류되고, 상기 제2패러티 파트로 분류된 블록들은 제5부분 블록에 대응되는 블록들과 제6부분 블록에 대응되는 블록들로 분류되며,상기 제3부분 블록에 대응되는 블록들중 2개의 블록들에 순열 행렬이 대응되며, 상기 제3부분 블록에 대응되는 블록들중 상기 순열 행렬이 대응되는 2개의 블록들을 제외한 블록들에는 영 행렬이 대응되며, 상기 제4부분 블록에 대응되는 블록들중 1개의 블록에 순열 행렬이 대응되며, 상기 제6부분 블록에 대응되는 블록들중 1개의 블록에 순열 행렬이 대응되며, 상기 제6부분 블록에 대응되는 블록들중 상기 순열 행렬이 대응되는 1개의 블록을 제외한 블록들에는 영 행렬이 대응됨을 특징으로 하는 블록 LDPC 부호의 복호 방법.
- 제21항에 있어서,상기 제3부분 블록에 대응되는 블록들중 2개의 블록들에 대응되는 순열 행렬들중 어느 한 순열 행렬은 항등 행렬임을 특징으로 하는 블록 LDPC 부호의 복호 방법.
- 제18항에 있어서,상기 정보 파트의 웨이트가 불균일하도록 상기 정보 파트로 분류된 블록들에 순열 행렬이 배열됨을 특징으로 하는 블록 LDPC 부호의 복호 방법.
- 제18항에 있어서,상기 정보 파트로 분류된 블록들중에서 순열 행렬이 배열되도록 결정된 블록들중 미리 설정한 차수 미만의 차수를 가지는 블록들에는 상기 블록 LDPC 부호의 팩터 그래프 상의 최소 사이클 길이가 미리 설정된 길이가 되도록 순열 행렬이 배열되고,상기 순열 행렬들이 배열되도록 결정된 블록들중 상기 설정 차수 이상의 차수를 가지는 블록들에는 랜덤하게 순열 행렬이 배열됨을 특징으로 하는 블록 LDPC 부호의 복호 방법.
- 제18항에 있어서,상기 제2패러티 파트로 분류된 블록들이 제1부분 블록에 대응되는 블록들과 제2부분 블록에 대응되는 블록들로 분류될 경우, 상기 제1부분 블록은 블록 단위로 대각을 구성하는 블록들에 순열 행렬들이 배열됨을 특징으로 하는 블록 LDPC 부호의 복호 방법.
- 제25항에 있어서,상기 블록 단위로 대각을 구성하는 블록들에 배열되는 순열 행렬들은 항등 행렬임을 특징으로 하는 블록 LDPC 부호의 복호 방법.
- 통신 시스템에서 블록 저밀도 패러티 검사(LDPC: Low Density Parity Check) 부호의 부호화 장치에 있어서,패러티 검사 행렬의 제1부분 행렬과 정보어를 곱셈하는 제1행렬 곱셈기와,상기 정보어를 상기 패러티 검사 행렬의 제2부분 행렬과 곱셈하는 제2행렬 곱셈기와,상기 제1행렬 곱셈기에서 출력한 신호와, 상기 패러티 검사 행렬의 제6부분 행렬과 제5부분 행렬의 역행렬의 행렬곱을 곱셈하는 제3행렬 곱셈기와,상기 제2행렬 곱셈기에서 출력한 신호와 제3행렬 곱셈기에서 출력한 신호를 가산하는 제1가산기와,상기 제1가산기에서 출력한 신호와 상기 패러티 검사 행렬의 제3부분 행렬과 곱셈하는 제4행렬 곱셈기와,상기 제1행렬 곱셈기에서 출력한 신호와 상기 제4행렬 곱셈기에서 출력한 신호를 가산하는 제2가산기와,상기 제2가산기에서 출력한 신호와 상기 제5부분 행렬의 역행렬을 곱셈하는 제5행렬 곱셈기와,상기 정보어와, 상기 제1가산기의 출력 신호를 제1패러티로, 상기 제5행렬 곱셈기의 출력 신호를 제2패러티로 하여 상기 블록 LDPC 부호 포맷에 상응하도록 다중화하여 출력하는 스위치들을 포함하는 블록 LDPC 부호의 부호화 장치.
- 제27항에 있어서,상기 패러티 검사 행렬은 정보어를 블록 LDPC 부호로 부호화시 사용되는 부호화율과 부호어 길이에 대응하는 크기를 가지며,상기 패러티 검사 행렬은 다수의 블록들을 포함하며, 상기 다수의 블록들은 상기 정보어에 대응되는 정보 파트에 대응되는 블록들과, 패러티에 대응되는 제1패러티 파트에 대응되는 블록들과, 상기 패러티에 대응되는 제2패러티 파트에 대응되는 블록들로 분류되며,상기 제1패러티 파트로 분류된 블록들중 미리 결정된 블록들에는 순열 행렬들이 배열되고, 상기 제2패러티 파트로 분류된 블록들중 미리 결정된 블록들에는 블록 단위의 하삼각 형태로 순열 행렬들이 배열되며,상기 정보 파트로 분류된 블록들은 제1부분 블록에 대응되는 블록들과 제2부분 블록에 대응되는 블록들로 분류되고, 상기 제1패러티 파트로 분류된 블록들은 제3부분 블록에 대응되는 블록들과 제4부분 블록에 대응되는 블록들로 분류되고, 상기 제2패러티 파트로 분류된 블록들은 제5부분 블록에 대응되는 블록들과 제6부분 블록에 대응되는 블록들로 분류되며,상기 제1부분 행렬은 상기 제1부분 블록에 대응되는 행렬이며, 상기 제2부분 행렬은 상기 제2부분 블록에 대응되는 행렬이며, 상기 제3부분 행렬은 상기 제3부분 블록에 대응되는 행렬이며, 상기 제5부분 행렬은 상기 제5부분 블록에 대응되는 행렬이며, 상기 제6부분 행렬은 상기 제6부분 블록에 대응되는 행렬임을 특징으로 하는 블록 LDPC 부호의 부호화 장치.
- 제28항에 있어서,상기 패러티 검사 행렬은 상기 제6부분 행렬과, 상기 제5부분 행렬의 역행렬과, 상기 제3부분 행렬의 행렬곱과 제4부분 행렬을 가산한 행렬이 항등 행렬이 되도록 상기 순열 행렬들이 결정되며, 상기 제4부분 행렬은 상기 제4부분 블록에 대응되는 행렬임을 특징으로 하는 블록 LDPC 부호의 부호화 장치.
- 제29항에 있어서,상기 제5부분 블록으로 분류된 블록들중 대각을 구성하는 블록들과 상기 대각을 구성하는 블록들 아래 블록들에는 항등 행렬이 배열되며,상기 제3부분 블록은 제1행렬과 제2행렬과, 영 행렬들을 포함하며,상기 제6부분 블록은 제3행렬과 영 행렬들을 포함하며,상기 제1행렬은 상기 제3부분 블록이 포함하는 블록들중 첫번째 블록에 배열되며, 상기 제2행렬은 상기 제3부분 블록이 포함하는 블록들중 상기 첫번째 블록을 제외한 나머지 블록들중 어느 한 블록에 배열되며, 상기 제1행렬과 제2행렬은 순열 행렬이며, 상기 제1행렬의 지수값은 임의의 값인 A값이며, 상기 제2행렬의 지수값은 0이며,상기 제3행렬은 상기 제6부분 블록이 포함하는 블록들중 마지막 블록에 배열되며, 상기 제3행렬은 항등 행렬이며,상기 제4부분 행렬은 순열 행렬이며, 상기 제4부분 행렬의 지수값은 상기 A임을 특징으로 하는 블록 LDPC 부호의 부호화 장치.
- 통신 시스템에서 블록 저밀도 패러티 검사(LDPC: Low Density Parity Check) 부호의 부호화 방법에 있어서,패러티 검사 행렬의 제1부분 행렬과 정보어를 곱셈하여 제1신호를 생성하는 과정과,상기 정보어와 상기 패러티 검사 행렬의 제2부분 행렬을 곱셈하여 제2신호를 생성하는 과정과,상기 제1신호와, 상기 패러티 검사 행렬의 제6부분 행렬과 제5부분 행렬의 역행렬의 행렬곱을 곱셈하여 제3신호를 생성하는 과정과,상기 제2신호와 제3신호를 가산하여 제4신호를 생성하는 과정과,상기 제4신호와 상기 패러티 검사 행렬의 제3부분 행렬을 곱셈하여 제5신호를 생성하는 과정과,상기 제1신호와 상기 제5신호를 가산하여 제6신호를 생성하는 과정과,상기 제6신호와 상기 제5부분 행렬의 역행렬을 곱셈하여 제7신호를 생성하는 과정과,상기 정보어와, 상기 제4신호를 제1패러티로, 상기 제7신호를 제2패러티로 하여 상기 블록 LDPC 부호 포맷에 상응하도록 다중화하여 출력하는 과정을 포함하는 블록 LDPC 부호의 부호화 방법.
- 제31항에 있어서,상기 패러티 검사 행렬은 정보어를 블록 LDPC 부호로 부호화시 사용되는 부호화율과 부호어 길이에 대응하는 크기를 가지며,상기 패러티 검사 행렬은 다수의 블록들을 포함하며, 상기 다수의 블록들은 상기 정보어에 대응되는 정보 파트에 대응되는 블록들과, 패러티에 대응되는 제1패러티 파트에 대응되는 블록들과, 상기 패러티에 대응되는 제2패러티 파트에 대응되는 블록들로 분류되며,상기 제1패러티 파트로 분류된 블록들중 미리 결정된 블록들에는 순열 행렬들이 배열되고, 상기 제2패러티 파트로 분류된 블록들중 미리 결정된 블록들에는 블록 단위의 하삼각 형태로 순열 행렬들이 배열되며,상기 정보 파트로 분류된 블록들은 제1부분 블록에 대응되는 블록들과 제2부분 블록에 대응되는 블록들로 분류되고, 상기 제1패러티 파트로 분류된 블록들은 제3부분 블록에 대응되는 블록들과 제4부분 블록에 대응되는 블록들로 분류되고, 상기 제2패러티 파트로 분류된 블록들은 제5부분 블록에 대응되는 블록들과 제6부분 블록에 대응되는 블록들로 분류되며,상기 제1부분 행렬은 상기 제1부분 블록에 대응되는 행렬이며, 상기 제2부분 행렬은 상기 제2부분 블록에 대응되는 행렬이며, 상기 제3부분 행렬은 상기 제3부분 블록에 대응되는 행렬이며, 상기 제5부분 행렬은 상기 제5부분 블록에 대응되는 행렬이며, 상기 제6부분 행렬은 상기 제6부분 블록에 대응되는 행렬임을 특징으로 하는 블록 LDPC 부호의 부호화 방법.
- 제32항에 있어서,상기 패러티 검사 행렬은 상기 제6부분 행렬과, 상기 제5부분 행렬의 역행렬과, 상기 제3부분 행렬의 행렬곱과 제4부분 행렬을 가산한 행렬이 항등 행렬이 되도록 상기 순열 행렬들이 결정되며, 상기 제4부분 행렬은 상기 제4부분 블록에 대응되는 행렬임을 특징으로 하는 블록 LDPC 부호의 부호화 방법.
- 제33항에 있어서,상기 제5부분 블록으로 분류된 블록들중 대각을 구성하는 블록들과 상기 대각을 구성하는 블록들 아래 블록들에는 항등 행렬이 배열되며,상기 제3부분 블록은 제1행렬과 제2행렬과, 영 행렬들을 포함하며,상기 제6부분 블록은 제3행렬과 영 행렬들을 포함하며,상기 제1행렬은 상기 제3부분 블록이 포함하는 블록들중 첫번째 블록에 배열되며, 상기 제2행렬은 상기 제3부분 블록이 포함하는 블록들중 상기 첫번째 블록을 제외한 나머지 블록들중 어느 한 블록에 배열되며, 상기 제1행렬과 제2행렬은 순열 행렬이며, 상기 제1행렬의 지수값은 임의의 값인 A값이며, 상기 제2행렬의 지수값은 0이며,상기 제3행렬은 상기 제6부분 블록이 포함하는 블록들중 마지막 블록에 배열되며, 상기 제3행렬은 항등 행렬이며,상기 제4부분 행렬은 순열 행렬이며, 상기 제4부분 행렬의 지수값은 상기 A임을 특징으로 하는 특징으로 하는 블록 LDPC 부호의 부호화 방법.
- 패러티 검사 행렬은 다수의 정보 부분 블록들과 다수의 패러티 부분 블록들의 행들과 열들의 행렬 형태로 배열되고, 상기 패러티 검사 행렬은 상기 정보 부분 블록들의 행렬들로 구성된 정보 파트와 상기 패러티 부분 블록들의 행렬들로 구성된 패러티 파트로 구분되고, 상기 정보 부분 블록들 각각은 다수의 정보 비트들을 나타내는 행렬로 구성되고, 상기 패러티 부분 블록들 각각은 다수의 패러티 비트들을 나타내는 행렬로 구성되고, 상기 패러티 검사 행렬은 다수의 행들에 존재하는 정보 부분 블록들과 패러티 부분 블록들이 각각 제1정보 행렬과 제1패러티 행렬 및 제2패러티 행렬들로 분할되고, 상기 다수의 행들을 제외한 나머지 행에 존재하는 정보 부분 블록들과 패러티 부분 블록들이 각각 제2정보 행렬과 제3패러티 행렬 및 제4패러티 행렬들로 분할되고, 상기 제1 및 제2정보 행렬들과, 제1 및 제3 패러티 행렬들과, 제2 및 제4패러티 행렬들은 각각 동일한 열들에 배열되며, 통신 시스템에서 에러 정정 성능을 향상시키기 위한 상기 패러티 검사 행렬을 생성하는 방법에 있어서,상기 제4패러티 행렬과 제2패러티 행렬의 역행렬과 상기 제1패러티 행렬의 곱과 상기 제3패러티 행렬의 합이 항등 행렬이 되도록 설정하는 과정과,상기 제1패러티 행렬과 상기 제3패러티 행렬에 대응되는 제1패러티 벡터의 이항 벡터는 상기 제4패러티 행렬과 상기 제2패러티 행렬의 역행렬과 상기 제1정보 행렬의 곱과 상기 제2정보 행렬의 합을 상기 제1정보 행렬과 상기 제2정보 행렬에 대응되는 정보 벡터를 곱한 값이 되도록 설정하는 과정과,상기 제2패러티 행렬과 제4패러티 행렬에 대응되는 제2패러티 벡터의 이항 벡터는 상기 제2패러티 행렬의 역행렬과 상기 제1정보 행렬과 상기 정보 벡터의 이항 벡터를 곱한값과 상기 제1패러티 행렬과 상기 제1패러티 벡터의 이항 벡터를 곱한값을 가산한 값을 곱한 값이 되도록 설정하는 과정을 포함하는 패러티 검사 행렬 생성 방법.
- 제35항에 있어서,상기 제2패러티 행렬은 하삼각 행렬임을 특징으로 하는 패러티 검사 행렬 생성 방법.
- 제35항에 있어서,상기 제1정보 행렬 및 제2정보 행렬은 불균일한 웨이트를 가짐을 특징으로 하는 패러티 검사 행렬 생성 방법.
- 제8항에 있어서,상기 블록 단위로 대각을 구성하는 블록들에 배열되는 순열 행렬들은 항등 행렬임을 특징으로 하는 패러티 검사 행렬 생성 방법.
- 제38항에 있어서,상기 제1부분 블록으로 분류된 블록들중 상기 대각을 구성하는 항등 행렬이 배열된 블록들의 아래 블록들에는 순열 행렬들이 배열됨을 특징으로 하는 패러티 검사 행렬 생성 방법.
- 제39항에 있어서,상기 제2부분 블록으로 분류된 블록들중 마지막 블록에 순열 행렬이 배열됨을 특징으로 하는 패러티 검사 행렬 생성 방법.
- 제17항에 있어서,상기 제1부분 블록으로 분류된 블록들중 상기 대각을 구성하는 항등 행렬이 배열된 블록들의 아래 블록들에는 순열 행렬들이 배열됨을 특징으로 하는 블록 LDPC 부호의 복호 장치.
- 제41항에 있어서,상기 제2부분 블록으로 분류된 블록들중 마지막 블록에 순열 행렬이 배열됨을 특징으로 하는 블록 LDPC 부호의 복호 장치.
- 제26항에 있어서,상기 제1부분 블록으로 분류된 블록들중 상기 대각을 구성하는 항등 행렬이 배열된 블록들의 아래 블록들에는 순열 행렬들이 배열됨을 특징으로 하는 블록 LDPC 부호의 복호 방법.
- 제43항에 있어서,상기 제2부분 블록으로 분류된 블록들중 마지막 블록에 순열 행렬이 배열됨을 특징으로 하는 블록 LDPC 부호의 복호 방법.
- 제28항에 있어서,상기 정보 파트로 분류된 블록들은 제1부분 블록에 대응되는 블록들과 제2부분 블록에 대응되는 블록들로 분류되고, 상기 제1패러티 파트로 분류된 블록들은 제3부분 블록에 대응되는 블록들과 제4부분 블록에 대응되는 블록들로 분류되고, 상기 제2패러티 파트로 분류된 블록들은 제5부분 블록에 대응되는 블록들과 제6부분 블록에 대응되는 블록들로 분류되며,상기 제3부분 블록에 대응되는 블록들중 2개의 블록들에 순열 행렬이 대응되며, 상기 제3부분 블록에 대응되는 블록들중 상기 순열 행렬이 대응되는 2개의 블록들을 제외한 블록들에는 영 행렬이 대응되며, 상기 제4부분 블록에 대응되는 블록들중 1개의 블록에 순열 행렬이 대응되며, 상기 제6부분 블록에 대응되는 블록들중 1개의 블록에 순열 행렬이 대응되며, 상기 제6부분 블록에 대응되는 블록들중 상기 순열 행렬이 대응되는 1개의 블록을 제외한 블록들에는 영 행렬이 대응됨을 특징으로 하는 블록 LDPC 부호의 부호화 장치.
- 제45항에 있어서,상기 제3부분 블록에 대응되는 블록들중 2개의 블록들에 대응되는 순열 행렬들중 어느 한 순열 행렬은 항등 행렬임을 특징으로 하는 블록 LDPC 부호의 부호화 장치.
- 제28항에 있어서,상기 정보 파트의 웨이트가 불균일하도록 상기 정보 파트로 분류된 블록들에 순열 행렬이 배열됨을 특징으로 하는 블록 LDPC 부호의 부호화 장치.
- 제28항에 있어서,상기 정보 파트로 분류된 블록들중에서 순열 행렬이 배열되도록 결정된 블록들중 미리 설정한 차수 미만의 차수를 가지는 블록들에는 상기 블록 LDPC 부호의 팩터 그래프 상의 최소 사이클 길이가 미리 설정된 길이가 되도록 순열 행렬이 배열되고,상기 순열 행렬들이 배열되도록 결정된 블록들중 상기 설정 차수 이상의 차수를 가지는 블록들에는 랜덤하게 순열 행렬이 배열됨을 특징으로 하는 블록 LDPC 부호의 부호화 장치.
- 제28항에 있어서,상기 제2패러티 파트로 분류된 블록들이 제1부분 블록에 대응되는 블록들과 제2부분 블록에 대응되는 블록들로 분류될 경우, 상기 제1부분 블록은 블록 단위로 대각을 구성하는 블록들에 순열 행렬들이 배열됨을 특징으로 하는 블록 LDPC 부호의 부호화 장치.
- 제49항에 있어서,상기 블록 단위로 대각을 구성하는 블록들에 배열되는 순열 행렬들은 항등 행렬임을 특징으로 하는 블록 LDPC 부호의 부호화 장치.
- 제50항에 있어서,상기 제1부분 블록으로 분류된 블록들중 상기 대각을 구성하는 항등 행렬이 배열된 블록들의 아래 블록들에는 순열 행렬들이 배열됨을 특징으로 하는 블록 LDPC 부호의 부호화 장치.
- 제51항에 있어서,상기 제2부분 블록으로 분류된 블록들중 마지막 블록에 순열 행렬이 배열됨을 특징으로 하는 블록 LDPC 부호의 부호화 장치.
- 제32항에 있어서,상기 정보 파트로 분류된 블록들은 제1부분 블록에 대응되는 블록들과 제2부분 블록에 대응되는 블록들로 분류되고, 상기 제1패러티 파트로 분류된 블록들은 제3부분 블록에 대응되는 블록들과 제4부분 블록에 대응되는 블록들로 분류되고, 상기 제2패러티 파트로 분류된 블록들은 제5부분 블록에 대응되는 블록들과 제6부분 블록에 대응되는 블록들로 분류되며,상기 제3부분 블록에 대응되는 블록들중 2개의 블록들에 순열 행렬이 대응되며, 상기 제3부분 블록에 대응되는 블록들중 상기 순열 행렬이 대응되는 2개의 블록들을 제외한 블록들에는 영 행렬이 대응되며, 상기 제4부분 블록에 대응되는 블록들중 1개의 블록에 순열 행렬이 대응되며, 상기 제6부분 블록에 대응되는 블록들중 1개의 블록에 순열 행렬이 대응되며, 상기 제6부분 블록에 대응되는 블록들중 상기 순열 행렬이 대응되는 1개의 블록을 제외한 블록들에는 영 행렬이 대응됨을 특징으로 하는 블록 LDPC 부호의 부호화 방법.
- 제53항에 있어서,상기 제3부분 블록에 대응되는 블록들중 2개의 블록들에 대응되는 순열 행렬들중 어느 한 순열 행렬은 항등 행렬임을 특징으로 하는 블록 LDPC 부호의 부호화 방법.
- 제32항에 있어서,상기 정보 파트의 웨이트가 불균일하도록 상기 정보 파트로 분류된 블록들에 순열 행렬이 배열됨을 특징으로 하는 블록 LDPC 부호의 부호화 방법.
- 제32항에 있어서,상기 정보 파트로 분류된 블록들중에서 순열 행렬이 배열되도록 결정된 블록들중 미리 설정한 차수 미만의 차수를 가지는 블록들에는 상기 블록 LDPC 부호의 팩터 그래프 상의 최소 사이클 길이가 미리 설정된 길이가 되도록 순열 행렬이 배열되고,상기 순열 행렬들이 배열되도록 결정된 블록들중 상기 설정 차수 이상의 차수를 가지는 블록들에는 랜덤하게 순열 행렬이 배열됨을 특징으로 하는 블록 LDPC 부호의 부호화 방법.
- 제32항에 있어서,상기 제2패러티 파트로 분류된 블록들이 제1부분 블록에 대응되는 블록들과 제2부분 블록에 대응되는 블록들로 분류될 경우, 상기 제1부분 블록은 블록 단위로 대각을 구성하는 블록들에 순열 행렬들이 배열됨을 특징으로 하는 블록 LDPC 부호의 부호화 방법.
- 제57항에 있어서,상기 블록 단위로 대각을 구성하는 블록들에 배열되는 순열 행렬들은 항등 행렬임을 특징으로 하는 블록 LDPC 부호의 부호화 방법.
- 제58항에 있어서,상기 제1부분 블록으로 분류된 블록들중 상기 대각을 구성하는 항등 행렬이 배열된 블록들의 아래 블록들에는 순열 행렬들이 배열됨을 특징으로 하는 블록 LDPC 부호의 부호화 방법.
- 제59항에 있어서,상기 제2부분 블록으로 분류된 블록들중 마지막 블록에 순열 행렬이 배열됨을 특징으로 하는 블록 LDPC 부호의 부호화 방법.
Priority Applications (14)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020030059206A KR100809619B1 (ko) | 2003-08-26 | 2003-08-26 | 이동 통신 시스템에서 블록 저밀도 패러티 검사 부호부호화/복호 장치 및 방법 |
EP04020337.4A EP1511177B1 (en) | 2003-08-26 | 2004-08-26 | Apparatus and method for coding/decoding block low density parity check code in a mobile communication system |
JP2006524576A JP4160617B2 (ja) | 2003-08-26 | 2004-08-26 | 移動通信システムにおけるブロック低密度パリティ検査符号の符号化/復号化装置及び方法 |
US10/926,932 US7313752B2 (en) | 2003-08-26 | 2004-08-26 | Apparatus and method for coding/decoding block low density parity check code in a mobile communication system |
RU2006109470/09A RU2316111C2 (ru) | 2003-08-26 | 2004-08-26 | Устройство и способ кодирования-декодирования блоковых кодов низкой плотности с контролем на четность в системе мобильной связи |
CA2531806A CA2531806C (en) | 2003-08-26 | 2004-08-26 | Apparatus and method for coding/decoding block low density parity check code in a mobile communication system |
CN201110074657.9A CN102164022B (zh) | 2003-08-26 | 2004-08-26 | 处理分块低密度奇偶校验码的系统和方法 |
CN2004800236822A CN1836394B (zh) | 2003-08-26 | 2004-08-26 | 在移动通信系统中编码/解码分块低密度奇偶校验码的装置和方法 |
AU2004302428A AU2004302428B2 (en) | 2003-08-26 | 2004-08-26 | Apparatus and method for coding/decoding block low density parity check code in a mobile communication system |
PCT/KR2004/002144 WO2005020500A1 (en) | 2003-08-26 | 2004-08-26 | Apparatus and method for coding/decoding block low density parity check code in a mobile communication system |
US11/831,688 US7962828B2 (en) | 2003-08-26 | 2007-07-31 | Apparatus and method for coding/decoding block low density parity check code in a mobile communication system |
JP2008044898A JP5219552B2 (ja) | 2003-08-26 | 2008-02-26 | 移動通信システムにおけるブロック低密度パリティ検査符号の符号化/復号化装置及び方法 |
US13/047,471 US8719683B2 (en) | 2003-08-26 | 2011-03-14 | Apparatus and method for coding/decoding block low density parity check code in a mobile communication system |
US14/256,288 US9319068B2 (en) | 2003-08-26 | 2014-04-18 | Apparatus and method for coding/decoding block low density parity check code in a mobile communication system |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020030059206A KR100809619B1 (ko) | 2003-08-26 | 2003-08-26 | 이동 통신 시스템에서 블록 저밀도 패러티 검사 부호부호화/복호 장치 및 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20050021108A KR20050021108A (ko) | 2005-03-07 |
KR100809619B1 true KR100809619B1 (ko) | 2008-03-05 |
Family
ID=36830604
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020030059206A KR100809619B1 (ko) | 2003-08-26 | 2003-08-26 | 이동 통신 시스템에서 블록 저밀도 패러티 검사 부호부호화/복호 장치 및 방법 |
Country Status (9)
Country | Link |
---|---|
US (4) | US7313752B2 (ko) |
EP (1) | EP1511177B1 (ko) |
JP (2) | JP4160617B2 (ko) |
KR (1) | KR100809619B1 (ko) |
CN (2) | CN1836394B (ko) |
AU (1) | AU2004302428B2 (ko) |
CA (1) | CA2531806C (ko) |
RU (1) | RU2316111C2 (ko) |
WO (1) | WO2005020500A1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20190021287A (ko) * | 2012-06-01 | 2019-03-05 | 한국전자통신연구원 | 지상파 클라우드 방송을 위한 ldpc 부호 |
Families Citing this family (148)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4224777B2 (ja) * | 2003-05-13 | 2009-02-18 | ソニー株式会社 | 復号方法および復号装置、並びにプログラム |
KR100809619B1 (ko) | 2003-08-26 | 2008-03-05 | 삼성전자주식회사 | 이동 통신 시스템에서 블록 저밀도 패러티 검사 부호부호화/복호 장치 및 방법 |
KR101009785B1 (ko) * | 2003-12-10 | 2011-01-19 | 삼성전자주식회사 | 불균일 반복 축적 부호 부호화/복호화 장치 및 방법 |
CN101924565B (zh) * | 2004-04-02 | 2014-10-15 | 苹果公司 | Ldpc编码器、解码器、系统及方法 |
AU2005239263B2 (en) * | 2004-04-28 | 2008-12-04 | Samsung Electronics Co., Ltd. | Apparatus and method for coding/decoding block low density parity check code with variable block length |
US7171603B2 (en) * | 2004-05-06 | 2007-01-30 | Motorola, Inc. | Method and apparatus for encoding and decoding data |
KR20050118056A (ko) * | 2004-05-12 | 2005-12-15 | 삼성전자주식회사 | 다양한 부호율을 갖는 Block LDPC 부호를 이용한이동 통신 시스템에서의 채널부호화 복호화 방법 및 장치 |
US7526717B2 (en) * | 2004-06-16 | 2009-04-28 | Samsung Electronics Co., Ltd. | Apparatus and method for coding and decoding semi-systematic block low density parity check codes |
US7581157B2 (en) * | 2004-06-24 | 2009-08-25 | Lg Electronics Inc. | Method and apparatus of encoding and decoding data using low density parity check code in a wireless communication system |
US7346832B2 (en) * | 2004-07-21 | 2008-03-18 | Qualcomm Incorporated | LDPC encoding methods and apparatus |
US7395490B2 (en) | 2004-07-21 | 2008-07-01 | Qualcomm Incorporated | LDPC decoding methods and apparatus |
WO2006016209A1 (en) * | 2004-08-05 | 2006-02-16 | Nokia Corporation | Irregularly structured, low denisty parity check codes |
KR101208546B1 (ko) * | 2004-08-09 | 2012-12-05 | 엘지전자 주식회사 | 저밀도 패리티 체크 행렬을 이용한 부호화 및 복호화 방법 |
US7143333B2 (en) * | 2004-08-09 | 2006-11-28 | Motorola, Inc. | Method and apparatus for encoding and decoding data |
EP1626505B1 (en) * | 2004-08-10 | 2011-03-09 | Samsung Electronics Co., Ltd. | Apparatus and method for encoding and decoding a block low density parity check code |
US7506238B2 (en) * | 2004-08-13 | 2009-03-17 | Texas Instruments Incorporated | Simplified LDPC encoding for digital communications |
EP1628401A1 (en) * | 2004-08-16 | 2006-02-22 | Samsung Electronics Co., Ltd. | Apparatus and method for coding/decoding block low density parity check code with variable block length |
KR100612047B1 (ko) * | 2004-09-09 | 2006-08-14 | 한국전자통신연구원 | 성장 네트워크 모델을 이용한 엘디피시 부호의 형성방법 |
KR100684168B1 (ko) * | 2004-12-09 | 2007-02-20 | 한국전자통신연구원 | 최적붙임방법을 이용한 다중 부호율 ldpc 부호의디자인 방법 |
US7934140B2 (en) | 2004-09-17 | 2011-04-26 | Lg Electronics Inc. | Method of encoding and decoding using LDPC code |
KR101065693B1 (ko) * | 2004-09-17 | 2011-09-19 | 엘지전자 주식회사 | Ldpc 코드를 이용한 부호화, 복호화 방법 및 부호화또는 복호화를 위한 ldpc 코드 생성 방법 |
JP2008515342A (ja) * | 2004-10-01 | 2008-05-08 | トムソン ライセンシング | 低密度パリティ検査(ldpc)復号器 |
US7752521B2 (en) * | 2004-10-12 | 2010-07-06 | Nortel Networks Limited | Low density parity check (LDPC) code |
US7996746B2 (en) | 2004-10-12 | 2011-08-09 | Nortel Networks Limited | Structured low-density parity-check (LDPC) code |
KR100913876B1 (ko) * | 2004-12-01 | 2009-08-26 | 삼성전자주식회사 | 저밀도 패리티 검사 부호의 생성 방법 및 장치 |
CN100583651C (zh) | 2004-12-22 | 2010-01-20 | Lg电子株式会社 | 用于使用信道代码解码的装置和方法 |
CN100486150C (zh) * | 2005-01-23 | 2009-05-06 | 中兴通讯股份有限公司 | 基于非正则低密度奇偶校验码的编译码器及其生成方法 |
KR20060097503A (ko) | 2005-03-11 | 2006-09-14 | 삼성전자주식회사 | 저밀도 패리티 검사 부호를 사용하는 통신 시스템에서 채널인터리빙/디인터리빙 장치 및 그 제어 방법 |
KR20060108959A (ko) * | 2005-04-13 | 2006-10-19 | 삼성전자주식회사 | 블록단위의 저밀도 패리티 체크 행렬 생성 방법 및 장치와그 기록매체 |
US8010870B2 (en) * | 2005-04-25 | 2011-08-30 | Sony Corporation | Coding apparatus and coding method |
DE602006011240D1 (de) | 2005-06-21 | 2010-02-04 | Samsung Electronics Co Ltd | Vorrichtung und Methode zum Übermitteln/Empfangen von Daten in einem Mehrantennenkommunikationssystem unter Verwendung eines strukturierten Low Density Parity Check (LDPC) Codes |
US7499490B2 (en) * | 2005-06-24 | 2009-03-03 | California Institute Of Technology | Encoders for block-circulant LDPC codes |
KR20060135451A (ko) * | 2005-06-25 | 2006-12-29 | 삼성전자주식회사 | 저밀도 패리티 검사 행렬 부호화 방법 및 장치 |
KR100941680B1 (ko) | 2005-07-01 | 2010-02-12 | 삼성전자주식회사 | 준순환 저밀도 패리티 검사 부호의 생성 방법 및 장치 |
US7657816B2 (en) * | 2005-07-13 | 2010-02-02 | Leanics Corporation | Low-complexity hybrid LDPC code encoder |
US7559008B1 (en) * | 2005-10-03 | 2009-07-07 | Maxtor Corporation | Nested LDPC encoders and decoder |
KR100809616B1 (ko) | 2005-10-19 | 2008-03-05 | 삼성전자주식회사 | 가변 블록 길이를 가지는 블록 저밀도 패리티 검사 부호부호화/복호 장치 및 방법 |
KR20070063851A (ko) | 2005-12-15 | 2007-06-20 | 삼성전자주식회사 | 패리티 검사 행렬, 패리티 검사 행렬 생성 방법, 인코딩방법 및 에러 정정 장치 |
JP4558638B2 (ja) * | 2005-12-15 | 2010-10-06 | 富士通株式会社 | 符号器および復号器 |
WO2007075043A2 (en) * | 2005-12-27 | 2007-07-05 | Lg Electronics Inc. | Methods and apparatuses for decoding or encoding using channel code or ldpc |
WO2007075106A1 (en) * | 2005-12-29 | 2007-07-05 | Intel Corporation | Fast low-density parity-check code encoder |
CN100438394C (zh) * | 2006-01-12 | 2008-11-26 | 北京大学 | 非规则置换矩阵ldpc码的构造方法及装置 |
US20070180344A1 (en) * | 2006-01-31 | 2007-08-02 | Jacobsen Eric A | Techniques for low density parity check for forward error correction in high-data rate transmission |
KR100899738B1 (ko) * | 2006-02-02 | 2009-05-27 | 삼성전자주식회사 | 노드 메모리 기반의 ldpc 복호기 및 복호방법 |
US20070198905A1 (en) * | 2006-02-03 | 2007-08-23 | Nokia Corporation | Transmitter for a communications network |
KR100933139B1 (ko) | 2006-02-22 | 2009-12-21 | 삼성전자주식회사 | 통신 시스템에서 신호 수신 장치 및 방법 |
US7657821B1 (en) * | 2006-05-09 | 2010-02-02 | Cisco Technology, Inc. | Error detecting code for multi-character, multi-lane, multi-level physical transmission |
US8020062B2 (en) | 2006-06-15 | 2011-09-13 | Samsung Electronics Co., Ltd. | Apparatus and method of encoding/decoding block low density parity check codes in a communication system |
KR101154995B1 (ko) * | 2006-07-14 | 2012-06-15 | 엘지전자 주식회사 | Ldpc 부호화를 수행하는 방법 |
JP4856605B2 (ja) * | 2006-08-31 | 2012-01-18 | パナソニック株式会社 | 符号化方法、符号化装置、及び送信装置 |
US8108758B2 (en) | 2006-09-22 | 2012-01-31 | Mcgill University | Stochastic decoding of LDPC codes |
KR101311634B1 (ko) * | 2006-10-09 | 2013-09-26 | 엘지전자 주식회사 | 무선 통신 시스템의 부호어 생성 방법 |
US8117514B2 (en) | 2006-11-13 | 2012-02-14 | Qualcomm Incorporated | Methods and apparatus for encoding data in a communication network |
US8271851B2 (en) | 2006-11-13 | 2012-09-18 | France Telecom | Encoding and decoding a data signal as a function of a correcting code |
KR101433375B1 (ko) * | 2006-12-04 | 2014-08-29 | 삼성전자주식회사 | 통신 시스템에서 블록 저밀도 패리티 검사 부호부호화/복호 장치 및 방법 |
US7913149B2 (en) * | 2006-12-20 | 2011-03-22 | Lsi Corporation | Low complexity LDPC encoding algorithm |
JP5231453B2 (ja) * | 2007-01-24 | 2013-07-10 | クゥアルコム・インコーポレイテッド | 可変サイズのパケットのldpc符号化及び復号化 |
US8261155B2 (en) | 2007-03-09 | 2012-09-04 | Qualcomm Incorporated | Methods and apparatus for encoding and decoding low density parity check (LDPC) codes |
KR100975696B1 (ko) | 2007-04-05 | 2010-08-12 | 삼성전자주식회사 | 통신 시스템에서 부호화 장치 및 방법 |
JP4788650B2 (ja) * | 2007-04-27 | 2011-10-05 | ソニー株式会社 | Ldpc復号装置およびその復号方法、並びにプログラム |
KR20080102902A (ko) * | 2007-05-22 | 2008-11-26 | 삼성전자주식회사 | 가변 부호화율을 가지는 ldpc 부호 설계 방법, 장치 및그 정보 저장 매체 |
US8117523B2 (en) * | 2007-05-23 | 2012-02-14 | California Institute Of Technology | Rate-compatible protograph LDPC code families with linear minimum distance |
TW200906073A (en) * | 2007-07-31 | 2009-02-01 | Univ Nat Chiao Tung | Calculation method applied to Low Density Parity check Code (LDPC) decoder and circuit thereof |
US8196010B1 (en) * | 2007-08-17 | 2012-06-05 | Marvell International, Ltd. | Generic encoder for low-density parity-check (LDPC) codes |
JP4487212B2 (ja) * | 2007-10-19 | 2010-06-23 | ソニー株式会社 | 復号装置および方法、送受信システム、受信装置および方法、並びにプログラム |
US8301963B2 (en) * | 2007-10-23 | 2012-10-30 | Spansion Llc | Low-density parity-check code based error correction for memory device |
US8219876B2 (en) | 2007-10-24 | 2012-07-10 | Core Wireless Licensing, S.a.r.l. | Method, apparatus, computer program product and device providing semi-parallel low density parity check decoding using a block structured parity check matrix |
KR101447751B1 (ko) * | 2007-11-19 | 2014-10-13 | 삼성전자주식회사 | 블록 저밀도 패리티 검사 부호를 사용하는 통신 시스템에서패리티 검사 행렬 생성 장치 및 방법 |
TWI390856B (zh) * | 2007-11-26 | 2013-03-21 | Sony Corp | Data processing device and data processing method |
US8473824B1 (en) * | 2008-09-08 | 2013-06-25 | Marvell International Ltd. | Quasi-cyclic low-density parity-check (QC-LDPC) encoder |
KR101502624B1 (ko) * | 2007-12-06 | 2015-03-17 | 삼성전자주식회사 | 저밀도 패리티 검사 부호를 사용하는 통신 시스템에서 채널 부호화/복호화 방법 및 장치 |
US8429486B2 (en) | 2007-12-13 | 2013-04-23 | Nec Corporation | Decoding device, data storage device, data communication system, and decoding method |
KR100949519B1 (ko) | 2007-12-18 | 2010-03-24 | 한국전자통신연구원 | 낮은 복잡도 및 고속 복호를 위한 패리티 검사행렬 생성방법과, 그를 이용한 저밀도 패리티 검사 부호의 부호화장치 및 그 방법 |
KR101445080B1 (ko) * | 2008-02-12 | 2014-09-29 | 삼성전자 주식회사 | 하이브리드 자동 반복 요구 방식을 사용하는 통신 시스템에서 신호 송신 방법 및 장치 |
CN103138768B (zh) * | 2008-02-18 | 2016-06-15 | 三星电子株式会社 | 编码和解码通信系统中的信道的设备和方法 |
KR101503058B1 (ko) * | 2008-02-26 | 2015-03-18 | 삼성전자주식회사 | 저밀도 패리티 검사 부호를 사용하는 통신 시스템에서의 채널 부호화/복호화 방법 및 장치 |
CN101272223B (zh) * | 2008-04-30 | 2011-04-20 | 中兴通讯股份有限公司 | 一种低密度生成矩阵码的译码方法及装置 |
CN101286819B (zh) * | 2008-05-07 | 2010-05-12 | 中兴通讯股份有限公司 | 一种数据接收方法及装置 |
KR20090117580A (ko) | 2008-05-08 | 2009-11-12 | 엘지전자 주식회사 | 부호어의 생성 방법 |
US8370711B2 (en) | 2008-06-23 | 2013-02-05 | Ramot At Tel Aviv University Ltd. | Interruption criteria for block decoding |
WO2010001565A1 (ja) * | 2008-07-04 | 2010-01-07 | 三菱電機株式会社 | 検査行列生成装置、検査行列生成方法、検査行列生成プログラム、送信装置、受信装置及び通信システム |
WO2010006430A1 (en) * | 2008-07-15 | 2010-01-21 | The Royal Institution For The | Decoding of linear codes with parity check matrix |
US8443033B2 (en) * | 2008-08-04 | 2013-05-14 | Lsi Corporation | Variable node processing unit |
CN101686061A (zh) * | 2008-09-27 | 2010-03-31 | 松下电器产业株式会社 | 构造低密度奇偶校验码的方法及发送/接收装置和系统 |
JP5320964B2 (ja) * | 2008-10-08 | 2013-10-23 | ソニー株式会社 | サイクリックシフト装置、サイクリックシフト方法、ldpc復号装置、テレビジョン受像機、及び、受信システム |
US8612823B2 (en) * | 2008-10-17 | 2013-12-17 | Intel Corporation | Encoding of LDPC codes using sub-matrices of a low density parity check matrix |
TWI383617B (zh) * | 2008-10-31 | 2013-01-21 | Ind Tech Res Inst | 具排列架構之無線通訊方法及系統 |
CN101442318B (zh) * | 2008-11-06 | 2012-04-25 | 上海交通大学 | 基于近似下三角结构校验矩阵的低时延ira码编码器 |
CN102301603B (zh) * | 2009-02-06 | 2014-08-06 | 马维尔西班牙有限责任公司 | 使用ldpc准循环码进行编码和解码 |
JP4898858B2 (ja) * | 2009-03-02 | 2012-03-21 | パナソニック株式会社 | 符号化器、復号化器及び符号化方法 |
JP5344228B2 (ja) * | 2009-03-26 | 2013-11-20 | ソニー株式会社 | 受信装置及び方法、プログラム、並びに受信システム |
US8407555B2 (en) * | 2009-03-30 | 2013-03-26 | Broadcom Corporation | LDPC codes robust to non-stationary narrowband ingress noise |
US8464123B2 (en) | 2009-05-07 | 2013-06-11 | Ramot At Tel Aviv University Ltd. | Matrix structure for block encoding |
TWI427936B (zh) * | 2009-05-29 | 2014-02-21 | Sony Corp | 接收設備,接收方法,程式,及接收系統 |
US8677209B2 (en) * | 2009-11-19 | 2014-03-18 | Lsi Corporation | Subwords coding using different encoding/decoding matrices |
US8359515B2 (en) * | 2009-12-02 | 2013-01-22 | Lsi Corporation | Forward substitution for error-correction encoding and the like |
US8443257B1 (en) | 2010-02-01 | 2013-05-14 | Sk Hynix Memory Solutions Inc. | Rate-scalable, multistage quasi-cyclic LDPC coding |
US8448041B1 (en) * | 2010-02-01 | 2013-05-21 | Sk Hynix Memory Solutions Inc. | Multistage LDPC encoding |
US8572463B2 (en) * | 2010-02-01 | 2013-10-29 | Sk Hynix Memory Solutions Inc. | Quasi-cyclic LDPC encoding and decoding for non-integer multiples of circulant size |
US8504894B1 (en) | 2010-03-04 | 2013-08-06 | Sk Hynix Memory Solutions Inc. | Systematic encoding for non-full row rank, quasi-cyclic LDPC parity check matrices |
US8443249B2 (en) * | 2010-04-26 | 2013-05-14 | Lsi Corporation | Systems and methods for low density parity check data encoding |
US8527831B2 (en) * | 2010-04-26 | 2013-09-03 | Lsi Corporation | Systems and methods for low density parity check data decoding |
US8381065B2 (en) * | 2010-10-01 | 2013-02-19 | Nec Laboratories America, Inc. | Modified progressive edge-growth LDPC codes for ultra-high-speed serial optical transport |
JP5434890B2 (ja) * | 2010-11-18 | 2014-03-05 | 株式会社Jvcケンウッド | 符号化装置、符号化方法、プログラム |
KR20120071511A (ko) * | 2010-12-23 | 2012-07-03 | 한국전자통신연구원 | 이동통신 시스템의 데이터 레이트 매칭 방법 및 장치 |
KR101702358B1 (ko) | 2011-01-06 | 2017-02-03 | 삼성전자주식회사 | 저밀도 패리티 검사 코드를 사용하는 통신 시스템에서의 채널 부호화/복호화 방법 및 장치 |
KR20120088369A (ko) * | 2011-01-31 | 2012-08-08 | 삼성전자주식회사 | 방송 및 통신시스템에서 송?수신 방법 및 장치 |
KR101772008B1 (ko) * | 2011-03-03 | 2017-09-05 | 삼성전자주식회사 | 통신 및 방송시스템에서 송수신 방법 및 장치 |
KR101865068B1 (ko) * | 2011-03-30 | 2018-06-08 | 삼성전자주식회사 | 저밀도 패리티 검사 부호를 사용하는 시스템에서 신호 맵핑/디맵핑 장치 및 방법 |
EP2506440A1 (en) * | 2011-03-30 | 2012-10-03 | Samsung Electronics Co., Ltd. | Apparatus and method for mapping and demapping signals in a communication system using a low density parity check code |
JP5637393B2 (ja) * | 2011-04-28 | 2014-12-10 | ソニー株式会社 | データ処理装置、及び、データ処理方法 |
EP2525497A1 (en) | 2011-05-18 | 2012-11-21 | Panasonic Corporation | Bit-interleaved coding and modulation (BICM) with quasi-cyclic LDPC codes |
DE102011078645A1 (de) * | 2011-07-05 | 2013-01-10 | Robert Bosch Gmbh | Verfahren zum sicheren Prüfen eines Codes |
CN102255693B (zh) * | 2011-07-18 | 2014-01-29 | 国网信息通信有限公司 | 用于电力线通信的纠错编码方法 |
KR101791477B1 (ko) * | 2011-10-10 | 2017-10-30 | 삼성전자주식회사 | 통신/방송 시스템에서 데이터 송수신 장치 및 방법 |
KR101922990B1 (ko) * | 2011-11-11 | 2018-11-28 | 삼성전자주식회사 | 멀티미디어 통신 시스템에서 준순환 저밀도 패리티 검사 부호 송/수신 장치 및 방법 |
JP5665725B2 (ja) * | 2011-12-13 | 2015-02-04 | 株式会社東芝 | 符号化装置及びこれを用いた半導体メモリシステム |
EP2916461B1 (en) | 2012-11-05 | 2019-08-28 | Mitsubishi Electric Corporation | Encoding method for qc-ldpc codes |
EP2957038B1 (en) * | 2013-02-13 | 2020-06-10 | Qualcomm Incorporated | Design for lifted ldpc codes having high parallelism, low error floor, and simple encoding principle |
US8930792B2 (en) * | 2013-02-14 | 2015-01-06 | Lsi Corporation | Systems and methods for distributed low density parity check decoding |
WO2014178300A1 (ja) * | 2013-05-02 | 2014-11-06 | ソニー株式会社 | データ処理装置、及びデータ処理方法 |
AU2014260826C1 (en) * | 2013-05-02 | 2022-07-07 | Sony Corporation | Data processing device and data processing method |
US9838037B2 (en) * | 2013-05-02 | 2017-12-05 | Sony Corporation | Data processing device and data processing method |
US20160173229A1 (en) * | 2013-08-05 | 2016-06-16 | Lg Electronics Inc. | Method and device for receiving signals in wireless access system |
US9104589B1 (en) * | 2013-10-16 | 2015-08-11 | L-3 Communications Corp. | Decoding vectors encoded with a linear block forward error correction code having a parity check matrix with multiple distinct pattern regions |
KR102254102B1 (ko) * | 2015-01-23 | 2021-05-20 | 삼성전자주식회사 | 메모리 시스템 및 메모리 시스템의 동작 방법 |
US10404284B1 (en) | 2015-07-21 | 2019-09-03 | L-3 Communications Corp. | Parallel-to-parallel conversion and reordering of a block of data elements |
US10382064B2 (en) * | 2015-10-13 | 2019-08-13 | SK Hynix Inc. | Efficient LDPC encoder for irregular code |
US10784901B2 (en) | 2015-11-12 | 2020-09-22 | Qualcomm Incorporated | Puncturing for structured low density parity check (LDPC) codes |
US10129178B1 (en) | 2015-12-02 | 2018-11-13 | L-3 Communications Corp. | Combining and processing as a whole portions of a ordered segment of data elements split between two communications channels |
US10635909B2 (en) * | 2015-12-30 | 2020-04-28 | Texas Instruments Incorporated | Vehicle control with efficient iterative triangulation |
WO2017123273A1 (en) * | 2016-01-14 | 2017-07-20 | Intel IP Corporation | Informationally efficient error correction coding |
JP6699738B2 (ja) * | 2016-01-29 | 2020-05-27 | 日本電気株式会社 | 情報処理装置、情報処理方法、及び、コンピュータプログラム |
US10469104B2 (en) | 2016-06-14 | 2019-11-05 | Qualcomm Incorporated | Methods and apparatus for compactly describing lifted low-density parity-check (LDPC) codes |
EP3487095B1 (en) * | 2016-07-15 | 2021-03-31 | Sharp Kabushiki Kaisha | Transmission device, reception device and communication method |
TWI602188B (zh) * | 2017-01-03 | 2017-10-11 | 慧榮科技股份有限公司 | 用來於記憶裝置中進行資料管理之方法以及記憶裝置及其控制器 |
US10340949B2 (en) * | 2017-02-06 | 2019-07-02 | Qualcomm Incorporated | Multiple low density parity check (LDPC) base graph design |
KR102348466B1 (ko) * | 2017-03-30 | 2022-01-10 | 삼성전자 주식회사 | 통신 또는 방송 시스템에서 채널 부호화/복호화 방법 및 장치 |
US10484134B2 (en) | 2017-03-30 | 2019-11-19 | Samsung Electronics Co., Ltd. | Apparatus and method for channel encoding/decoding in communication or broadcasting system |
CN118473421A (zh) | 2017-05-05 | 2024-08-09 | 华为技术有限公司 | 信息处理的方法、通信装置 |
US10312939B2 (en) | 2017-06-10 | 2019-06-04 | Qualcomm Incorporated | Communication techniques involving pairwise orthogonality of adjacent rows in LPDC code |
CN110754042B (zh) | 2017-06-15 | 2024-06-04 | 华为技术有限公司 | 信息处理的方法和通信装置 |
CN118473422A (zh) | 2017-06-27 | 2024-08-09 | 华为技术有限公司 | 信息处理的方法、装置和通信设备 |
EP3718216A1 (en) | 2017-12-15 | 2020-10-07 | Huawei Technologies Co., Ltd. | Design of base parity-check matrices for ldpc codes that have subsets of orthogonal rows |
KR102523059B1 (ko) * | 2018-04-18 | 2023-04-19 | 에스케이하이닉스 주식회사 | 에러 정정 회로 및 그것을 포함하는 메모리 시스템 |
US10886944B2 (en) * | 2018-09-24 | 2021-01-05 | National Chiao Tung University | Low-density parity-check code scaling method |
RU2708349C1 (ru) * | 2019-06-03 | 2019-12-05 | Акционерное общество "Концерн "Созвездие" | Способ передачи данных на основе кодов с низкой плотностью проверок на четность |
CN112671504A (zh) * | 2019-10-15 | 2021-04-16 | 普天信息技术有限公司 | 5g nr标准的ldpc编码的实现方法和装置 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008003001A (ja) * | 2006-06-23 | 2008-01-10 | Sumika Chemical Analysis Service Ltd | 導電体の溶断試験方法 |
Family Cites Families (22)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB2156555B (en) | 1984-03-24 | 1988-03-09 | Philips Nv | Error correction of data symbols |
US6304991B1 (en) | 1998-12-04 | 2001-10-16 | Qualcomm Incorporated | Turbo code interleaver using linear congruential sequence |
FR2799592B1 (fr) | 1999-10-12 | 2003-09-26 | Thomson Csf | Procede de construction et de codage simple et systematique de codes ldpc |
ATE414349T1 (de) * | 1999-12-20 | 2008-11-15 | Research In Motion Ltd | Hybrid-wiederholungsaufforderungsystem und - verfahren |
US6539367B1 (en) * | 2000-05-26 | 2003-03-25 | Agere Systems Inc. | Methods and apparatus for decoding of general codes on probability dependency graphs |
KR20100046063A (ko) | 2000-06-16 | 2010-05-04 | 어웨어, 인크. | Ldpc 코드형 변조를 위한 시스템 및 방법 |
US7000177B1 (en) * | 2000-06-28 | 2006-02-14 | Marvell International Ltd. | Parity check matrix and method of forming thereof |
US7072417B1 (en) * | 2000-06-28 | 2006-07-04 | Marvell International Ltd. | LDPC encoder and method thereof |
US6567465B2 (en) | 2001-05-21 | 2003-05-20 | Pc Tel Inc. | DSL modem utilizing low density parity check codes |
US6633856B2 (en) | 2001-06-15 | 2003-10-14 | Flarion Technologies, Inc. | Methods and apparatus for decoding LDPC codes |
US6938196B2 (en) | 2001-06-15 | 2005-08-30 | Flarion Technologies, Inc. | Node processors for use in parity check decoders |
US6789227B2 (en) * | 2001-07-05 | 2004-09-07 | International Business Machines Corporation | System and method for generating low density parity check codes using bit-filling |
US6895547B2 (en) * | 2001-07-11 | 2005-05-17 | International Business Machines Corporation | Method and apparatus for low density parity check encoding of data |
US7000167B2 (en) | 2001-08-01 | 2006-02-14 | International Business Machines Corporation | Decoding low density parity check codes |
KR100848779B1 (ko) | 2001-08-27 | 2008-07-28 | 엘지전자 주식회사 | 반복 복호기에서 두 가지 레벨 이상의 복호능력 표시방법 |
US7178080B2 (en) * | 2002-08-15 | 2007-02-13 | Texas Instruments Incorporated | Hardware-efficient low density parity check code for digital communications |
US6961888B2 (en) * | 2002-08-20 | 2005-11-01 | Flarion Technologies, Inc. | Methods and apparatus for encoding LDPC codes |
CN1185796C (zh) * | 2002-11-15 | 2005-01-19 | 清华大学 | 改进的非规则低密度奇偶校验码纠错译码方法 |
US7162684B2 (en) * | 2003-01-27 | 2007-01-09 | Texas Instruments Incorporated | Efficient encoder for low-density-parity-check codes |
JP4163023B2 (ja) * | 2003-02-28 | 2008-10-08 | 三菱電機株式会社 | 検査行列生成方法および検査行列生成装置 |
US7139959B2 (en) * | 2003-03-24 | 2006-11-21 | Texas Instruments Incorporated | Layered low density parity check decoding for digital communications |
KR100809619B1 (ko) * | 2003-08-26 | 2008-03-05 | 삼성전자주식회사 | 이동 통신 시스템에서 블록 저밀도 패러티 검사 부호부호화/복호 장치 및 방법 |
-
2003
- 2003-08-26 KR KR1020030059206A patent/KR100809619B1/ko active IP Right Grant
-
2004
- 2004-08-26 JP JP2006524576A patent/JP4160617B2/ja not_active Expired - Lifetime
- 2004-08-26 CA CA2531806A patent/CA2531806C/en not_active Expired - Lifetime
- 2004-08-26 RU RU2006109470/09A patent/RU2316111C2/ru active
- 2004-08-26 WO PCT/KR2004/002144 patent/WO2005020500A1/en active Application Filing
- 2004-08-26 AU AU2004302428A patent/AU2004302428B2/en not_active Expired
- 2004-08-26 CN CN2004800236822A patent/CN1836394B/zh not_active Expired - Lifetime
- 2004-08-26 US US10/926,932 patent/US7313752B2/en active Active
- 2004-08-26 EP EP04020337.4A patent/EP1511177B1/en not_active Expired - Lifetime
- 2004-08-26 CN CN201110074657.9A patent/CN102164022B/zh not_active Expired - Lifetime
-
2007
- 2007-07-31 US US11/831,688 patent/US7962828B2/en active Active
-
2008
- 2008-02-26 JP JP2008044898A patent/JP5219552B2/ja not_active Expired - Lifetime
-
2011
- 2011-03-14 US US13/047,471 patent/US8719683B2/en active Active
-
2014
- 2014-04-18 US US14/256,288 patent/US9319068B2/en not_active Expired - Lifetime
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008003001A (ja) * | 2006-06-23 | 2008-01-10 | Sumika Chemical Analysis Service Ltd | 導電体の溶断試験方法 |
Non-Patent Citations (1)
Title |
---|
공개번호 특2003-0018281 |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20190021287A (ko) * | 2012-06-01 | 2019-03-05 | 한국전자통신연구원 | 지상파 클라우드 방송을 위한 ldpc 부호 |
KR102052727B1 (ko) | 2012-06-01 | 2019-12-10 | 한국전자통신연구원 | 지상파 클라우드 방송을 위한 ldpc 부호 |
US10715179B2 (en) | 2012-06-01 | 2020-07-14 | Electronics And Telecommunications Research Institute | Low density parity check code for terrestrial cloud broadcast |
Also Published As
Publication number | Publication date |
---|---|
US8719683B2 (en) | 2014-05-06 |
EP1511177B1 (en) | 2018-06-06 |
AU2004302428B2 (en) | 2008-02-07 |
CA2531806A1 (en) | 2005-03-03 |
CN1836394B (zh) | 2011-05-25 |
JP5219552B2 (ja) | 2013-06-26 |
CA2531806C (en) | 2014-04-08 |
US20140344639A1 (en) | 2014-11-20 |
KR20050021108A (ko) | 2005-03-07 |
US7962828B2 (en) | 2011-06-14 |
AU2004302428A1 (en) | 2005-03-03 |
EP1511177A2 (en) | 2005-03-02 |
US7313752B2 (en) | 2007-12-25 |
US9319068B2 (en) | 2016-04-19 |
CN102164022B (zh) | 2017-05-10 |
RU2006109470A (ru) | 2006-07-10 |
US20050050435A1 (en) | 2005-03-03 |
CN1836394A (zh) | 2006-09-20 |
JP4160617B2 (ja) | 2008-10-01 |
EP1511177A3 (en) | 2006-07-26 |
WO2005020500A1 (en) | 2005-03-03 |
RU2316111C2 (ru) | 2008-01-27 |
US20070283221A1 (en) | 2007-12-06 |
JP2007503755A (ja) | 2007-02-22 |
US20110167315A1 (en) | 2011-07-07 |
JP2008172824A (ja) | 2008-07-24 |
CN102164022A (zh) | 2011-08-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100809619B1 (ko) | 이동 통신 시스템에서 블록 저밀도 패러티 검사 부호부호화/복호 장치 및 방법 | |
KR100678176B1 (ko) | 가변 블록 길이를 가지는 블록 저밀도 패리티 검사 부호부호화/복호 장치 및 방법 | |
KR100678175B1 (ko) | 가변 블록 길이를 가지는 블록 저밀도 패리티 검사 부호부호화/복호 장치 및 방법 | |
KR100809616B1 (ko) | 가변 블록 길이를 가지는 블록 저밀도 패리티 검사 부호부호화/복호 장치 및 방법 | |
KR100713371B1 (ko) | 블록 저밀도 패리티 검사 부호 부호화/복호 장치 및 방법 | |
KR100913876B1 (ko) | 저밀도 패리티 검사 부호의 생성 방법 및 장치 | |
KR100739510B1 (ko) | 반구조적 블록 저밀도 패리티 검사 부호 부호화/복호 장치및 방법 | |
CN107370490B (zh) | 结构化ldpc的编码、译码方法及装置 | |
KR20050118056A (ko) | 다양한 부호율을 갖는 Block LDPC 부호를 이용한이동 통신 시스템에서의 채널부호화 복호화 방법 및 장치 | |
KR20060016059A (ko) | 가변 블록 길이를 가지는 블록 저밀도 패리티 검사 부호부호화/복호 장치 및 방법 | |
KR100941680B1 (ko) | 준순환 저밀도 패리티 검사 부호의 생성 방법 및 장치 | |
KR20060016061A (ko) | 가변 블록 길이를 가지는 블록 저밀도 패리티 검사 부호부호화/복호 장치 및 방법 | |
KR101447751B1 (ko) | 블록 저밀도 패리티 검사 부호를 사용하는 통신 시스템에서패리티 검사 행렬 생성 장치 및 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20130130 Year of fee payment: 6 |
|
FPAY | Annual fee payment |
Payment date: 20140128 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20150129 Year of fee payment: 8 |
|
FPAY | Annual fee payment |
Payment date: 20160128 Year of fee payment: 9 |
|
FPAY | Annual fee payment |
Payment date: 20170125 Year of fee payment: 10 |
|
FPAY | Annual fee payment |
Payment date: 20180130 Year of fee payment: 11 |
|
FPAY | Annual fee payment |
Payment date: 20190130 Year of fee payment: 12 |