Nothing Special   »   [go: up one dir, main page]

JPS6130783B2 - - Google Patents

Info

Publication number
JPS6130783B2
JPS6130783B2 JP8298678A JP8298678A JPS6130783B2 JP S6130783 B2 JPS6130783 B2 JP S6130783B2 JP 8298678 A JP8298678 A JP 8298678A JP 8298678 A JP8298678 A JP 8298678A JP S6130783 B2 JPS6130783 B2 JP S6130783B2
Authority
JP
Japan
Prior art keywords
signal
circuit
stereo
output
signals
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP8298678A
Other languages
Japanese (ja)
Other versions
JPS5510251A (en
Inventor
Isao Akitake
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP8298678A priority Critical patent/JPS5510251A/en
Publication of JPS5510251A publication Critical patent/JPS5510251A/en
Publication of JPS6130783B2 publication Critical patent/JPS6130783B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04HBROADCAST COMMUNICATION
    • H04H20/00Arrangements for broadcast or for distribution combined with broadcast
    • H04H20/86Arrangements characterised by the broadcast information itself
    • H04H20/88Stereophonic broadcast systems

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Stereo-Broadcasting Methods (AREA)

Description

【発明の詳細な説明】 本発明は、AMステレオ伝送方式として公知の
モトローラ方式によるステレオ信号の復調回路に
関する。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to a stereo signal demodulation circuit using the Motorola system, which is known as an AM stereo transmission system.

ラジオ放送などによつてステレオ信号を伝送す
る場合には、普通の受像機(つまりステレオ方式
になつていない)でも放送の受信が可能なように
両立性をもたせた信号伝送方式による必要があ
る。そこで、左チヤンネル(以下、Lチヤンネル
という)と右チヤンネル(以下、Rチヤンネルと
いう)の信号から差成分信号(以下、L−Rとい
う)と和成分信号(以下、L+Rという)を合成
し、これらL−RとL+Rの信号を伝送するよう
にしているのが通例である。
When transmitting stereo signals through radio broadcasts, etc., it is necessary to use a signal transmission method that is compatible so that even ordinary receivers (that is, those not equipped with a stereo system) can receive the broadcast. Therefore, a difference component signal (hereinafter referred to as LR) and a sum component signal (hereinafter referred to as L+R) are synthesized from the left channel (hereinafter referred to as L channel) and right channel (hereinafter referred to as R channel) signals. Usually, LR and L+R signals are transmitted.

このようなステレオ信号をAMで伝送する方式
の一つとして、搬送波をステレオ和(L+R)信
号で振幅変調し、ステレオ差(L−R)信号で位
相変調し、これによりステレオ信号の伝送を行な
うようにした振幅一角度変調方式のものが、いわ
ゆるモトローラ方式として知られている。
One method for transmitting such stereo signals using AM is to amplitude-modulate the carrier wave with a stereo sum (L+R) signal and phase-modulate it with a stereo difference (L-R) signal, thereby transmitting the stereo signal. This amplitude one-angle modulation method is known as the so-called Motorola method.

このモトローラ方式によるAMステレオ信号の
発生機構の一例について説明する。第1図はその
送信部の構成を示したもので、1は般送波発振
器、2はπ/2移相回路、3,4は平衡変調回
路、5は加算回路、6はマトリツクス回路、7は
ステレオ識別信号発振器、8はLチヤンネル入力
端子、9はRチヤンネル入力端子、10は差信号
出力端子、11は和信号出力端子、12は振幅抑
圧回路、13はAM変調回路、14はアンテナで
ある。
An example of an AM stereo signal generation mechanism using this Motorola system will be explained. Figure 1 shows the configuration of the transmitting section, where 1 is a general transmission oscillator, 2 is a π/2 phase shift circuit, 3 and 4 are balanced modulation circuits, 5 is an adder circuit, 6 is a matrix circuit, and 7 is a stereo identification signal oscillator, 8 is an L channel input terminal, 9 is an R channel input terminal, 10 is a difference signal output terminal, 11 is a sum signal output terminal, 12 is an amplitude suppression circuit, 13 is an AM modulation circuit, and 14 is an antenna. be.

加算回路5と第1の平衡変調回路3には搬送波
発振器1からの搬送波(cosωct)が、第2の平
衡変調回路4にはπ/2移相回路2を介して搬送
波(sinωct)がそれぞれ供給されており、他
方、これらの平衡変調回路3,4の他の入力には
入力端子8,9から供給されたLチヤンネルとR
チヤンネルの信号からマトリツクス回路6で合成
されたL−R信号とL+R信号が端子10,11
から供給され、さらに平衡変調回路4には発振器
7からのステレス識別信号が供給され、平衡変調
回路3からはL−R信号で平衡変調された搬送波
(cosωct)が、平衡変調回路4からはL+R信
号とステレオ識別信号で平衡変調された搬送波
(sinωct)が得られ、これらの信号が加算回路
5で加算されてその出力端aに信号f1(t)を発
生する。
The carrier wave (cosω c t) from the carrier wave oscillator 1 is sent to the adder circuit 5 and the first balanced modulation circuit 3, and the carrier wave (sinω c t) is sent to the second balanced modulation circuit 4 via the π/2 phase shift circuit 2. ) are supplied respectively, and on the other hand, the other inputs of these balanced modulation circuits 3 and 4 are L channel and R channel supplied from input terminals 8 and 9.
The L-R signal and L+R signal synthesized from the channel signals by the matrix circuit 6 are sent to terminals 10 and 11.
Further, the balanced modulation circuit 4 is supplied with a stealth identification signal from the oscillator 7, and the balanced modulation circuit 3 receives a carrier wave (cosω c t) balanced modulated by the L-R signal. A carrier wave (sinω c t) is obtained which is balanced-modulated by the L+R signal and the stereo identification signal, and these signals are added in the adder circuit 5 to generate a signal f 1 (t) at its output terminal a.

f1(t)={1+k(L+R)}cosωct +k(L−R+P)sinωct この信号f1(t)はさらに次のように分解して
信号f′1(t)とすることができる。
f 1 (t)={1+k(L+R)} cosω c t +k(L-R+P) sinω c t This signal f 1 (t) can be further decomposed as follows to obtain signal f′ 1 (t) I can do it.

ここで、Pはステレオ識別信号、kは定数であ
る。
Here, P is a stereo identification signal and k is a constant.

この信号f1(1)をベクトルで示すと第2図のよう
になり、f1(1)の第1項である {1+k(L+R)}cosωct はベクトル(16+17)で、第2項の k(L−R+P)sinωct はベクトル18で、それぞれ表わされるから、こ
れらのベクトル和であるベクトル19はf1(t)
を示す。
This signal f 1 (1) is expressed as a vector as shown in Figure 2, where the first term of f 1 (1), {1+k(L+R)} cosω c t is a vector (16+17), and the second term Since k(L-R+P) sinω c t of is expressed by vector 18, vector 19 which is the sum of these vectors is f 1 (t)
shows.

この第2図から明らかなように、f1(t)の位
相関係は、搬送波cosωctを表わすベクトル16
に対して位相角20だけ移相しており、cos(ωc
t+φ)で表わされる。
As is clear from FIG. 2, the phase relationship of f 1 (t) is the vector 16 representing the carrier wave cosω c t.
The phase is shifted by a phase angle of 20 relative to cos(ω c
t+φ).

さて、第1図に戻つて、加算回路5の出力端a
に得られた信号f1(t)は振幅抑圧回路12に供
給され、L信号、R信号による振幅変調分を抑圧
して(この状態は第2図のベクトル21で表わさ
れる)、AM変調回路13に供給され、出力端子
11からのL+R信号によりAM変調され(第2
図のベクトル22で示す)、出力端bにステレオ
信号ecとして現われ、アンテナ14に供給され
る。
Now, returning to FIG. 1, the output terminal a of the adder circuit 5
The signal f 1 (t) obtained at 13, and is AM modulated by the L+R signal from the output terminal 11 (second
(indicated by vector 22 in the figure) appears at output terminal b as a stereo signal e c and is supplied to antenna 14 .

ここで φ=tan-1k(L−R+P)/1+k(L+
R)である。
Here φ=tan -1 k(L-R+P)/1+k(L+
R).

このステレオ信号ecをベクトル図で表わす
と、第3図のベクトル22となり、これはさらに
搬送波cosωctと位相25,26が±π/4だけ移相 した2つの信号23,24に分解できる。
If this stereo signal e c is represented in a vector diagram, it becomes the vector 22 in Fig. 3, which can be further decomposed into two signals 23 and 24 whose carrier wave cosω c t and phases 25 and 26 are shifted by ±π/4. .

すなわち、ベクトル23は信号ecの式の第1
項の信号成分 を表わし、ベクトル24は第2項の信号成分 を表わす。
That is, the vector 23 is the first of the equations of the signal e c
signal component of the term , and the vector 24 is the signal component of the second term. represents.

以上がモトローラ方式におけるステレオ信号発
生のための機構の一例であり、次に受信側におけ
る一般的な復調回路について第4図で説明する。
The above is an example of a mechanism for generating stereo signals in the Motorola system. Next, a general demodulation circuit on the receiving side will be explained with reference to FIG. 4.

第4図において、27は入力端子で、上記ステ
レオ信号ecが受信機の高周波回路、混合回路な
どにより受信され、中間周波(IF)信号に変換
されたステレオ信号ec1が供給されるものであ
る。28は割り算回路、29は振幅抑圧回路、3
0は低域濾波器、31は掛け算回路、32はPLL
回路、33はπ/2移相回路、34は−π/4移相回路
、 35はπ/4移相回路、36,37は掛け算回路、3 8,39は帯域濾波器、40はL信号出力端子、
41はR信号出力端子である。
In FIG. 4, reference numeral 27 denotes an input terminal, through which the stereo signal e c is received by a high frequency circuit, a mixing circuit, etc. of the receiver, and a stereo signal e c1 converted into an intermediate frequency (IF) signal is supplied. be. 28 is a division circuit, 29 is an amplitude suppression circuit, 3
0 is a low-pass filter, 31 is a multiplication circuit, 32 is a PLL
33 is a π/2 phase shift circuit, 34 is a -π/4 phase shift circuit, 35 is a π/4 phase shift circuit, 36 and 37 are multiplication circuits, 3 8 and 39 are bandpass filters, and 40 is an L signal output terminal,
41 is an R signal output terminal.

入力端子28に供給されるステレオ信号ec1 ただし、cosω1tは中間周波数 と表わされる。 The stereo signal e c1 supplied to the input terminal 28 is However, cosω 1 t is expressed as an intermediate frequency.

このステレオ信号ec1は割り算回路28と振幅
抑圧回路29に供給され、まず抑圧回路29の出
力にfs1=cos(ω1t+φ)という信号を発生し、
PLL回路32に信号fs1を与えてその出力にπ/2位 相が異なつた信号sinω1tを得る。
This stereo signal e c1 is supplied to the divider circuit 28 and the amplitude suppression circuit 29, which first generates a signal f s1 = cos (ω 1 t + φ) at the output of the suppression circuit 29,
A signal f s1 is applied to the PLL circuit 32, and a signal sinω 1 t having a phase difference of π/2 is obtained at its output.

このPLL回路32の出力信号sinω1tを移相回
路33によつてπ/2だけ移相させ、その出力に信号 fs2=cosω1tという中間周波数に同期した信号を
取り出す。これらの信号fs1とfs2を掛け算回路
31に供給し低域濾波器30と共に同期検波を行
なつて、その出力に信号fs3=cosφを得る。こ
の信号fs3を割り算回路28の他方の入力に印加
し、入力端子27からのステレオ信号ec1と割り
算させ、次のようなLチヤンネルとRチヤンネル
が分離されたステレオ信号ec2を得る。
The phase of the output signal sinω 1 t of the PLL circuit 32 is shifted by π/2 by the phase shift circuit 33, and a signal synchronized with the intermediate frequency, f s2 =cosω 1 t, is extracted from the output. These signals f s1 and f s2 are supplied to a multiplication circuit 31, where they are subjected to synchronous detection together with a low-pass filter 30, and a signal f s3 =cosφ is obtained as an output. This signal f s3 is applied to the other input of the divider circuit 28 and divided by the stereo signal e c1 from the input terminal 27 to obtain the following stereo signal e c2 in which the L channel and the R channel are separated.

この信号ec2を第2、第3の掛け算回路36,
37に供給すると共に移相回路33の出力である
信号fS2=cosω1tを−π/4移相回路34とπ/4移
相 回路35によつて移相させ、それぞれ信号fs4
cos(ω1t−π/4)、fs5=cos(ω1t+π/4)とし
て第 2、第3の掛け算回路36,37に供給し、これ
らの掛け算回路36,37及び帯域濾波器38,
39によつて同期検波を行ない、出力端子40と
41にそれぞれLチヤンネルの信号とRチヤンネ
ルの信号を得る。このようにして第4図に示す復
調回路によりステレオ信号が復調される。
This signal e c2 is applied to the second and third multiplier circuits 36,
37 and output from the phase shift circuit 33, the signal f S2 = cosω 1 t is phase-shifted by the -π/4 phase shift circuit 34 and the π/4 phase shift circuit 35, and the signal f S4 =
cos(ω 1 t−π/4) and f s5 =cos(ω 1 t+π/4) are supplied to the second and third multiplication circuits 36 and 37, and these multiplication circuits 36 and 37 and the bandpass filter 38 ,
39 performs synchronous detection, and L channel signals and R channel signals are obtained at output terminals 40 and 41, respectively. In this way, the stereo signal is demodulated by the demodulation circuit shown in FIG.

公知のモトローラ方式によるAMステレオ伝送
方式においては、上述のようにしてステレオ信号
の発生、復調が行なわれるが、実際の受信機にお
いては、単にステレオ信号が受信できるというだ
けでは不充分で、入力信号に応じて自動的にステ
レオとモノラルに切換えられるようにしたり、そ
の切換えを表示することも必要であり、さらに、
入力信号が弱まつてS/Nが劣化した際のステレ
オ動作状態の制御などを行なえるようにしなけれ
ばならない。
In the well-known Motorola AM stereo transmission system, stereo signals are generated and demodulated as described above, but in actual receivers, it is not sufficient to simply be able to receive stereo signals; It is also necessary to be able to automatically switch between stereo and monaural depending on the situation, and to display the switching.
It is necessary to be able to control the stereo operating state when the input signal weakens and the S/N ratio deteriorates.

本発明の目的は、簡単な構成でステレオとモノ
ラルの切換などの必要な機能を付加し得るこの種
モトローラ方式のAMステレオ復調回路を提供す
るにある。
SUMMARY OF THE INVENTION An object of the present invention is to provide a Motorola type AM stereo demodulation circuit of this type that can add necessary functions such as switching between stereo and monaural with a simple configuration.

この目的を達成するため、本発明は、AMステ
レオ信号復調に必要なPLL回路からステレオ識別
信号に応じた出力を取り出し、この出力と入力信
号の強度に応じた信号によつてステレオとモノラ
ルの切換え及びその表示を行なうようにし、さら
に復調動作をステレオとモノラレに切換えるため
に復調用の基準となる信号の位相を変えることに
より行なうようにしたことを特徴とする。
In order to achieve this objective, the present invention extracts an output according to a stereo identification signal from a PLL circuit necessary for AM stereo signal demodulation, and switches between stereo and monaural using this output and a signal according to the strength of the input signal. The present invention is characterized in that the demodulation operation is switched between stereo and monaural recording by changing the phase of a signal serving as a reference for demodulation.

以下、本発明の一実施例を第5図について説明
する。
An embodiment of the present invention will be described below with reference to FIG.

この第5図において、第4図のAMステレオ復
調回路と同等の部分或は同一部分については同じ
番号を付し、その詳しい説明は省略する。
In FIG. 5, parts equivalent to or identical to those of the AM stereo demodulation circuit in FIG. 4 are given the same numbers, and detailed explanation thereof will be omitted.

図において、42は受信機の高周波部分、43
は中間周波増幅段、44は整流回路、45,4
6,47はPLL回路32の構成要素で、45は位
相比較器、46は低域濾波器、47は電圧制御発
振器である。48,49は加算回路、50はスイ
ツチ回路、51はAND回路、52は切換スイツ
チで、53,54はその接点、55は電源、56
はランプドライバ回路、57はステレオ表示ラン
プである。
In the figure, 42 is the high frequency part of the receiver, 43
is an intermediate frequency amplification stage, 44 is a rectifier circuit, 45, 4
6 and 47 are components of the PLL circuit 32, 45 is a phase comparator, 46 is a low-pass filter, and 47 is a voltage controlled oscillator. 48 and 49 are adder circuits, 50 is a switch circuit, 51 is an AND circuit, 52 is a changeover switch, 53 and 54 are its contacts, 55 is a power supply, and 56
57 is a lamp driver circuit, and 57 is a stereo display lamp.

次にその動作について説明する。 Next, its operation will be explained.

中間周波増幅段43からのステレオ信号ec1であり、割り算回路28の出力に得られる信号e
c2となることは、第4図に関して説明したとおりで
ある。この信号ec2が第2と第3の掛け算回路3
6,37の一方の入力に供給され、他方の入力に
はPLL回路32からの信号sinω1tを移相回路3
3で移相した信号cosω1tが第1の加算回路4
8、第2の加算回路49を経て供給される。
The stereo signal e c1 from the intermediate frequency amplification stage 43 is and the signal e obtained at the output of the divider circuit 28
c2 is This is as explained in connection with FIG. This signal e c2 is applied to the second and third multiplier circuits 3
6, 37, and the other input receives the signal sinω 1 t from the PLL circuit 32.
The signal cosω 1 t phase-shifted by 3 is sent to the first adder circuit 4.
8, is supplied via the second adder circuit 49.

また、これら第1と第2の加算回路48,49
の他方の入力には、スイツチ回路50を経てPLL
回路32の電圧制御発振器47から信号sinω1t
と−sinω1tがそれぞれ供給され、スイツチ回路
50が閉じているときには、これらの加算回路4
8,49の出力に信号fs4,fs5が得られるよう
になつている。
Furthermore, these first and second adder circuits 48, 49
The other input of is connected to the PLL via the switch circuit 50.
The signal sinω 1 t from the voltage controlled oscillator 47 of the circuit 32
and −sinω 1 t are respectively supplied, and when the switch circuit 50 is closed, these adder circuits 4
Signals f s4 and f s5 are obtained at the outputs of 8 and 49.

s4=cosω1t+sinω1t =√2cos(ω1t−π/4) fs5=cosω1t−sinω1t =√2cos(ω1t+π/4) これらの同期用の信号fs4,fs5を掛け算回路
36,37に供給し、掛け算回路36でステレオ
信号ec2と同期信号fs5が掛け算され、次の信号 が掛け算回路36の出力に現われ、これが帯域濾
波器38を通ると、出力端子40に信号eRを生
じる。
f s4 = cosω 1 t + sinω 1 t = √2cos (ω 1 t-π/4) f s5 = cosω 1 t-sinω 1 t = √2cos (ω 1 t + π/4) These synchronization signals f s4 , f s5 is supplied to multiplication circuits 36 and 37, and the multiplication circuit 36 multiplies the stereo signal e c2 and the synchronization signal f s5 to produce the next signal. appears at the output of multiplication circuit 36, which, when passed through bandpass filter 38, produces a signal e R at output terminal 40.

R=k/2・R この信号eRはRチヤンネルの信号成分だけか
ら成つている。
e R =k/2·R This signal e R consists only of the signal component of the R channel.

同様に、掛け算回路37の出力を帯域濾波器3
9で取り出すと、出力端子41には信号eLが得
られ、 eL=k/2・L Lチヤンネルの信号を得ることができる。
Similarly, the output of the multiplication circuit 37 is passed through the bandpass filter 3.
9 , a signal e L is obtained at the output terminal 41, and a signal of the L channel can be obtained.

さて、AND回路51の入力にはPLL回路32
の低域濾波器46の出力と整流回路44の出力及
び切換スイツチ52からの出力が供給され、そし
てAND回路51の出力によりスイツチ回路50
が閉じられるようになつている。
Now, the input of the AND circuit 51 is the PLL circuit 32.
The output of the low-pass filter 46, the output of the rectifier circuit 44, and the output from the changeover switch 52 are supplied, and the output of the AND circuit 51 is used to connect the switch circuit 50.
is about to be closed.

切換スイツチ52は受信機の動作をステレオと
モノラルに手動で切換えるためのもので、その接
点が図示のように切換えられているときはステレ
オに切換えが行なわれ、電源55からの電圧が
AND回路52の1つの入力に供給されている。
The switch 52 is used to manually switch the operation of the receiver between stereo and monaural. When the contact is switched as shown in the figure, the switch is switched to stereo, and the voltage from the power supply 55 is switched to stereo.
It is supplied to one input of the AND circuit 52.

また、整流回路44からは、中間周波増幅段4
3からの中間周波信号のレベル、すなわち入力信
号のレベルに応じた直流電圧がAND回路51の
他の入力に供給されている。
Further, from the rectifier circuit 44, the intermediate frequency amplification stage 4
A DC voltage corresponding to the level of the intermediate frequency signal from 3, that is, the level of the input signal, is supplied to the other input of the AND circuit 51.

そこで、いま、入力信号が上述のようなステレ
オ信号ecであつたとすれば、その中にはステレ
オ識別信号Pが含まれている。そして、このステ
レオ識別信号PはLチヤンネル、Rチヤンネルの
信号より低い周波数に選ばれているため、PLL回
路32の低域濾波器46の時定数を所定の値に選
定しておくと、入力信号中に識別信号Pが含まれ
ているときだけ低域濾波器46からAND回路5
1に所定のレベルの信号を供給することができ
る。
Therefore, if the input signal is the stereo signal e c as described above, the stereo identification signal P is included therein. Since this stereo identification signal P is selected to have a lower frequency than the L channel and R channel signals, if the time constant of the low pass filter 46 of the PLL circuit 32 is selected to a predetermined value, the input signal The low-pass filter 46 to the AND circuit 5 only when the identification signal P is included.
1 can be supplied with a signal of a predetermined level.

すなわち、ステレオ識別信号Pは例えば25Hzに
選定されており、他方、Lチヤンネル及びRチヤ
ンネルの信号はそれぞれ50Hz程度が低い方の限度
となつているから、低域濾波器46の時定数を所定
値に選定することによりそのカツトオフ周波数を
50Hzと25Hzの間に定めてやれば、ステレオ識別信
号Pが入力信号中に含まれていたときだけ、この
低域濾波器46からAND回路51に所定レベルの信
号を供給することができるのである。
That is, the stereo identification signal P is selected to be, for example, 25 Hz, and on the other hand, the lower limit of the L channel and R channel signals is about 50 Hz, so the time constant of the low pass filter 46 is set to a predetermined value. By selecting the cutoff frequency as
If it is set between 50Hz and 25Hz, a signal of a predetermined level can be supplied from the low-pass filter 46 to the AND circuit 51 only when the stereo identification signal P is included in the input signal. .

なお、このとき、PLL回路32の動作に必要な
低域濾波器46のカツトオフ周波数も、50Hz以上な
ので、PLL回路32の本来の動作に影響が現われ
る虞れはない。
Note that at this time, since the cutoff frequency of the low-pass filter 46 necessary for the operation of the PLL circuit 32 is also 50 Hz or higher, there is no possibility that the original operation of the PLL circuit 32 will be affected.

したがつて、入力信号がステレオ信号ecで、
しかもその入力レベルが所定値以上に保たれてい
るときだけAND回路51の入力はすべて“1”
となり(勿論、スイツチ52はステレオに切換え
られているものとする)、AND回路51の出力も
“1”となつてスイツチ回路50を働かせてこれ
を閉じ、加算回路48,49にPLL回路32から
の信号sinω1t,−sinω1tを供給して復調動作をス
テレオ状態に保つ。
Therefore, the input signal is a stereo signal e c ,
Furthermore, all inputs to the AND circuit 51 are "1" only when the input level is maintained above a predetermined value.
(Of course, it is assumed that the switch 52 is switched to stereo), the output of the AND circuit 51 also becomes "1", and the switch circuit 50 is activated to close it, and the PLL circuit 32 is sent to the adder circuits 48 and 49. The signals sinω 1 t and −sinω 1 t are supplied to maintain the demodulation operation in a stereo state.

同時にAND回路51の出力はランプドライバ
回路56にも供給されるから、ステレオ表示ラン
プ57が点灯し、ステレオ動作状態にあることを
表示する。
At the same time, the output of the AND circuit 51 is also supplied to the lamp driver circuit 56, so that the stereo indicator lamp 57 lights up to indicate that the stereo operating state is present.

この状態で、入力信号がステレオ信号ecでな
くモノラルの信号に変つたとすれば、その中には
ステレオ識別信号Pは含まれていないから、PLL
回路32の低域濾波器46からの出力はAND回
路51を動作させるレベル以下のものとなり、
AND回路51の出力は“0”になる。
In this state, if the input signal changes from a stereo signal to a monaural signal , it does not include the stereo identification signal P, so the PLL
The output from the low-pass filter 46 of the circuit 32 is below the level that operates the AND circuit 51,
The output of the AND circuit 51 becomes "0".

AND回路51の出力が“0”になれば、スイ
ツチ回路50は開き、加算回路48,49から掛
け算回路36,37には移相回路33を経て供給
されている信号cosω1tだけが供給され、それに
よつて同期検波が行なわれるようになり、出力端
子40,41には同じ出力信号k(L+R)/√
2が現われ、モノラル受信状態に自動的に切換わ
る。
When the output of the AND circuit 51 becomes "0", the switch circuit 50 is opened, and only the signal cosω 1 t, which has been supplied via the phase shift circuit 33, is supplied from the addition circuits 48 and 49 to the multiplication circuits 36 and 37. , as a result, synchronous detection is performed, and the same output signal k(L+R)/√ is output to the output terminals 40 and 41.
2 appears and automatically switches to monaural reception mode.

同時にランプドライバ回路56に加えられてい
た信号も“0”になるからランプ57も消え、モ
ノラル状態にあることを表示する。
At the same time, the signal applied to the lamp driver circuit 56 also becomes "0", so the lamp 57 also goes out, indicating that the system is in a monaural state.

また、電界強度が下がるなどして入力信号のレ
ベルが下がると、整流回路44の出力も少なくな
り、AND回路51に対する入力のレベルも下つ
て、それが所定値以下になると、AND回路51
のON条件が保たれなくなり、その出力が“0”
になる。したがつて、入力信号のレベルが下がつ
てステレオ受信状態では必要なS/Nが保てなく
なると、自動的にステレオからモノラルへ切換え
られる。
Furthermore, when the level of the input signal decreases due to a decrease in electric field strength, the output of the rectifier circuit 44 also decreases, and the level of the input to the AND circuit 51 also decreases, and when it falls below a predetermined value, the AND circuit 51
The ON condition is no longer maintained and the output becomes “0”
become. Therefore, when the level of the input signal decreases and the necessary S/N cannot be maintained in the stereo reception state, the stereo signal is automatically switched to monaural mode.

すなわち、切換スイツチ52をステレオに切換
えていおいても、入力信号がステレオ信号ec
なくなつたり、入力信号のレベルが所定値以下に
なつたり、あるいはこれら2つの状態が同時に発
生すると、AND回路51の出力は“0”にな
り、スデレス表示ランプ57が消灯すると共に、
スイツチ回路50が開いて掛け算回路36,37
に対する基準信号fs4,fs5は信号cosω1tとなつ
て、これによりステレオ信号f1(t)のモノラル
信号成分 {1+k(L+R)}cosω1t、或は本来のモノラ
ル信号だけが同期検波されて出力端子40,41
には同じ信号k(L+R)/2が得られ、モノラ
ル状態となつてしまうわけである。
That is, even if the selector switch 52 is set to stereo, if the input signal is no longer a stereo signal, the level of the input signal falls below a predetermined value, or these two conditions occur simultaneously, the AND circuit The output of 51 becomes "0", the Sderes display lamp 57 goes out, and
The switch circuit 50 opens and the multiplication circuits 36 and 37
The reference signals f s4 and f s5 become signals cosω 1 t, so that only the monaural signal component {1+k(L+R)}cosω 1 t of the stereo signal f 1 (t), or only the original monaural signal can be synchronously detected. output terminals 40, 41
The same signal k(L+R)/2 is obtained, resulting in a monaural state.

切換スイツチ52をモノラルに切換えたときに
は、スイツチ52からAND回路51に加えられ
る信号は常に“0”に保たれるから、他の条件と
は無関係にモノラル受信状態に保たれることは説
明するまでもない。
When the changeover switch 52 is switched to monaural, the signal applied from the switch 52 to the AND circuit 51 is always kept at "0", so the monaural reception state is maintained regardless of other conditions until I explain. Nor.

以上説明したように、本発明によれば、簡単な
構成でモトローラ方式のAMステレオ復調回路に
ステレオとモノラルの自動的な切換機能を付与す
ることができ、ステレオとモノラルの動作表示を
可能にすると共に、弱電界などにおけるS/Nの
悪化に対しても充分に対応した動作を行なわせる
ことができる。
As explained above, according to the present invention, it is possible to provide an automatic switching function between stereo and monaural to a Motorola AM stereo demodulation circuit with a simple configuration, and it is possible to display stereo and monaural operation. At the same time, it is possible to perform an operation that sufficiently copes with deterioration of S/N in a weak electric field or the like.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図はモトローラ方式によるAMステレオ信
号の送信部の一例を示すブロツク図、第2図およ
び第3図はその動作説明用ベクトル図、第4図は
モトローラ方式によるAMステレオ信号の受信側
における復調回路の一例を示すブロツク図、第5
図は本発明の一実施例に係るAMステレオ復調回
路を示すブロツク図である。 32……PLL回路、36,37……掛け算回
路、38,39……帯域濾波器、43……中間周
波増幅段、44……整流回路、45……位相比較
器、46……低域濾波器、47……電圧制御発振
器、48,49……加算回路、50……スイツチ
回路、51……AND回路、52……切換スイツ
チ、56……ランプドライバ回路、57……ステ
レオ表示ランプ。
Fig. 1 is a block diagram showing an example of an AM stereo signal transmission section using the Motorola system, Figs. 2 and 3 are vector diagrams for explaining its operation, and Fig. 4 is demodulation on the receiving side of an AM stereo signal using the Motorola system. Block diagram showing an example of the circuit, No. 5
The figure is a block diagram showing an AM stereo demodulation circuit according to an embodiment of the present invention. 32... PLL circuit, 36, 37... Multiplication circuit, 38, 39... Bandpass filter, 43... Intermediate frequency amplification stage, 44... Rectifier circuit, 45... Phase comparator, 46... Low pass filter 47...voltage controlled oscillator, 48, 49...addition circuit, 50...switch circuit, 51...AND circuit, 52...changeover switch, 56...lamp driver circuit, 57...stereo display lamp.

Claims (1)

【特許請求の範囲】[Claims] 1 搬送波をステレオ和(L+R)信号情報で振
幅変調し、ステレオ差(L−R)信号情報で位相
変調してステレオ信号情報の伝送を行なう振幅一
角度変調方式のAMステレオ信号復調回路におい
て、上記搬送波に同期してπ/2移相した第1の
基準信号及び−π/2移相した第2の基準信号を
発生するPLL回路と、上記第1の基準信号及びこ
の第1の基準信号を−π/2移相した第3の基準
信号とを入力とする第1の加算回路と、上記第2
の基準信号と第3の基準信号とを入力とする第2
の加算回路と、これら第1と第2の加算回路に対
する上記第1と第2の基準信号のそれぞれの供給
状態をオンとオフに切換える切換手段と、上記
PLL回路に含まれているローパスフイルタの出力
信号及び上記搬送波の受信レベルを表わす制御信
号それに手動選択により2値レベルを与えられる
制御信号の3種の信号を入力とする論理積回路と
を設け、上記第1と第2の加算回路の出力をそれ
ぞれステレオ信号から左YL)信号と右(R)信
号を分離するための同期信号として供給し、上記
論理積回路の出力を上記切換回路のオフ制御信号
として供給するように構成したことを特徴とする
AMステレオ信号復調回路。
1. In an AM stereo signal demodulation circuit using an amplitude one-angle modulation method that transmits stereo signal information by amplitude modulating a carrier wave using stereo sum (L+R) signal information and phase modulating using stereo difference (L-R) signal information, a PLL circuit that generates a first reference signal with a phase shift of π/2 and a second reference signal with a phase shift of −π/2 in synchronization with a carrier wave; a first addition circuit which receives as input a third reference signal whose phase has been shifted by −π/2;
a second reference signal and a third reference signal as inputs.
an adding circuit; a switching means for switching on and off the respective supply states of the first and second reference signals to the first and second adding circuits;
An AND circuit is provided which receives three types of signals as input: an output signal of a low-pass filter included in the PLL circuit, a control signal representing the reception level of the carrier wave, and a control signal that can be manually selected to give a binary level, The outputs of the first and second adder circuits are respectively supplied as synchronization signals for separating the left (YL) signal and the right (R) signal from the stereo signal, and the output of the AND circuit is used to control the switching circuit off. characterized in that it is configured to be supplied as a signal.
AM stereo signal demodulation circuit.
JP8298678A 1978-07-10 1978-07-10 Am stereophonic demodulator circuit Granted JPS5510251A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP8298678A JPS5510251A (en) 1978-07-10 1978-07-10 Am stereophonic demodulator circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP8298678A JPS5510251A (en) 1978-07-10 1978-07-10 Am stereophonic demodulator circuit

Publications (2)

Publication Number Publication Date
JPS5510251A JPS5510251A (en) 1980-01-24
JPS6130783B2 true JPS6130783B2 (en) 1986-07-16

Family

ID=13789530

Family Applications (1)

Application Number Title Priority Date Filing Date
JP8298678A Granted JPS5510251A (en) 1978-07-10 1978-07-10 Am stereophonic demodulator circuit

Country Status (1)

Country Link
JP (1) JPS5510251A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6313793B2 (en) * 1980-08-28 1988-03-28 Shinnippon Seitetsu Kk
JPH0420592Y2 (en) * 1988-01-30 1992-05-12

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS56168451A (en) * 1980-05-28 1981-12-24 Sanyo Electric Co Ltd Receiver of am stereophonic broadcast
JPS579143A (en) * 1980-06-18 1982-01-18 Sanyo Electric Co Ltd Am stereo receiver
JPS5793742A (en) * 1980-12-03 1982-06-10 Hitachi Ltd Am stereo receiver
JPH0555645U (en) * 1991-12-25 1993-07-23 株式会社ケンウッド AM stereo broadcast receiver

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6313793B2 (en) * 1980-08-28 1988-03-28 Shinnippon Seitetsu Kk
JPH0420592Y2 (en) * 1988-01-30 1992-05-12

Also Published As

Publication number Publication date
JPS5510251A (en) 1980-01-24

Similar Documents

Publication Publication Date Title
US4272788A (en) Receiver for television sound multiplex broadcasting and FM stereo multiplex broadcasting
US3787629A (en) Apparatus for distinguishing between various fm broadcast multiplex transmissions
NO782914L (en) RECEIVER FOR COMPATIBLE AM STEREO SIGNALS
US4159398A (en) Stereo presence signal for an AM stereo system
US4493099A (en) FM Broadcasting system with transmitter identification
US4218586A (en) Compatible AM stereo broadcast system
JPS6130783B2 (en)
JPH0452662B2 (en)
US5001757A (en) FM stereo tone detector
JP3020526B2 (en) Direct mixed synchronous AM receiver
JP2871691B2 (en) Digital demodulator
EP0048729A1 (en) Am stereophonic decoder.
JPS6256705B2 (en)
KR910003418B1 (en) Am sterero decoder for multiple coding systems
JPS6259941B2 (en)
JPS6029251Y2 (en) AM stereo receiver
JPS6033014B2 (en) Receiver used for radio broadcasting system
EP0141565B1 (en) Am stereo signal decoder
EP0293828B1 (en) Circuit device for demodulating DSB modulated signals and method therefor
KR820001333B1 (en) Receiver for compatible am stereo signals
JPS6387052A (en) Data demodulation circuit for fm multiplex broadcast receiver
JPH06164243A (en) Direct conversion receiver circuit
JPS6236368Y2 (en)
JPS5920212B2 (en) stereo demodulator
JPS62206929A (en) Radio data demodulation circuit