JPS6117271A - 光デイスク装置 - Google Patents
光デイスク装置Info
- Publication number
- JPS6117271A JPS6117271A JP13852284A JP13852284A JPS6117271A JP S6117271 A JPS6117271 A JP S6117271A JP 13852284 A JP13852284 A JP 13852284A JP 13852284 A JP13852284 A JP 13852284A JP S6117271 A JPS6117271 A JP S6117271A
- Authority
- JP
- Japan
- Prior art keywords
- sector
- circuit
- area
- address
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/18—Error detection or correction; Testing, e.g. of drop-outs
- G11B20/1883—Methods for assignment of alternate areas for defective areas
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B2220/00—Record carriers by type
- G11B2220/20—Disc-shaped record carriers
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
(技術分野)
本発明は光ディスク装置に関し、特に情報全記録再生す
る場合のセクタの位置決めおよび不良セクタ処理に係る
光ディスク装置に関する0(従来技術) 従来、光ディスク装置においては光ディスク媒体の製造
時に、スタンピング加工によりアドレス領域を記録する
方法がとられ、更に、光ディスク媒体の再Vき込みが困
難でめっ7’C。
る場合のセクタの位置決めおよび不良セクタ処理に係る
光ディスク装置に関する0(従来技術) 従来、光ディスク装置においては光ディスク媒体の製造
時に、スタンピング加工によりアドレス領域を記録する
方法がとられ、更に、光ディスク媒体の再Vき込みが困
難でめっ7’C。
したがって、従来の光ディスク装置はアドレス領域、ま
たはセクタ開始位置マークよりそのセクタの7ラツク領
域、またはデータ領域を決定してい九が、アドレス領域
のアドレス情報が不明の場合にはそのセクタの位置決め
が不可能とな9データ処理ができない等の欠点ヲ鳴して
いfcn(発明の目的) 本発明の目的は従来の光ディスク装置におけるかかる欠
点を除去すると共にアドレス領域又はセクタ開始位置マ
ークが検出できない時に前セクタのアドレス領域名はセ
クタ開始位置マークより位置決めするようにし、媒体の
欠陥に対して、より信頼性を増した光ディスク装置全提
供することにある。
たはセクタ開始位置マークよりそのセクタの7ラツク領
域、またはデータ領域を決定してい九が、アドレス領域
のアドレス情報が不明の場合にはそのセクタの位置決め
が不可能とな9データ処理ができない等の欠点ヲ鳴して
いfcn(発明の目的) 本発明の目的は従来の光ディスク装置におけるかかる欠
点を除去すると共にアドレス領域又はセクタ開始位置マ
ークが検出できない時に前セクタのアドレス領域名はセ
クタ開始位置マークより位置決めするようにし、媒体の
欠陥に対して、より信頼性を増した光ディスク装置全提
供することにある。
(発明の構成)
本発明によれば、トラックアドレス、セクタアドレス?
示すアドレス領域および前記トラックおよびセクタアド
レスを示す情報全付加したデータ領域ならびにセクタの
不良を示す不良セクタフラグ領域をもつセクタ・フォー
マットにより構成したディスク媒体と、前記ディスク媒
体上の情報全記録再生するデータ処理装置と?有する光
ディスク装置であって、不良セクタマークを検出する不
良セクタマーク検出回路と、セクタの処理中にアドレス
領域のアドレス情報が読み取れない場合に前セクタのア
ドレス領域の位置よりそのセクタの不良セクタ・フラグ
検出領域と、データ領域とを確定せしめるための信号?
発生する信号発生回路とを含み、アドレス領域が不明の
場合に前セクタのアドレスより位置決めを行い、データ
領域のアドレス情報によりセクタ処理會可能にしたこと
を特徴とする光ディスク装置が得られる。
示すアドレス領域および前記トラックおよびセクタアド
レスを示す情報全付加したデータ領域ならびにセクタの
不良を示す不良セクタフラグ領域をもつセクタ・フォー
マットにより構成したディスク媒体と、前記ディスク媒
体上の情報全記録再生するデータ処理装置と?有する光
ディスク装置であって、不良セクタマークを検出する不
良セクタマーク検出回路と、セクタの処理中にアドレス
領域のアドレス情報が読み取れない場合に前セクタのア
ドレス領域の位置よりそのセクタの不良セクタ・フラグ
検出領域と、データ領域とを確定せしめるための信号?
発生する信号発生回路とを含み、アドレス領域が不明の
場合に前セクタのアドレスより位置決めを行い、データ
領域のアドレス情報によりセクタ処理會可能にしたこと
を特徴とする光ディスク装置が得られる。
(実施例)
次に本発明の実施例について図面全参照して説明する。
第1図に本発明の一実施例である光ディスク装置を示す
。第2図において、本実施例はアドレス領域と不良セク
タフラグ領域及びデータ領域を持つセクタ・フォーマッ
ト全構成した光ディスク媒体を用い、更にこの光ディス
ク媒体の読出し系と、書込み系とを有し、セクタの処理
中に、アドレス領域が読み取れない場合、前セクタのア
ドレス領域の位置よ九そのセクタの不良フラグ領域及び
データ領域全確定させるようにしたデータ処理回路?含
む。
。第2図において、本実施例はアドレス領域と不良セク
タフラグ領域及びデータ領域を持つセクタ・フォーマッ
ト全構成した光ディスク媒体を用い、更にこの光ディス
ク媒体の読出し系と、書込み系とを有し、セクタの処理
中に、アドレス領域が読み取れない場合、前セクタのア
ドレス領域の位置よ九そのセクタの不良フラグ領域及び
データ領域全確定させるようにしたデータ処理回路?含
む。
本実施例に用いる光ディスク媒体は、第2図に示すよう
にセクタ・フォーマットとしてトラック・アドレスおよ
びセクタアドレス金示すアドレス領域40、データ領域
42及び、不良セクタ・フラグ領域41により構成され
、更にデータ領域内にもトラック・アドレスおよびセク
タ・アドレスを示す情報(図示せず)が付加されてい゛
る一データ処理回路は光ディスクヘッド1、センスアン
プ回路2、読み出しデータ凱復調するデータ弁別回路3
.エラー修正回路4.データバック・子回路5および不
良セクタマーク検出回路6全読み出し系とし、エラー修
正コード付加回路10゜変調回路9およびライトドライ
バー回路8を書き込み系として有し、更にセクタの処理
中にアドレス領域が読み取れない場合に前セクタのアド
レス領域の位置より、そのセクタの不良セクタ・フラグ
検出領域とデータ領域を確定させるための信号全発生す
るセクタ・コントロール路7と、これら全制御するマイ
クロプロセッサ回路11と金Vしている0 まず、元ディスクヘッド1よりの読み出し信号は、セン
ス・アンプ回路2に送られデジタル信号化される。次に
このディジタル信号はデータ弁別回路3によりデータが
復調され、エラー修正回路4におくられ、修正動作後、
データ・バッファ回路5全通シ送シ出される〇 又、iFき込みデータは、データバッファ回路5を通九
エラー修正コード付加回路10に送られ。
にセクタ・フォーマットとしてトラック・アドレスおよ
びセクタアドレス金示すアドレス領域40、データ領域
42及び、不良セクタ・フラグ領域41により構成され
、更にデータ領域内にもトラック・アドレスおよびセク
タ・アドレスを示す情報(図示せず)が付加されてい゛
る一データ処理回路は光ディスクヘッド1、センスアン
プ回路2、読み出しデータ凱復調するデータ弁別回路3
.エラー修正回路4.データバック・子回路5および不
良セクタマーク検出回路6全読み出し系とし、エラー修
正コード付加回路10゜変調回路9およびライトドライ
バー回路8を書き込み系として有し、更にセクタの処理
中にアドレス領域が読み取れない場合に前セクタのアド
レス領域の位置より、そのセクタの不良セクタ・フラグ
検出領域とデータ領域を確定させるための信号全発生す
るセクタ・コントロール路7と、これら全制御するマイ
クロプロセッサ回路11と金Vしている0 まず、元ディスクヘッド1よりの読み出し信号は、セン
ス・アンプ回路2に送られデジタル信号化される。次に
このディジタル信号はデータ弁別回路3によりデータが
復調され、エラー修正回路4におくられ、修正動作後、
データ・バッファ回路5全通シ送シ出される〇 又、iFき込みデータは、データバッファ回路5を通九
エラー修正コード付加回路10に送られ。
次に変調回路9で変調後、ライト・ドライバー回路8よ
り光ヘッド1へ送られる。以上の読み出し書き込み動作
においては不良セクタ・フラグの開始位置及び、データ
領域の開始位置が必畏となるがマーク検出回路6よ少第
2図に示すアドレス領域の8YNCコード検出信号50
會取り出し、セクタコントロール回路7に供給する。
り光ヘッド1へ送られる。以上の読み出し書き込み動作
においては不良セクタ・フラグの開始位置及び、データ
領域の開始位置が必畏となるがマーク検出回路6よ少第
2図に示すアドレス領域の8YNCコード検出信号50
會取り出し、セクタコントロール回路7に供給する。
このセクタコントロール回路7は第2図に示すようにア
ドレス領域の8YNCコ一ド検出信号50にもとづいて
、セクタ・コントロール信号51、不良セクタ書込位置
信号52、データ領域書込位置信号53および不良セク
タフラグ検出エリア信号54を発生させしめる。
ドレス領域の8YNCコ一ド検出信号50にもとづいて
、セクタ・コントロール信号51、不良セクタ書込位置
信号52、データ領域書込位置信号53および不良セク
タフラグ検出エリア信号54を発生させしめる。
マイクロプロセッサ回路11はこれらの信号?位置決め
信号として用い、所望の目的全達成する。
信号として用い、所望の目的全達成する。
次に第3図は本実施例におけるセクタ・コントロール回
路7の詳細を示す。第3図において、本実施例に用いる
セクタ・コントロール回路ハマーク検出回路6からのマ
ーク検出信号全入力するデータ・エリア検出回路14お
よび同期パターンとデータとの境界を示す境界パターン
(ID 8YNC)検出回路15と、該検出回路15か
らのアドレス領域の5YNCコ一ド検出信号を入力する
セクタ・コントロール・ホールド回路16、カウンタ回
路18およびデコード回路19と、該デコード回路19
からの信号全受け、各信号51〜54を発生するレジス
タ回路20と該レジスター回路2oがらの信号全受け、
カウンター回路18に供給するディレィ回路17と?含
み、かつ前記デコード回路19はセクタ・コントロール
・ホールド回路からの信号とカウンター回路18からの
信号會受けるように構成されている。
路7の詳細を示す。第3図において、本実施例に用いる
セクタ・コントロール回路ハマーク検出回路6からのマ
ーク検出信号全入力するデータ・エリア検出回路14お
よび同期パターンとデータとの境界を示す境界パターン
(ID 8YNC)検出回路15と、該検出回路15か
らのアドレス領域の5YNCコ一ド検出信号を入力する
セクタ・コントロール・ホールド回路16、カウンタ回
路18およびデコード回路19と、該デコード回路19
からの信号全受け、各信号51〜54を発生するレジス
タ回路20と該レジスター回路2oがらの信号全受け、
カウンター回路18に供給するディレィ回路17と?含
み、かつ前記デコード回路19はセクタ・コントロール
・ホールド回路からの信号とカウンター回路18からの
信号會受けるように構成されている。
このセクタコントロール回路7はマーク検出回路6から
の信号により、データ・エリア検出回路14及びID
8YNC検出回路(ID 5YNC:同期パターンとデ
ータとの境界パターンを呼ぶ)15を作動させ、ID8
YNC検出回路15により8YNCコ一ド検出信号50
t−発生させる。この信号5゜は、セクタ・コントロー
ル・ホールド回路16を作動させ、数セクタの間、本セ
クタコントロール回路7を動作させる。カウンタ回路1
8は8YNCコ一ド検出信号50よりカウントを開始し
、その信号全デコード回路19に供給し、更にその結果
全レジスター回路20に供給する。レジスター回路20
ではこれにもとづきセクタ位置決め用の信号51〜54
等七発生する。なおディレィ回路17は、カウンタ回路
18にロードする値を信号5゜との関係で決定される。
の信号により、データ・エリア検出回路14及びID
8YNC検出回路(ID 5YNC:同期パターンとデ
ータとの境界パターンを呼ぶ)15を作動させ、ID8
YNC検出回路15により8YNCコ一ド検出信号50
t−発生させる。この信号5゜は、セクタ・コントロー
ル・ホールド回路16を作動させ、数セクタの間、本セ
クタコントロール回路7を動作させる。カウンタ回路1
8は8YNCコ一ド検出信号50よりカウントを開始し
、その信号全デコード回路19に供給し、更にその結果
全レジスター回路20に供給する。レジスター回路20
ではこれにもとづきセクタ位置決め用の信号51〜54
等七発生する。なおディレィ回路17は、カウンタ回路
18にロードする値を信号5゜との関係で決定される。
この構成において1本実施例は不良アドレス領域がめっ
た場合、第4図に示すようにアドレス領域の8YNCコ
一ド検出信号50が発生しないが。
た場合、第4図に示すようにアドレス領域の8YNCコ
一ド検出信号50が発生しないが。
カウンター回路18により前のセクタの5YNCコ一ド
検出信号を計数することにより、その値をデコードし、
かつレジスター回路20に供給する。 4このレジ
スター回w520はセクタの位置信号であるセクタ・コ
ントロール信号51、不良セクタ書込位置信号52、デ
ータ領域書込位置信号53および不良セクタフラグ検出
エリア信号54等を発生し得る。したがって、この実施
例においては第4図に示すようにセクタ位置信号を不良
アドレス領域が数個存在しても正しく発生できるのでデ
ータ領域のアドレス情報により正しいセクタ処理を可能
とするものでるる。第1図のブロック図よりもさらに細
ブロック化したなお、本実施例においては第3図に示す
ようにシリアル←パラレル変換゛12.24および不良
フラグ発生回路22等が追加することも可能である。
検出信号を計数することにより、その値をデコードし、
かつレジスター回路20に供給する。 4このレジ
スター回w520はセクタの位置信号であるセクタ・コ
ントロール信号51、不良セクタ書込位置信号52、デ
ータ領域書込位置信号53および不良セクタフラグ検出
エリア信号54等を発生し得る。したがって、この実施
例においては第4図に示すようにセクタ位置信号を不良
アドレス領域が数個存在しても正しく発生できるのでデ
ータ領域のアドレス情報により正しいセクタ処理を可能
とするものでるる。第1図のブロック図よりもさらに細
ブロック化したなお、本実施例においては第3図に示す
ようにシリアル←パラレル変換゛12.24および不良
フラグ発生回路22等が追加することも可能である。
(発明の効果)
本発明は以上説明したように、データ処理の他にセクタ
・コントロール回路として前セクタよりの位置決めを行
うことにより、アドレス領域での不良に対しても、正し
い位置決め全可能とし、かつデータの信頼性もそこなわ
ない効果がある。
・コントロール回路として前セクタよりの位置決めを行
うことにより、アドレス領域での不良に対しても、正し
い位置決め全可能とし、かつデータの信頼性もそこなわ
ない効果がある。
第1図は本発明の一実施例を示す図、第2図は ゛本
実施例におけるセクタフォーマットと、要部のタイムチ
ャート金示す図、第3図は本発明の一実施例におけるセ
クタコントロール回路の詳細金示す図、第4図は本実施
例における不良セクタ4有する場合のタイムチャートラ
示す図である。 1・・・光ティスフ・ヘッド、2・・・センス・アンプ
回路、3パ・・データ弁別回路、4・・・エラー訂正回
路、5・・・データ・バッファ回路、6・・・マーク検
出回路、7・・・セクタ・コントロール回路、8・・・
ライト・ドライバー、9.23・・・変調回路、10・
・・エラー訂正コード付加回路、11・・・マイクロ・
プロセッサ回路、12・・・シリアル→パラレル変換、
13・・・エラー訂正回路、14・・・データ・エリア
検出、15・・・ID8YNC検出回路、16・・・セ
クタ・コントロールホールド回路、17・・・ティレイ
回路、18・・・カウンター回路、19・・・デコード
回路、20・・・レジスター回路、21・・・ライト・
ドライバー回路、22・・・フラグ・パターン発生回路
、24・・・パ2しル→シリアル変換回路、25・・・
エラー訂正コード付加回路 万1図
実施例におけるセクタフォーマットと、要部のタイムチ
ャート金示す図、第3図は本発明の一実施例におけるセ
クタコントロール回路の詳細金示す図、第4図は本実施
例における不良セクタ4有する場合のタイムチャートラ
示す図である。 1・・・光ティスフ・ヘッド、2・・・センス・アンプ
回路、3パ・・データ弁別回路、4・・・エラー訂正回
路、5・・・データ・バッファ回路、6・・・マーク検
出回路、7・・・セクタ・コントロール回路、8・・・
ライト・ドライバー、9.23・・・変調回路、10・
・・エラー訂正コード付加回路、11・・・マイクロ・
プロセッサ回路、12・・・シリアル→パラレル変換、
13・・・エラー訂正回路、14・・・データ・エリア
検出、15・・・ID8YNC検出回路、16・・・セ
クタ・コントロールホールド回路、17・・・ティレイ
回路、18・・・カウンター回路、19・・・デコード
回路、20・・・レジスター回路、21・・・ライト・
ドライバー回路、22・・・フラグ・パターン発生回路
、24・・・パ2しル→シリアル変換回路、25・・・
エラー訂正コード付加回路 万1図
Claims (1)
- トラックアドレス、セクタアドレスを示すアドレス領域
および前記トラックおよびセクタアドレスを示す情報を
付加したデータ領域ならびにセクタの不良を示す不良セ
クタフラグ領域をもつセクタ・フォーマットにより構成
したディスク媒体と、前記ディスク媒体上の情報を記録
再生するデータ処理装置とを有する光ディスク装置であ
って、不良セクタマークを検出する不良セクタマーク検
出回路と、セクタの処理中にアドレス領域のアドレス情
報が読み取れない場合に前セクタのアドレス領域の位置
よりそのセクタの不良セクタ・フラグ検出領域と、デー
タ領域とを確定せしめるための信号を発生する信号発生
回路とを含みアドレス領域が不明の場合に前セクタのア
ドレスより位置決めを行い、データ領域のアドレス情報
によりセクタ処理を可能にしたことを特徴とする光ディ
スク装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP13852284A JPS6117271A (ja) | 1984-07-04 | 1984-07-04 | 光デイスク装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP13852284A JPS6117271A (ja) | 1984-07-04 | 1984-07-04 | 光デイスク装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6117271A true JPS6117271A (ja) | 1986-01-25 |
Family
ID=15224110
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP13852284A Pending JPS6117271A (ja) | 1984-07-04 | 1984-07-04 | 光デイスク装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6117271A (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0245874A2 (en) * | 1986-05-16 | 1987-11-19 | Matsushita Electric Industrial Co., Ltd. | Information recording and reproducing apparatus |
US4862295A (en) * | 1985-06-27 | 1989-08-29 | Matsushita Electric Industrial Co., Ltd. | Method of formatting a storage medium and drive unit for controlling the reading and writing of data on the formatted storage medium |
EP0923070A2 (en) * | 1997-12-09 | 1999-06-16 | Matsushita Electric Industrial Co., Ltd. | Optical disc recording and reproducing apparatus |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5898815A (ja) * | 1981-12-09 | 1983-06-11 | Arupain Kk | 同期信号回路 |
JPS58215734A (ja) * | 1982-06-08 | 1983-12-15 | Nec Corp | 光デイスク処理装置 |
-
1984
- 1984-07-04 JP JP13852284A patent/JPS6117271A/ja active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5898815A (ja) * | 1981-12-09 | 1983-06-11 | Arupain Kk | 同期信号回路 |
JPS58215734A (ja) * | 1982-06-08 | 1983-12-15 | Nec Corp | 光デイスク処理装置 |
Cited By (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4862295A (en) * | 1985-06-27 | 1989-08-29 | Matsushita Electric Industrial Co., Ltd. | Method of formatting a storage medium and drive unit for controlling the reading and writing of data on the formatted storage medium |
EP0245874A2 (en) * | 1986-05-16 | 1987-11-19 | Matsushita Electric Industrial Co., Ltd. | Information recording and reproducing apparatus |
EP0245874B1 (en) * | 1986-05-16 | 1993-08-11 | Matsushita Electric Industrial Co., Ltd. | Information recording and reproducing apparatus |
EP0923070A2 (en) * | 1997-12-09 | 1999-06-16 | Matsushita Electric Industrial Co., Ltd. | Optical disc recording and reproducing apparatus |
EP0923070A3 (en) * | 1997-12-09 | 2000-08-23 | Matsushita Electric Industrial Co., Ltd. | Optical disc recording and reproducing apparatus |
US6459667B1 (en) | 1997-12-09 | 2002-10-01 | Matsushita Electric Industrial Co., Ltd. | Optical disc recording and reproducing apparatus having automatic gate signal generation modes |
US6643235B2 (en) | 1997-12-09 | 2003-11-04 | Matsushita Electric Industrial Co., Ltd. | Optical disc recording and reproducing apparatus having automatic gate signal generation modes |
US7035183B2 (en) | 1997-12-09 | 2006-04-25 | Matsushita Electric Industrial Co., Ltd. | Optical disc recording and reproduction apparatus having automatic gate signal generation modes |
US7292510B2 (en) | 1997-12-09 | 2007-11-06 | Matsushita Electric Industrial Co., Ltd. | Optical disc recording and reproduction apparatus having automatic gate signal generation modes |
US7508741B2 (en) | 1997-12-09 | 2009-03-24 | Panasonic Corporation | Optical disc recording and reproduction apparatus having automatic gate signal generation modes |
US7515512B2 (en) | 1997-12-09 | 2009-04-07 | Panasonic Corporation | Optical disc recording and reproduction apparatus |
US7768891B2 (en) | 1997-12-09 | 2010-08-03 | Panasonic Corporation | Optical disc recording and reproduction apparatus having automatic gate signal generation modes |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS6117271A (ja) | 光デイスク装置 | |
EP0245874B1 (en) | Information recording and reproducing apparatus | |
US5951710A (en) | Method and apparatus for checking compressed data errors | |
JP2589673B2 (ja) | アドレスデータ検出装置 | |
JPS6126975A (ja) | 光デイスク制御装置 | |
JPS6050665A (ja) | デ−タ記録再生方式 | |
JPS6276063A (ja) | 光デイスク装置 | |
KR100269164B1 (ko) | 동기신호패널검출방법 | |
JPS60258762A (ja) | 光デイスク装置 | |
JPH05120805A (ja) | 光デイスクの特殊マーク検出装置 | |
JPH09180379A (ja) | ディスク再生装置及びディスク再生装置の制御方法 | |
JP2756114B2 (ja) | ディジタルテープレコーダ | |
JPS6344390A (ja) | 光デイスク制御装置 | |
JPH0574051A (ja) | 同期情報検出装置 | |
JP2564418B2 (ja) | 光ディスク書込読出装置 | |
JPH0887836A (ja) | 光学的ディスク再生方法 | |
JPH03116588A (ja) | 光ディスク装置 | |
JPS615476A (ja) | 記憶装置 | |
JPH05266593A (ja) | 光ディスク装置 | |
JPS6363172A (ja) | デ−タ再生方式 | |
JPS6320777A (ja) | デ−タ記録・再生装置の試験方式 | |
JPS62141679A (ja) | 光デイスク処理装置 | |
JPH04339362A (ja) | 同期検出方法および装置 | |
JPH0693314B2 (ja) | 情報記録再生装置 | |
JPS60223081A (ja) | 同期信号検出装置 |