JPS6097656A - 混成集積回路の実装方法 - Google Patents
混成集積回路の実装方法Info
- Publication number
- JPS6097656A JPS6097656A JP20649583A JP20649583A JPS6097656A JP S6097656 A JPS6097656 A JP S6097656A JP 20649583 A JP20649583 A JP 20649583A JP 20649583 A JP20649583 A JP 20649583A JP S6097656 A JPS6097656 A JP S6097656A
- Authority
- JP
- Japan
- Prior art keywords
- electric circuit
- posts
- circuit board
- electronic parts
- solder paste
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/30—Assembling printed circuits with electric components, e.g. with resistor
- H05K3/32—Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
- H05K3/34—Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/36—Assembling printed circuits with other printed circuits
- H05K3/368—Assembling printed circuits with other printed circuits parallel to each other
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/14—Structural association of two or more printed circuits
- H05K1/141—One or more single auxiliary printed circuits mounted on a main printed circuit, e.g. modules, adapters
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/30—Assembling printed circuits with electric components, e.g. with resistor
- H05K3/32—Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
- H05K3/34—Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
- H05K3/341—Surface mounted components
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Combinations Of Printed Boards (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔技術分野〕
この発明は半導体、電子部品等の電気回路基板への実装
技術に関する。
技術に関する。
従来、混成集積回路(ハイブリッドIC)の実装工程に
作業性の優れたりフローンルダリングを用いると片面に
しか電子部品等が実装できず実装密度が低くなるという
欠点があった。
作業性の優れたりフローンルダリングを用いると片面に
しか電子部品等が実装できず実装密度が低くなるという
欠点があった。
この欠点を解決するために種々の方法が考えられている
が、ff15図の如<挺装した2枚の電気回路基板(1
)の裏面同志を重ね合せその側縁部をコ字型の金具(2
)を挾むことにより両者の電気的接続と固定を同時に窓
こなうことか現在のところ最も着目されている。図にお
いて(3)は電子部品、(4)は半導体、(5)は端子
である。
が、ff15図の如<挺装した2枚の電気回路基板(1
)の裏面同志を重ね合せその側縁部をコ字型の金具(2
)を挾むことにより両者の電気的接続と固定を同時に窓
こなうことか現在のところ最も着目されている。図にお
いて(3)は電子部品、(4)は半導体、(5)は端子
である。
しかしながらコ字型の金具(2)を用いる場合には接続
の債頼性の面から半田付も必要となり製造上コストアッ
プにつながっていた。
の債頼性の面から半田付も必要となり製造上コストアッ
プにつながっていた。
この発明はりフローンルダリングを用いて2個以上の電
気回路基板を他の電子部品等の固定と同時に接続して工
程の省略をおこなうと共にハイブリッドICの小型化を
図ることを目的とする。
気回路基板を他の電子部品等の固定と同時に接続して工
程の省略をおこなうと共にハイブリッドICの小型化を
図ることを目的とする。
この発明の要旨とするところは電気回路基板上の半田ペ
ーストを塗布した部分に半田付容易なポストを立設し、
該ポスト上に半田ペーストを介して他の電気回路基板を
載せてリフローンルダリングにより上下の電気回路基板
を一体化することを特徴とする混成集積回路の実装方法
である。
ーストを塗布した部分に半田付容易なポストを立設し、
該ポスト上に半田ペーストを介して他の電気回路基板を
載せてリフローンルダリングにより上下の電気回路基板
を一体化することを特徴とする混成集積回路の実装方法
である。
以下この発明を策1図及び第2図に図示せる一実施例に
基づいて説明する。
基づいて説明する。
まず上側及び下側にくる電気回路基板α)の電子部品(
3)等の搭載部及びポスト(7)の立設接続部に半田ペ
ースト(6)を塗布しておく。上側にくる電気回路基板
(1)に立設するポスト(7)の上端を接続する立接接
続部を設は半田ペース(6)を塗布しておく。
3)等の搭載部及びポスト(7)の立設接続部に半田ペ
ースト(6)を塗布しておく。上側にくる電気回路基板
(1)に立設するポスト(7)の上端を接続する立接接
続部を設は半田ペース(6)を塗布しておく。
ポスト(7)の立接接続部は一般に電気回路基板(1)
の4隅に設ける。そして上下に配する電気回路基板(1
)相互の電気的導通が必要であるときはその立役接続部
は電気回路のターミルであることが必要である。尚上側
にくる電気回路基板(1)の電子部品(3)等の搭載部
はその上面に設ける。
の4隅に設ける。そして上下に配する電気回路基板(1
)相互の電気的導通が必要であるときはその立役接続部
は電気回路のターミルであることが必要である。尚上側
にくる電気回路基板(1)の電子部品(3)等の搭載部
はその上面に設ける。
つづいて、上記半田ペースト(6)を塗布した電子部品
(3)の搭載部及びポスト(7)の立接接続部に電子部
品(3)等及びポスト(7)を塔載・立設して上下の電
気回路基板(1)を重ねあわせる。
(3)の搭載部及びポスト(7)の立接接続部に電子部
品(3)等及びポスト(7)を塔載・立設して上下の電
気回路基板(1)を重ねあわせる。
ここでポスト(7)として銅、鉄等の半田付けの容易な
金属を使用し、必要に応じてその表面にも半田ペースト
を塗布しておく。
金属を使用し、必要に応じてその表面にも半田ペースト
を塗布しておく。
上記の状態で、リフロー炉に入れ半田ペーストを溶融さ
せると電子部品(3)等の半田付は及び上下の電気回路
基板(1)のポスト(7)を介しての接続一体化が同時
にできる。
せると電子部品(3)等の半田付は及び上下の電気回路
基板(1)のポスト(7)を介しての接続一体化が同時
にできる。
尚、上下の電気回路基板(1)を電気的に導通せしめる
ためには、例えば、第6図及び第4図に示す実施例の如
く上側の電気回路基板(1)の表面に設けたポスト(7
)の立設接続部は上面の電気回路とスルホール(8)で
接続しておく必要がある。
ためには、例えば、第6図及び第4図に示す実施例の如
く上側の電気回路基板(1)の表面に設けたポスト(7
)の立設接続部は上面の電気回路とスルホール(8)で
接続しておく必要がある。
この第6図及び第4図に示す実施例は、小型のハイブリ
ッドICを他の大型のハイブリツドICに一個の電子部
品として塔載する場合の例であるが、かかる場合、従来
は小型の電子部品側にリード端子をいちいち設けていた
ので、この発明iこよればその作業が除去できる利点か
あるということもできるのである。
ッドICを他の大型のハイブリツドICに一個の電子部
品として塔載する場合の例であるが、かかる場合、従来
は小型の電子部品側にリード端子をいちいち設けていた
ので、この発明iこよればその作業が除去できる利点か
あるということもできるのである。
以上の如くこの発明によれば、2個以上の電気回路基板
を他の電子部品等のソフローンルダリングによる固定時
に同時に接続できると共に電気回路基板の重ね合せによ
りノ\イブリッドICの小型化を図ることができるので
ある。
を他の電子部品等のソフローンルダリングによる固定時
に同時に接続できると共に電気回路基板の重ね合せによ
りノ\イブリッドICの小型化を図ることができるので
ある。
特許出願人
松下電工株式会社
代理人弁理士 竹 元 敏 丸
(ほか2名)
第1図
3
第2図
第S図
第3図
第チ図
Claims (1)
- (1) 電気回路基板上の半田ペーストを塗布した部分
に半田付容易なポストを立設し、該ポスト上に半田ペー
ストを介して他の電気回路基板を載せてリフローソルダ
リングにより上下の電気回路基板を一体化することを特
徴とする混成集積回路の実装方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP20649583A JPS6097656A (ja) | 1983-10-31 | 1983-10-31 | 混成集積回路の実装方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP20649583A JPS6097656A (ja) | 1983-10-31 | 1983-10-31 | 混成集積回路の実装方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6097656A true JPS6097656A (ja) | 1985-05-31 |
Family
ID=16524315
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP20649583A Pending JPS6097656A (ja) | 1983-10-31 | 1983-10-31 | 混成集積回路の実装方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6097656A (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61186267U (ja) * | 1985-05-13 | 1986-11-20 | ||
US5861663A (en) * | 1994-12-27 | 1999-01-19 | International Business Machines Corporation | Column grid array or ball grid array pad on via |
JP2016048728A (ja) * | 2014-08-27 | 2016-04-07 | 株式会社村田製作所 | 導電性ポスト、及び、導電性ポストを用いた積層基板の製造方法 |
-
1983
- 1983-10-31 JP JP20649583A patent/JPS6097656A/ja active Pending
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61186267U (ja) * | 1985-05-13 | 1986-11-20 | ||
JPH0356068Y2 (ja) * | 1985-05-13 | 1991-12-16 | ||
US5861663A (en) * | 1994-12-27 | 1999-01-19 | International Business Machines Corporation | Column grid array or ball grid array pad on via |
US6127204A (en) * | 1994-12-27 | 2000-10-03 | International Business Machines Corporation | Column grid array or ball grid array pad on via |
JP2016048728A (ja) * | 2014-08-27 | 2016-04-07 | 株式会社村田製作所 | 導電性ポスト、及び、導電性ポストを用いた積層基板の製造方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1396259A (en) | Assembling hybrid electronic devices containing semiconductor chips | |
JPS6097656A (ja) | 混成集積回路の実装方法 | |
JPH02134890A (ja) | 回路素子実装基板 | |
JPS6236371B2 (ja) | ||
JPS61102089A (ja) | フラツトパツケ−ジicの実装構造 | |
JP2572415Y2 (ja) | 金属ベース回路基板と外部リード線との接続装置 | |
JPH08340164A (ja) | Bga型パッケージの面実装構造 | |
JPH04262376A (ja) | 混成集積回路装置 | |
JPH02224393A (ja) | 混載実装メタルコアプリント配線基板組立体のはんだ付け方法 | |
JP2953893B2 (ja) | プリント基板ジャンパー配線方法及びジャンパー配線用射出成形プリント基板 | |
JPS58102597A (ja) | 電子回路基板 | |
JPH06164096A (ja) | 回路基板 | |
JP3082599B2 (ja) | コネクタの半田付け方法 | |
JPH0356068Y2 (ja) | ||
JPH0513011Y2 (ja) | ||
JPS62250687A (ja) | 電子部品の実装方法 | |
JPS60143618A (ja) | 電子部品 | |
JPS60261188A (ja) | アキシヤルリ−ド形シヨ−トジヤンパ | |
JPS62243393A (ja) | プリント基板 | |
JPH0456295A (ja) | 電子部品の実装方法 | |
JPS63269550A (ja) | 半導体装置 | |
JPS61148851A (ja) | 半導体装置 | |
JPH0752783B2 (ja) | 電子部品搭載用基板 | |
JPH0355895A (ja) | プリント配線基板接続装置 | |
JPH07283505A (ja) | プリント基板装置 |