JPS581454B2 - Input/output control method - Google Patents
Input/output control methodInfo
- Publication number
- JPS581454B2 JPS581454B2 JP53035167A JP3516778A JPS581454B2 JP S581454 B2 JPS581454 B2 JP S581454B2 JP 53035167 A JP53035167 A JP 53035167A JP 3516778 A JP3516778 A JP 3516778A JP S581454 B2 JPS581454 B2 JP S581454B2
- Authority
- JP
- Japan
- Prior art keywords
- input
- output
- output devices
- adapter device
- cpu
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Landscapes
- Bus Control (AREA)
Description
【発明の詳細な説明】
本発明はバスインターフェースの異なる入出力装置が複
数接続されて成る情報処理システムに採用して好適な入
出力制御方式に関する。DETAILED DESCRIPTION OF THE INVENTION The present invention relates to an input/output control method suitable for use in an information processing system in which a plurality of input/output devices with different bus interfaces are connected.
CPU・主メモリ・複数の入出力装置がシステムバスを
介して接続されて成る情報処理装置に、バスインターフ
ェースの異なる入出力装置を接続する場合、判別なハー
ドウエアを用意し、これを介して接続されることが多く
、従って割込み及びデータ転送等の制御が複雑になる。When connecting input/output devices with different bus interfaces to an information processing device consisting of a CPU, main memory, and multiple input/output devices connected via a system bus, prepare distinguishable hardware and connect via this. Therefore, control of interrupts, data transfer, etc. becomes complicated.
即ち、第1図に示す如く、CPU2・主メモリ3・入出
力装置4,5を含み、あるバスインターフェースを持つ
情報処理装置に、上記入出力装置4,5とはインターフ
ェースの異なる入出力装置6,7を接続する場合、シス
テムバス1に入出力アダプタ8,9を介して接続してい
た。That is, as shown in FIG. 1, an information processing device including a CPU 2, a main memory 3, and input/output devices 4 and 5 and having a certain bus interface is provided with an input/output device 6 having a different interface from the input/output devices 4 and 5. , 7 is connected to the system bus 1 via input/output adapters 8 and 9.
この入出力アダプタ8,9は、接続される入出力装置6
,7毎設けられるものであって、インターフェースの異
る入出力装置が増設される都度同じ数だけ用意する必要
がある。The input/output adapters 8 and 9 are connected to the input/output device 6.
, 7, and it is necessary to prepare the same number of input/output devices each time an input/output device with a different interface is added.
従ってハードウエア量も増え、制御が複雑となり、且つ
高価となっていたものである。Therefore, the amount of hardware has increased, control has become complicated, and it has become expensive.
本発明は上記欠点に鑑みてなされたものであり、バスイ
ンターフェースの異なる入出力装置を、ある情報処理装
置に接続する際、1個のアダプタにより複数の入出力装
置を共通に効率良く制御することでハードウエア量の削
減、更には制御の簡素化をはかった入出力制御方式を提
供することを目的とする。The present invention has been made in view of the above-mentioned drawbacks, and it is an object of the present invention to commonly and efficiently control a plurality of input/output devices using one adapter when connecting input/output devices with different bus interfaces to a certain information processing device. The purpose of this invention is to provide an input/output control method that reduces the amount of hardware and simplifies control.
又、アダプタのハードウエアとファームウエアの機能分
担を行ない、スピードの要求されるデータ転送をハード
ウエアにより優先しコマンドならびに割込み処理をファ
ームウエアにより実現することで柔軟性のある入出力制
御方式を提供することも目的とする。In addition, by dividing the functions between the adapter's hardware and firmware, giving priority to data transfer that requires speed using the hardware, and realizing command and interrupt processing using the firmware, a flexible input/output control method is provided. The purpose is also to
以下、第2図以降を使用して本発明実施例につき詳細に
説明する。Hereinafter, embodiments of the present invention will be described in detail using FIG. 2 and subsequent figures.
第2図は本発明が採用される情報処理装置の接続構成例
を示す図である。FIG. 2 is a diagram showing an example of a connection configuration of an information processing apparatus to which the present invention is adopted.
図において、1個のアダプタ装置12は、情報処理装置
が本来持つ入出力装置13の1つとして、そのシステム
バス14に接続され、上記入出力装置13とは異なるイ
ンターフェースを持った入出力装置16,17,18(
システムバス15に接続される)に、CPU1 1から
発られる入出力コマンドあるいは割込みの受け渡しを制
御するコントローラとなる。In the figure, one adapter device 12 is connected to the system bus 14 as one of the input/output devices 13 originally included in the information processing device, and is an input/output device 16 having a different interface from the input/output device 13 described above. ,17,18(
(connected to the system bus 15), serves as a controller that controls the delivery of input/output commands or interrupts issued from the CPU 11.
19は主メモリである。第3図は第2図におけるアダプ
タ装置12の概略内部構成を示すブロック図である。19 is a main memory. FIG. 3 is a block diagram showing a schematic internal configuration of the adapter device 12 in FIG. 2. As shown in FIG.
アダプタ装置12はマイクロプロセッサ121により制
御され、バスインターフェースの異る装置間のデータ交
信を行うコントローラとなるものである。The adapter device 12 is controlled by a microprocessor 121 and serves as a controller for data communication between devices with different bus interfaces.
このアダプタ装置12は制御中枢となるマイクロプロセ
ッサ121、ファームウエアを収納するROM1 22
、ワーク用として使用されるほか、入出力装置16,1
7,18から発せられる割込み要求が保存されるRAM
1 23、CPU11とのインターフェースを司どるバ
ス制御部124、入出力装置16,17,18とのイン
ターフェースを司どるバス制御部125で構成される。This adapter device 12 includes a microprocessor 121 serving as a control center, and a ROM 1 22 that stores firmware.
In addition to being used for work, the input/output devices 16, 1
RAM where interrupt requests issued from 7 and 18 are stored
1 23, a bus control section 124 that controls the interface with the CPU 11, and a bus control section 125 that controls the interface with the input/output devices 16, 17, and 18.
126はデータ転送ハードウエアである。126 is data transfer hardware.
データ転送ハードウエア126は第4図にその詳細が示
されているため、ここでは述べない。Data transfer hardware 126 is shown in detail in FIG. 4 and will not be described here.
尚、ファームウエアとは、マイクロプロセッサ121が
持つソフトウエア言語により制御手順があらかじめプロ
グラムされ、ROM122内に定義されるもので、CP
U1 1により起動され、マイクロプロセッサ121が
これを読出し、実行するものである。Note that the firmware is defined in the ROM 122 and has control procedures programmed in advance using the software language of the microprocessor 121, and is defined in the ROM 122.
It is activated by U11, and the microprocessor 121 reads and executes it.
アダプタ装置口はシステムバス14と15の中間に位置
し、CPU1 1と入出力装置16,17,18の両方
からアクセスされる。The adapter device port is located between system buses 14 and 15 and is accessed by both CPU 11 and input/output devices 16, 17, and 18.
このとき、アダプタ装置12は、入出力コマンド転送、
入出力割込みの転送、データ転送の3つの基本動作を行
なう。At this time, the adapter device 12 transfers input/output commands,
Performs three basic operations: input/output interrupt transfer and data transfer.
この3つの基本動作につき以下に説明する。These three basic operations will be explained below.
まず、コマンド転送から説明する。First, command transfer will be explained.
CPU11は入出力装置16,17,18に対し、入出
力コマンドを出力するとき、同時にシステムバス14上
にチャネル番号、コマンドデータを出力する。When the CPU 11 outputs input/output commands to the input/output devices 16, 17, and 18, it simultaneously outputs a channel number and command data onto the system bus 14.
アダプタ装置12は、入出力コマンドで指定されるチャ
ネル番号が、システムバス15に接続されている入出力
装置1 6 , 17,18のうちのいずれかに対応し
ていることぬ認識すると、内蔵されたマイクロプロセッ
サ121を起動すると共に、コマンドレジスタにコマン
ドデータを、チャネルレジスタにチャネル番号を取込む
。When the adapter device 12 recognizes that the channel number specified by the input/output command corresponds to one of the input/output devices 16, 17, and 18 connected to the system bus 15, At the same time, the command data is loaded into the command register and the channel number is loaded into the channel register.
(アダプタ装置12に内蔵されるコマンドレジスタ、チ
ャネルレジスタは、いずれも図示せず)マイクロプロセ
ッサ121がコマンド要求を受付けるとファームウエア
によるコントロールが開始され、上記各レジスタに取込
まれた内容はRAM123の固定番地ヘセーブされる。(The command register and channel register built into the adapter device 12 are not shown.) When the microprocessor 121 receives a command request, control by the firmware is started, and the contents loaded in the above registers are stored in the RAM 123. Saved to a fixed address.
アダプタ装置12はCPU1 1から入出力コマンドを
受けとると先に述べた様に入出力コマンドのチャネル番
号、コマンドレジスタを内蔵レジスタに一担セットした
後、ファームウエアによりRAM123の固定エリアへ
格納する。When the adapter device 12 receives an input/output command from the CPU 11, it sets the channel number and command register of the input/output command in a built-in register as described above, and then stores it in a fixed area of the RAM 123 by firmware.
この固定エリアにはチャネルとコマンドデータが頭から
シリアルに格納されていく。Channel and command data are stored serially in this fixed area starting from the beginning.
アダプタ装置12ではコマンドの受付けが最優先で処理
される。In the adapter device 12, command reception is processed with top priority.
従って、マイクロプロセッサ121が他の割込み等の処
理を行なっていても、コマンド要求があると、即、コマ
ンドの取込みを行なう。Therefore, even if the microprocessor 121 is processing other interrupts or the like, when a command request is received, the command is immediately taken in.
アダプタ装置12内蔵のファームウエアはシステムバス
15に接続されている入出力装置16,17,18に対
し、入出力コマンドが出力されていることを認識すると
以下に述べるコントロールを開始する。When the firmware built into the adapter device 12 recognizes that an input/output command is being output to the input/output devices 16, 17, and 18 connected to the system bus 15, it starts the control described below.
まず、アダプタ装置12からCPU1 1に対し外部割
込みを発し、CPU1 1が持つアドレス,レングス両
レジスタに設定されてある上位ビット( AH , L
H )の内容を読出す。First, the adapter device 12 issues an external interrupt to the CPU 11, and the upper bits (AH, L) set in both the address and length registers of the CPU 11 are sent.
Read the contents of H).
更に読出されたAHの上位4ビットに既にRAM123
内の固定番地へ取込んであるチャネル番号を設定し、デ
ータレジスタにセットする。Further, the upper 4 bits of the read AH are already stored in the RAM 123.
Set the fetched channel number to a fixed address in the data register.
この後、入出力装置16,17,18のアドレスを指定
するため、アドレスレジスタへアドレスをセットし、且
つコントロールレジスタに割込みモード(REG WR
ITE)をセットしてシステムバス15へ割込む。After this, in order to specify the addresses of the input/output devices 16, 17, and 18, the addresses are set in the address registers, and the interrupt mode (REG WR
ITE) to interrupt the system bus 15.
このことにより、入出力装置16,17,18が内蔵す
るアドレスレジスタ(AH)にCPUのアドレスAHを
移すことができる。This allows the address AH of the CPU to be transferred to the address register (AH) built into the input/output devices 16, 17, and 18.
尚、上記アドレス・データ・コントロールレジスタは入
出力レジスタとしてアダプタ装置12に内蔵されている
ものとする。It is assumed that the address/data/control register is built into the adapter device 12 as an input/output register.
同様に、外部割込みを行ない、アドレス下位ALを読出
し、アダプタ装置12内蔵のアドレスレジスタへ書込む
。Similarly, an external interrupt is performed to read the lower address AL and write it to the address register built into the adapter device 12.
同ステップでレングス上位LH、下位LLを入出力装置
16,17,18のそれぞれのレジスタへ取込む。In the same step, the upper LH and lower LL lengths are taken into the respective registers of the input/output devices 16, 17, and 18.
この後、アダプタ装置12は入出力装置16,17,1
8に対し、入出力起動をかけ、システムバス15に対し
てコマンド転送を終了する。After this, the adapter device 12 connects the input/output devices 16, 17, 1
8 is activated for input/output, and the command transfer to the system bus 15 is completed.
次に割込みにつき説明する。Next, interrupts will be explained.
システムバス15に接続されている入出力装置16,1
7,18はアダプタ装置12に対し割込む、その後、ア
ダプタ装置12は必要時、CPU11に対し割込むとい
った二段構えの割込みを経る。I/O devices 16, 1 connected to the system bus 15
7 and 18 interrupt the adapter device 12, and thereafter, the adapter device 12 interrupts the CPU 11 when necessary.
ところで、システムバス15に接続される入出力装置1
6,17,18はモジュールレベルの高低により割込み
可能か否かが判定される。By the way, the input/output device 1 connected to the system bus 15
6, 17, and 18 are determined whether interrupts are possible or not based on the level of the module level.
アダプタ装置12を含む各装置11, 1 3 , 1
6 , 1 7,18にはモジュールレベルレジスタ
が内蔵され、このレジスタに割込みレベルが設定される
。Each device 11, 1 3, 1 including the adapter device 12
Module level registers are built into modules 6, 17, and 18, and interrupt levels are set in these registers.
アダプタ装置12に対し、入出力装置16,17,18
のモジュールレベルは1(ML=1)、2(ML=2)
の2種の割込みが存在する。For the adapter device 12, input/output devices 16, 17, 18
The module level of is 1 (ML=1), 2 (ML=2)
There are two types of interrupts:
入出力装置16,17,18はイニシャル時、アダプタ
装置12により全てのチャネルに対してモジュールレベ
ル1が書込まれる。When the input/output devices 16, 17, and 18 are initialized, module level 1 is written to all channels by the adapter device 12.
割込みが発生した場合、このモジュールレベルで割込む
。If an interrupt occurs, it will be interrupted at this module level.
又、CPU11から入出力装置16,17,18に対し
、マスクリセット命令が出された場合、アダプタ装置1
2にその割込みが受けられていなければ、入出力装置1
6,17,18にモジュールレベル2を書込む。Further, when a mask reset command is issued from the CPU 11 to the input/output devices 16, 17, and 18, the adapter device 1
If the interrupt is not received by input/output device 2, input/output device 1
Write module level 2 to 6, 17, and 18.
この他、外部割込みを行なう入出力装置16,17,1
8は割込み時、自身でモジュールレベル2を書く。In addition, input/output devices 16, 17, 1 that perform external interrupts
8 writes module level 2 by itself when interrupting.
更に、CPU11にアダプタ装置12からの割込みが受
けられると全てのチャネルに対しモジュールレベル1を
書込むものとする。Furthermore, it is assumed that when the CPU 11 receives an interrupt from the adapter device 12, module level 1 is written to all channels.
イニシャル状態でアダプタ装置12のモジュールレベル
は“0”になっている。In the initial state, the module level of the adapter device 12 is "0".
システムバス15に接続された入出力装置16,17,
18から割込みが発生した場合、アダプタ装置12は内
蔵されたモジュールレベルレジスタに設定されてある自
身のモジュールレベルと入出力装置16,17,18の
モジュールレベルとを比較し、自身のレベルが小さかっ
た場合に限り、その割込みを受付ける。Input/output devices 16, 17 connected to the system bus 15,
When an interrupt occurs from 18, the adapter device 12 compares its own module level set in the built-in module level register with the module levels of the input/output devices 16, 17, and 18, and determines that its own level is smaller. The interrupt will be accepted only in this case.
そして自身のモジュールレベルレジスタに入出力装置1
6,17,18のモジュールレベルに取込み、アダプタ
装置12のモジュールレベルとする。and its own module level register input/output device 1
6, 17, and 18, and set it as the module level of the adapter device 12.
ここで、割込みが受付けられると、マスクをかけ、他か
ら発せられる割込みを受付けない様な処理を行なう。Here, when an interrupt is accepted, it is masked and processing is performed such that interrupts issued from other sources are not accepted.
アダプタ装置12は、割込みが受付けられた入出力装置
16,17,18に対し、デバイスステイタスを読込む
ため、その入出力装置1 6 , 1 7,18にRE
G READ(ステイタス読出し)を行ない、アダプタ
装置12内蔵のRAM24へ取込む。The adapter device 12 sends an RE to the input/output devices 16, 17, 18 for which the interrupt has been accepted in order to read the device status of the input/output devices 16, 17, 18.
Perform G READ (status read) and import into the RAM 24 built into the adapter device 12.
その後、アダプタ装置12はCPU1 1に対し割込む
。Thereafter, the adapter device 12 interrupts the CPU 11.
ここで、割込みが受けつけられなければ、RAM123
の判定エリアに必要情報をセーブし、今まで割込みが受
付けられなかった入出力装置16,17,18に対し、
リジューム割込み信号(RINT;割込みが拒否された
入出力装置に対し割込み許可を知らせる信号)を出力し
、再割込みを促す。Here, if the interrupt is not accepted, the RAM 123
Save the necessary information in the judgment area of
A resume interrupt signal (RINT; a signal that notifies an input/output device whose interrupt has been rejected that the interrupt is permitted) is output to prompt another interrupt.
アダプタ装置12はCPU11に対し、チャネル番号、
ステイタスをパラメータとして割込みをかける。The adapter device 12 informs the CPU 11 of the channel number,
Issue an interrupt using the status as a parameter.
ここで割込みが受けつけられなければRAM123の特
定エリアに退避してある情報を読出し割込みを繰返す。If the interrupt is not accepted here, the information saved in a specific area of the RAM 123 is read out and the interrupt is repeated.
最後にデータ転送動作につき説明する。Finally, the data transfer operation will be explained.
上記、コマンド転送・入出力割込みの転送はファームウ
エアにより管理されるが、このデータ転送はハードウエ
アによりコントロールされる。The above command transfer and input/output interrupt transfer are managed by firmware, but this data transfer is controlled by hardware.
コマンドを転送することでCPU1 1の入出力制御部
(DMA)にはチャネルのアドレスとレングスがセット
されており、又、システムバス15に接続された入出力
装置16,17,18には同じく、アドレス、レングス
が内蔵レジスタにセットされてある。By transferring the command, the channel address and length are set in the input/output control unit (DMA) of the CPU 11, and the input/output devices 16, 17, and 18 connected to the system bus 15 are also set with the same address and length. Address and length are set in built-in registers.
上記CPU11はシステムバス14を介してアダプタ装
置12との1ダイアログ(要求を発してから応答が返る
までの操作)を終えると、内蔵レジスタ(CPU)のア
ドレスをカウントアップし、レングスをカウントダウン
する。When the CPU 11 completes one dialog (operations from issuing a request to returning a response) with the adapter device 12 via the system bus 14, it counts up the address of the built-in register (CPU) and counts down the length.
同じくシステムバス15に接続された入出力装置1 6
,17,18も内蔵レジスタの値をそれぞれアツプ/ダ
ウンカウントする。Input/output devices 1 to 6 also connected to the system bus 15
, 17, and 18 also count up/down the values of the built-in registers, respectively.
これを繰返し、データ転送を終えるとCPU1 1に対
しEND割込みを発し、処理を終える。This is repeated, and when the data transfer is completed, an END interrupt is issued to the CPU 11, and the process ends.
第4図はデータ転送ハードウエア126の実施例を示す
ブロック図、第5図はその動作タイミングを示すタイミ
ングチャートである。FIG. 4 is a block diagram showing an embodiment of the data transfer hardware 126, and FIG. 5 is a timing chart showing its operation timing.
システムバス15に接続された入出力装置16,17,
18からデータ転送が行なわれる場合、入出力装置16
,17,18はシステムバス15上のMM READ
,MM WRITEのいずれかのコントロール信号ライ
ン(CNT0〜CNT3)を介しそのステイタスを送り
、アダプタ装置12ヘダイアログをかける。Input/output devices 16, 17 connected to the system bus 15,
When data transfer is performed from 18, input/output device 16
, 17, 18 are MM READ on the system bus 15
, MM WRITE via any of the control signal lines (CNT0 to CNT3), and a dialog is sent to the adapter device 12.
アダプタ装置12では上記READ/WRITE毎に設
けられるフリツプフロツプ41,42のうちいずれか一
方をセットし、CPU1 1に対しアテンション信号(
ATN;入出力装置16,17,18より割込みがあっ
たことを知らせる信号)を送出する。The adapter device 12 sets one of the flip-flops 41 and 42 provided for each READ/WRITE, and sends an attention signal (
Sends ATN (a signal indicating that an interrupt has occurred from the input/output devices 16, 17, and 18).
このとき、入出力装置16,17,18から送られるア
ドレスの上位ビットにはチャネル番号がセットされ、C
PU11に割込みが受けられるとCPU1 1より割込
み信号(TACK;CPU1 1が入出力装置16,1
7,18の要求を受付けたことを知らせる信号)が送ら
れてくる。At this time, the channel number is set in the upper bits of the address sent from the input/output devices 16, 17, and 18, and the C
When the PU11 receives an interrupt, the CPU11 sends an interrupt signal (TACK;
A signal indicating that requests 7 and 18 have been accepted is sent.
これにより、アンドゲート44がONし、同時にアンド
ゲート45,46,47,48,49,50を介してそ
れぞれ、チャネル番号、アテンションステイタス( A
T S 0 , ATS1,ATS2)、データ(DA
7〜DA0)をCPU11に送り込む。As a result, the AND gate 44 is turned on, and at the same time, the channel number and attention status (A
T S 0 , ATS1, ATS2), data (DA
7 to DA0) to the CPU 11.
CPU11からのダイアログが終了すると終了信号(E
ATN)がアダプタ装置12に対して送られる。When the dialog from the CPU 11 ends, an end signal (E
ATN) is sent to the adapter device 12.
この信号により、フリツプフロツプ51がリセットされ
、システムバス15上に同期信号(SSYN;バスサイ
クルの終了を示す信号)を出力し、入出力装置16,1
7,18によるバスダイアログを終える。This signal resets the flip-flop 51, outputs a synchronization signal (SSYN; a signal indicating the end of a bus cycle) onto the system bus 15, and
Finish the bus dialogue by 7 and 18.
MM(主メモリ19)からのデータ読出し時は、EAT
N(アダプタ装置12がCPU1 1からTACK信号
を受けとり、割込み種類、チャネル番号、デバイス番号
等をCPU1 1へ送ることを通知する信号)のタイミ
ングで、主メモリ19から得られるデータをアダプタ装
置12内蔵のデータレジスタに一担セーブし、入出力装
置16,17,18によるバスダイアログが終了するま
でデータを保持しておくものとする。When reading data from MM (main memory 19), EAT
N (a signal that notifies that the adapter device 12 receives the TACK signal from the CPU 11 and sends the interrupt type, channel number, device number, etc. to the CPU 11), the data obtained from the main memory 19 is stored in the adapter device 12. It is assumed that the data is saved in the data register of 1 and held until the bus dialog by the input/output devices 16, 17, and 18 is completed.
尚、図中、52〜57はアンドゲート、58,59はオ
アゲートを示す。In the figure, 52 to 57 indicate AND gates, and 58 and 59 indicate OR gates.
以上説明の如く、本発明は、スピードが要求されるデー
タ転送をハードウエアで、CPUからのコマンド転送な
らびに入出力装置からの割込み処理をファームウエアで
コントロールして柔軟性を持たせたもので、1個のアダ
プタ装置によりインターフェースの異る入出力装置を効
率良く制御できる。As explained above, the present invention provides flexibility by controlling data transfer that requires speed using hardware, and controlling command transfer from the CPU and interrupt processing from input/output devices using firmware. One adapter device can efficiently control input/output devices with different interfaces.
第1図は従来の情報処理装置の接続構成例を示す図、第
2図は本発明による情報処理装置の接続構成例を示す図
、第3図は第2図に示したアダプタ装置の内部構成を示
すブロック図、第4図はアダプタ装置に内蔵されるデー
タ転送ハードウエアの構成例を示す回路図、第5図はデ
ータ転送動作を示すタイミングチャートである。
11・・・CPU、12・・・アダプタ装置、13・・
・あるインターフェースを持つ入出力装置、14,15
・・・システムバス、16,17,18・・・異なるイ
ンターフェースを持つ入出力装置。FIG. 1 is a diagram showing an example of a connection configuration of a conventional information processing device, FIG. 2 is a diagram showing an example of a connection configuration of an information processing device according to the present invention, and FIG. 3 is an internal configuration of the adapter device shown in FIG. 2. FIG. 4 is a circuit diagram showing a configuration example of data transfer hardware built into the adapter device, and FIG. 5 is a timing chart showing the data transfer operation. 11...CPU, 12...Adapter device, 13...
・I/O device with a certain interface, 14, 15
...System bus, 16,17,18...I/O devices with different interfaces.
Claims (1)
ターフェースを有するシステムにインターフエースの異
なる入出力装置を接続する際、上記CPUから発せられ
る入出力コマンド及び上記入出力装置から発せられる割
込みの受け渡しをコントロールするプロセッサユニット
内蔵のインターフェースコントローラと、上記プロセッ
サユニットとは切離され、上記第1のバスに接続される
装置と上記入出力装置間のでータ転送制御を行う転送ハ
ードウエアから成る唯一個のアダプタ装置を、上記CP
Uを含むシステムの入出力装置の1つとして上記第1の
バスへ接続することにより、上記アダプタ装置に第2の
バスを介して接続される複数の入出力装置の割込み及び
データ転送をコントロールすることを特徴とする入出力
制御方式。Controls the delivery of input/output commands issued from the CPU and interrupts issued from the input/output device when connecting input/output devices with different interfaces to a system that includes an I CPU and a first bus and has a certain bus interface. A unique adapter consisting of an interface controller built into a processor unit, and transfer hardware that is separated from the processor unit and controls data transfer between the device connected to the first bus and the input/output device. The device is attached to the above CP
By connecting to the first bus as one of the input/output devices of the system including U, the adapter device controls interrupts and data transfer of a plurality of input/output devices connected to the adapter device via the second bus. An input/output control method characterized by:
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP53035167A JPS581454B2 (en) | 1978-03-27 | 1978-03-27 | Input/output control method |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP53035167A JPS581454B2 (en) | 1978-03-27 | 1978-03-27 | Input/output control method |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS54127239A JPS54127239A (en) | 1979-10-03 |
JPS581454B2 true JPS581454B2 (en) | 1983-01-11 |
Family
ID=12434303
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP53035167A Expired JPS581454B2 (en) | 1978-03-27 | 1978-03-27 | Input/output control method |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS581454B2 (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6270538U (en) * | 1985-10-24 | 1987-05-06 |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS56121130A (en) * | 1980-02-28 | 1981-09-22 | Fujitsu Ltd | Dma control system |
US4616337A (en) * | 1983-03-30 | 1986-10-07 | Burroughs Corporation | Automatic read system for peripheral-controller |
US4602331A (en) * | 1983-06-30 | 1986-07-22 | Burroughs Corporation | Magnetic tape-data link processor providing automatic data transfer |
FR2633414B1 (en) * | 1988-06-27 | 1993-07-09 | Bull Sa | COMPUTER SYSTEM WITH CENTRAL INTERCONNECTION |
US5060139A (en) * | 1989-04-07 | 1991-10-22 | Tektronix, Inc. | Futurebus interrupt subsystem apparatus |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5098751A (en) * | 1973-12-26 | 1975-08-06 | ||
JPS50139637A (en) * | 1974-04-24 | 1975-11-08 | ||
JPS5187930A (en) * | 1974-12-27 | 1976-07-31 | Ibm |
-
1978
- 1978-03-27 JP JP53035167A patent/JPS581454B2/en not_active Expired
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5098751A (en) * | 1973-12-26 | 1975-08-06 | ||
JPS50139637A (en) * | 1974-04-24 | 1975-11-08 | ||
JPS5187930A (en) * | 1974-12-27 | 1976-07-31 | Ibm |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6270538U (en) * | 1985-10-24 | 1987-05-06 |
Also Published As
Publication number | Publication date |
---|---|
JPS54127239A (en) | 1979-10-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
AU651747B2 (en) | Arbitration control logic for computer system having dual bus architecture | |
EP1021756B1 (en) | Direct memory access (dma) transactions on a low pin count bus | |
US5794072A (en) | Timing method and apparatus for interleaving PIO and DMA data transfers | |
JPS6336461A (en) | Control system for general-use channel | |
EP0508634B1 (en) | Memory access for data transfer within an I/O device | |
JP2001517834A (en) | Memory transactions on low pin count buses | |
JPH0198048A (en) | Peripheral device controller and adaptor interface | |
JPS6375955A (en) | Program mode access control system | |
JPH04363746A (en) | Microcomputer system having dma function | |
JPS6131485B2 (en) | ||
JPS581454B2 (en) | Input/output control method | |
US6085271A (en) | System bus arbitrator for facilitating multiple transactions in a computer system | |
JP2001056793A (en) | Information processor | |
JPS581455B2 (en) | Input/output control method | |
JP2599184B2 (en) | DMAC read transfer controller | |
JP2687716B2 (en) | Information processing device | |
US20220237132A1 (en) | Data transmission method and ping-pong dma architecture | |
JP2723388B2 (en) | Internal bus control method for processor module and information processing device | |
JP2671743B2 (en) | Microcomputer | |
JP3523384B2 (en) | Data transfer method and computer system | |
JP2722908B2 (en) | Single chip microcomputer | |
EP0373393A1 (en) | Information processing system | |
JPH02227761A (en) | Data transfer controller and data processing system | |
JPS60136853A (en) | Data transfer system | |
JPH0260015B2 (en) |