Nothing Special   »   [go: up one dir, main page]

JPH08331136A - Atmセルインタフェースおよび該インタフェースを用いたatmセル伝送システム - Google Patents

Atmセルインタフェースおよび該インタフェースを用いたatmセル伝送システム

Info

Publication number
JPH08331136A
JPH08331136A JP13365695A JP13365695A JPH08331136A JP H08331136 A JPH08331136 A JP H08331136A JP 13365695 A JP13365695 A JP 13365695A JP 13365695 A JP13365695 A JP 13365695A JP H08331136 A JPH08331136 A JP H08331136A
Authority
JP
Japan
Prior art keywords
atm
interface
cell
line
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP13365695A
Other languages
English (en)
Other versions
JP2834030B2 (ja
Inventor
Takuji Tanimura
卓二 谷村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP13365695A priority Critical patent/JP2834030B2/ja
Publication of JPH08331136A publication Critical patent/JPH08331136A/ja
Application granted granted Critical
Publication of JP2834030B2 publication Critical patent/JP2834030B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

(57)【要約】 【目的】 回路構成及び制御方法を複雑にすることなく
回線を有効に利用し、コストを低減することのできるA
TMセル伝送システムを実現すること。 【構成】 複数の回線交換機と、回線交換機間を接続す
る回線交換網を有するネットワークにおいて、回線交換
機に実装されるATMセルインタフェースで、ATM伝
送路との間で信号を送受信するATM回線インタフェー
スと、ATM回線よりの伝送フレームを終端しセルを抽
出すると共にセルの同期を確立するフレーム終端/セル
同期回路と、ATM回線の伝送速度と回線交換機の時分
割多重路の伝送速度の連いを吸収する速度変換回路と、
回線交換機の時分割多重路との間でATMセルを送受信
するための時分割スイッチインタフェースと、回線交換
機の時分割多重路より送られてきたATMセルのセル同
期を行うセル同期回路と、ATM回線の伝送フレーム生
成を行うフレーム生成回路とを有している。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、ATM交換機間のセル
伝送方式に関し、特に、回線交換網を利用したセルの伝
送方式に関する。
【0002】
【従来の技術】従来、回線交換機とATM交換機の両方
を有するネットワークにおいては、回線交換機間の時分
割多重信号の伝送は、回線交換機間に接続された回線交
換網が用いられ、また、ATM交換機間のATMセルの
伝送はATM交換機間に接続されたATMセル交換網が
用いられており、回線交換網とATM交換網の2種類の
網が構築されていた。
【0003】また、時分割伝送路において、回線交換モ
ードの情報とATMセル等の蓄積交換モードの情報を時
分割多重し、並存させて伝送するハイブリッド型時分割
多重方式が提案されている(例えば、特開昭64−77
332号公報等)。
【0004】このハイブリッド型時分割多重方式では、
ハイブリッド交換用集線多重装置に収容される加入者回
路では、回線交換モードとATMモードの両方が収容さ
れ、回線交換モードの情報とATMモードの情報とを集
線多重装置により、あらかじめ設定されている時分割多
重路の回線交換モード用タイムスロット及びATMモー
ド用タイムスロットに多重して伝送するものである。こ
のうち、ATMモード用タイムスロットは、複数の加入
者回路からのATMモードのデータを共有しており、一
方路でATMモードのデータを送出している際に、他方
路でATMモードのデータを使用しないように、方路間
で競合制御を行っている。このことにより、ハイブリッ
ド交換用集線多重装置に収容される全てのATM回線を
1つのATM回線に多重することにより、複数のVPI
/VCI(仮想パス識別子/仮想チャンネル識別子)を
持つATMセルを、一つの時分割回線で伝送することが
可能となっている。
【0005】
【発明が解決しようとする課題】上述した従来の技術で
は、複数の回線交換機と複数のATM交換機を設置した
場合に、回線交換機間は回線交換網で接続し、ATM交
換機間はATM交換網で接続するといったように、回線
交換網とATM交換網の2種類の網を設置しなければな
らず、これにより保守・運用に手間や費用が掛かるほ
か、回線を有効に利用することが出来ず、コストが高く
なるという問題点がある。
【0006】また、ハイブリッド型時分割多重方式で
は、ATMセル用タイムスロットを複数の方路が共有し
ているため、その競合制御回路が複雑になるほか、送信
側では各加入者回路より入力されるATMセルを一つの
伝送路に多重するため、伝送路上で複数のVPI/VC
Iを持つセルが伝送される。このため、対局側では送ら
れて来たATMセルを、ATMセルのヘッダ内にあるV
PI/VCIの値により、複数ある加入者回路のなかの
いずれの加入者回路へ出カするかを制御するために、ハ
イブリッド交換用集線多重装置内にATMスイッチを持
たなければならないな等、回路構成及び制御方法が非常
に複雑になるという問題点がある。
【0007】本発明は上述したような従来の技術が有す
る問題点に鑑みてなされたものであって、回路構成及び
制御方法を複雑にすることなく回線を有効に利用し、コ
ストを低減することのできるATMセルインタフェース
および該インタフェースを用いたATMセル伝送システ
ムを実現することを目的とする。
【0008】
【課題を解決するための手段】本発明のATMセルイン
タフェースは、回線交換機とATM交換機とを備えたネ
ットワークで用いられ、回線交換機内の時分割多重路と
ATM交換機と接続するATM伝送路の間に設けられる
ATMセルインタフェースであって、ATM伝送路を介
して信号を送受信するATM回線インタフェースと、時
分割多重路を介して信号を送受信する時分割スイッチイ
ンタフェースと、前記ATM回線インタフェースと時分
割スイッチインタフェースとの間に設けられ、受信した
信号の伝送速度を送信する伝送路の伝送速度に変換する
速度変換回路と、前記ATM回線インタフェースと速度
変換回路との間に設けられ、ATM回線インタフェース
からの伝送フレームを終端しセルを抽出するとともに抽
出したセルの同期を確立して速度変換回路へ送出するフ
レーム終端/セル同期回路と、時分割スイッチインタフ
ェースと速度変換回路との間に設けられ、時分割スイッ
チインタフェースを介して時分割多重路より送られてき
たATMセルのセル同期を行うセル同期回路と、前記速
度変換回路とATM回線インタフェースとの間に設けら
れ、速度変換回路により伝送速度が変換されたセル同期
回路出力による伝送フレームを生成し、ATM回線イン
タフェースを介してATM伝送路へ送出するフレーム生
成回路と、を有することを特徴とする。
【0009】本発明のATMセル伝送システムは、回線
交換機とATM交換機とを備えたネットワークシステム
であって、回線交換機内の時分割多重路とATM交換機
と接続するATM伝送路とを上記のように構成されたA
TMセルインタフェースを介して接続することを特徴と
する。
【0010】
【作用】上記のように構成される本発明のATMセルイ
ンタフェースにおいては、受信した信号の伝送速度を送
信する伝送路の伝送速度に変換する速度変換回路が設け
られているので、信号の伝送速度が異なる時分割多重路
とATM伝送路とを接続することが可能となっている。
【0011】ATM伝送路から時分割多重路への伝送に
ついては、フレーム終端/セル同期回路によるセル抽出
および確立がなされた後に、上記の速度変換回路によえ
る速度変換が行われる。時分割多重路からATM伝送路
への伝送については、セル同期回路によるセル同期がと
られた後に速度変換回路による速度変換がなされ、フレ
ーム生成回路により伝送フレームが生成される。
【0012】
【実施例】次に、本発明の実施例について図面を参照し
て説明する。
【0013】図1は、本発明の一実施例の全体構成を示
すブロック図である。
【0014】ATM交換機11では、特には図示しない
ATMインタフェースよりATM交換機12へ送るAT
Mセルについては、ATMインタフェース111へスイ
ッチングしてATM伝送路15へ出力する。このATM
セルは、ATM伝送路15により回線交換機13のAT
Mセルインタフェース131へ入力される。
【0015】ATMセルインタフェース131では、後
に述べるATMセル−時分割多重路の変換が行われ、A
TMセルインタフェース131と回線インタフェース1
41とが時分割多重路により時分割スイッチへ接続され
スイッチングされる。
【0016】回線交換機13と回線交換機14の間は、
それぞれ、回線インタフェース132と回線インタフェ
ース141を介して、回線交換網17により接続され、
回線交換機14では、回線インタフェース141とAT
Mセルインタフェース142が時分割スイッチにより接
続されており、ATMセルは、ATMセルインタフェー
ス142において後に述べる時分割多重−ATMセルの
変換が行われ、ATM伝送路16によりATM交換機1
2に伝送される。
【0017】ATM交換機12からATM交換機11へ
送られるATMセルに関しても、ATM交換機11から
ATM交換機12に送られるATMセルと同様に伝送さ
れる。
【0018】また、回線交換機13において、回線交換
機14と特に図示しない回線交換機へATMセルを伝送
するといったような複数の方路へATMセルを伝送する
場合には、例えば、ATMセルインタフェース131と
ATMセルインタフェース133といったように複数の
ATMセルインタフェースが使用される。
【0019】ATMセルインタフェース131とATM
セルインタフェース133を用いる場合について説明す
ると、ATMセルインタフェース131は回線交換機1
3の時分割スイッチにより回線インタフェース132に
接続され、回線交換網17を介して回線交換機14のA
TMセルインタフェース142に接続される。
【0020】他方のATMセルインタフェース133は
回線交換機13の時分割スイッチにより特に図示しない
回線インタフェースパッケージにより他の回線交換機に
接続されたり、回線交換機の時分割スイッチによりAT
Mセルインタフェース132に接続される。
【0021】回線インタフェース132では、ATMセ
ルインタフェース131とATMセルインタフェース1
33といった、2つもしくはそれ以上の方路を収容して
おり、回線交換網17を介して回線交換機14の回線イ
ンタフェース141に接続されている。回線インタフェ
ース132の一方の方路はATMセルインタフェース1
42へ接続され、回線インタフェース132の他方の方
路は回線インタフェース143を経由して特に図示しな
い他の回線交換機へタンデム接続されるなど、回線交換
網を利用してATMセルの伝送が行われる。
【0022】次に、ATMセルインタフェース131と
ATMセルインタフェース133とATMセルインタフ
ェース142の動作を詳細に説明する。
【0023】図2は、ATMセルインタフェースの構成
を示すブロック図である。図2に示すATMセルインタ
フェース21は、図1に示したATMセルインタフェー
ス131、ATMセルインタフェース133及びATM
セルインタフェース142の回路構成を詳細に図示した
ものであり、ATM伝送路28は図1のATM伝送路1
5及びATM伝送路16と等しいものである。また、時
分割多重路29は、回線交換機13及び回線交換機14
の図1では特に図示しない時分割スイッチへ接続するた
めの時分割多重路である。
【0024】ATM伝送路28では、SONETやブロ
ックコーディング方式等の標準化されたフォーマットで
伝送される。これがATM回線インターフェース22に
より受信され、フレーム終端/セル同期回路23により
伝送路上のオーバーヘッドが終端され、セル同期がとれ
ると53バイト単位のATMセルに分割する事が出来
る。
【0025】速度変換回路24では、ATM伝送路28
と時分割多重路29の伝送速度が異なる場合にATMセ
ルの伝送速度を変換するもので、有効セルと有効セルの
間に空きセルと呼ばれる有効データがなにも情報が入っ
ていないセルを挿入したり、また、空きセルを抜き取る
ことによる速度変換を行う。
【0026】この速度変換されたATMセルは、時分割
スイッチインターフェース25により、接続される時分
割多重路29の内、ATMセルインタフェース21が使
用することが出来るタイムスロットにATMセルを順次
送出する。
【0027】図3に時分割多重路でのATMセルの伝送
概念図であり、時分割多重路31は図2の時分割多重路
29で送受される時分割多重路のタイムスロットを図示
したものである。
【0028】時分割多重路31は、T1、T2、T3、
T4、T5、・・・、Tnで1つのフレームを構成して
いる。T1〜Tnはそれぞれ時分割のタイムスロットで
あり、また、ATMセル32は、ヘッダと呼ばれるAT
Mセルの宛先情報とペイロードと呼ばれるデータ部分と
に分けられており、これらはH1〜H5、P1〜P48
と表わされている。
【0029】図3では、時分割多重路のタイムスロット
T1〜Tnの内、ATMセルインタフェースが使用する
ことが出来るタイムスロットがT1〜T4の場合が示さ
れている。
【0030】まず、ATMセル32を時分割多重路31
に送出する場合は、時分割多重路31の最初のフレーム
のタイムスロットT1〜T4にATMセル32のH1〜
H4を送出し、時分割多重路31の2番目のフレームの
タイムスロットT1〜T4にATMセル32のH5、P
1〜P3を送出し、時分割多重路31の3番目のフレー
ムにATMセル32のP4〜P7を送出するといったよ
うに、ATMセル32の情報を順次時分割多重路31の
内の使用することが出来るタイムスロットへ送出する。
【0031】次に、反対方向の時分割多重路29よりA
TMセルを取り出す時の時分割スイッチインターフェー
ス25の動作を説明すると、時分割多重路29では、図
3に示す時分割多重路31のフォーマットに従って送ら
れてくるが、時分割スイッチインタフェース25では、
各フレーム毎の、ATMセルインタフェース21が使用
しているタイムスロット(図3に示す場合においてはT
1〜T4)の情報が抽出され、各フレーム毎のデータを
つなぎあわせることによりATMセルのデータが復元さ
れる。
【0032】復元されたATMセルのデータは、このま
まだとATMセルとATMセルの区切りが分からない状
態であるため、セル同期回路26によるセル同期が行わ
れる。セル同期は、ATMセルのヘッダ部分の5バイト
に関して、最初の4バイトのCRC演算の結果が5バイ
ト目に入っているのを利用して、ATMセルのビットス
トリームを逐次CRC演算していき、ヘッダ部分を特定
することにより、53バイト単位のATMセルに分割す
る。
【0033】このATMセルは速度変換回路24により
速度変換される。速度変換は、時分割多重路29とAT
M伝送路28との速度の違いがある場合に、その差分を
吸収するために行われ、空きセルの挿入/削除により速
度変換される。
【0034】速度変換されたATMセルは、フレーム生
成回路によりSONETやブロックコーディング方式等
の標準化されたフォーマットに変換され、ATM回線イ
ンタフェース22によりATM伝送路28へ送出され
る。
【0035】
【発明の効果】本発明は以上説明したように構成されて
いるので、以下に記載するような効果を奏する。
【0036】請求項1に記載のものにおいては、回線交
換機とATM交換機を有するネットワークにおける回線
交換機に実装することにより、ATM交換機間のATM
セルを時分割多重路で伝送することが可能になり、回線
交換網を利用して局間を伝送することが可能となる。こ
れにより、回線交換機網とATM交換網の2種類の網が
必要になるところを、回線交換網のみでネットワークを
構築することが出来る。このため、回線を有効に利用す
ることができ、回路構成及び制御方法を複雑にすること
なくコストを低減することができる効果がある。
【0037】また、既に回線交換網が構築されていると
ころにATM交換網を追加してネットワークを構築する
場合に、既存の回線交換網を利用してATMセルの伝送
を行うことが出来るという効果がある。
【0038】さらに、ATMセルの行き先が複数方路あ
る場合においても、ATMセルインターフエースを複数
方路分使用し、時分割スイッチにより方路毎に伝送路を
設定することにより、ATMセルのへッダ内のアドレス
情報をもとにスイッチングする必要が無くなり、回路及
び制御方法が非常に簡単に構成することが出来るという
効果がある。
【0039】請求項2に記載のものにおいては上記効果
を奏する伝送システムを実現することができる効果があ
る。
【図面の簡単な説明】
【図1】本発明の一実施例の全体構成を示すブロック図
である。
【図2】本発明によるATMセルインタフェース部の構
成を示すブロック図である。
【図3】本発明の実施例における時分割多重路でのAT
Mセルの伝送状態を示す概念図である。
【符号の説明】
11,12 ATM交換機 13,14 回線交換機 15,16,28 ATM伝送路 17 回線交換網 21,111,112,121 ATMインタフェー
ス 22 ATM回線インタフェース 23 フレーム終端/セル同期回路 24 速度変換回路 25 時分割スイッチインタフェース 26 セル同期回路 27 フレーム生成回路 29 時分割多重路 131,133,143,142 ATMセルインタ
フェース 132,141 回線インタフェース

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】 回線交換機とATM交換機とを備えたネ
    ットワークで用いられ、回線交換機内の時分割多重路と
    ATM交換機と接続するATM伝送路の間に設けられる
    ATMセルインタフェースであって、 ATM伝送路を介して信号を送受信するATM回線イン
    タフェースと、 時分割多重路を介して信号を送受信する時分割スイッチ
    インタフェースと、 前記ATM回線インタフェースと時分割スイッチインタ
    フェースとの間に設けられ、受信した信号の伝送速度を
    送信する伝送路の伝送速度に変換する速度変換回路と、 前記ATM回線インタフェースと速度変換回路との間に
    設けられ、ATM回線インタフェースからの伝送フレー
    ムを終端しセルを抽出するとともに抽出したセルの同期
    を確立して速度変換回路へ送出するフレーム終端/セル
    同期回路と、 時分割スイッチインタフェースと速度変換回路との間に
    設けられ、時分割スイッチインタフェースを介して時分
    割多重路より送られてきたATMセルのセル同期を行う
    セル同期回路と、 前記速度変換回路とATM回線インタフェースとの間に
    設けられ、速度変換回路により伝送速度が変換されたセ
    ル同期回路出力による伝送フレームを生成し、ATM回
    線インタフェースを介してATM伝送路へ送出するフレ
    ーム生成回路と、を有することを特徴とするATMセル
    インタフェース。
  2. 【請求項2】 回線交換機とATM交換機とを備えたネ
    ットワークシステムであって、 回線交換機内の時分割多重路とATM交換機と接続する
    ATM伝送路とを請求項1記載のATMセルインタフェ
    ースを介して接続することを特徴とするATMセル伝送
    システム。
JP13365695A 1995-05-31 1995-05-31 Atmセルインタフェースおよび該インタフェースを用いたatmセル伝送システム Expired - Lifetime JP2834030B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP13365695A JP2834030B2 (ja) 1995-05-31 1995-05-31 Atmセルインタフェースおよび該インタフェースを用いたatmセル伝送システム

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP13365695A JP2834030B2 (ja) 1995-05-31 1995-05-31 Atmセルインタフェースおよび該インタフェースを用いたatmセル伝送システム

Publications (2)

Publication Number Publication Date
JPH08331136A true JPH08331136A (ja) 1996-12-13
JP2834030B2 JP2834030B2 (ja) 1998-12-09

Family

ID=15109878

Family Applications (1)

Application Number Title Priority Date Filing Date
JP13365695A Expired - Lifetime JP2834030B2 (ja) 1995-05-31 1995-05-31 Atmセルインタフェースおよび該インタフェースを用いたatmセル伝送システム

Country Status (1)

Country Link
JP (1) JP2834030B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011044973A (ja) * 2009-08-24 2011-03-03 Fujitsu Telecom Networks Ltd データ伝送制御装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04157943A (ja) * 1990-10-22 1992-05-29 Nippon Telegr & Teleph Corp <Ntt> Atm―stm変換装置
JPH04249447A (ja) * 1991-02-05 1992-09-04 Mitsubishi Electric Corp Atm伝送装置
JPH04282936A (ja) * 1991-03-12 1992-10-08 Oki Electric Ind Co Ltd Stm信号とatm信号の変換/逆変換方式

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04157943A (ja) * 1990-10-22 1992-05-29 Nippon Telegr & Teleph Corp <Ntt> Atm―stm変換装置
JPH04249447A (ja) * 1991-02-05 1992-09-04 Mitsubishi Electric Corp Atm伝送装置
JPH04282936A (ja) * 1991-03-12 1992-10-08 Oki Electric Ind Co Ltd Stm信号とatm信号の変換/逆変換方式

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011044973A (ja) * 2009-08-24 2011-03-03 Fujitsu Telecom Networks Ltd データ伝送制御装置

Also Published As

Publication number Publication date
JP2834030B2 (ja) 1998-12-09

Similar Documents

Publication Publication Date Title
US6002692A (en) Line interface unit for adapting broad bandwidth network to lower bandwidth network fabric
US6424662B1 (en) Router apparatus using ATM switch
Le Boudec The asynchronous transfer mode: a tutorial
EP0513763B1 (en) Television signal and ATM cell switching system
CA2315692C (en) Aal2 processing device and method for atm network
JP2002057738A (ja) フレーム転送装置、フレーム転送方法、フレーム転送システム
JPH07327036A (ja) 自己ルーチング交換機及び交換システム
US6266333B1 (en) Network-independent routing of communication signals
JPH0670385A (ja) 高速セル交換網のための光スイッチ
EP0868042B1 (en) Clock information transfer system for AAL type 1 transmission
JPH1065681A (ja) 多重化装置
US5561661A (en) Method for synchronizing redundantly transmitted message cell streams
US6314097B1 (en) Transmission device
JPH07505272A (ja) デジタル送信ネットワーク用のネットワークインターフェイス方法及びネットワークインターフェイス
JPH10233745A (ja) 多重伝送方法およびシステム
JPH02140037A (ja) Atm交換機
US6788703B2 (en) DS0 on ATM, mapping and handling
US6885661B1 (en) Private branch exchange built using an ATM Network
CA2325910A1 (en) Accommodation frame and transmission device of different data traffics on common carrier wave
JPH07221764A (ja) オーダワイヤ中継方式
JP2834030B2 (ja) Atmセルインタフェースおよび該インタフェースを用いたatmセル伝送システム
JPH10145374A (ja) パケットコネクションの系切替方法及び非同期転送モード通信装置
JP3282707B2 (ja) クロスコネクト回路およびこれを用いた端局装置
JPH0310543A (ja) 広帯域isdn用宅内系構成方式
KR100251743B1 (ko) 동기 및 비동기 교환기 간의 인터워킹 구현장치 및 방법

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 19980113