JPH08248927A - Liquid crystal display device and method for driving liquid crystal display panel - Google Patents
Liquid crystal display device and method for driving liquid crystal display panelInfo
- Publication number
- JPH08248927A JPH08248927A JP7472695A JP7472695A JPH08248927A JP H08248927 A JPH08248927 A JP H08248927A JP 7472695 A JP7472695 A JP 7472695A JP 7472695 A JP7472695 A JP 7472695A JP H08248927 A JPH08248927 A JP H08248927A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- liquid crystal
- crystal display
- sampling
- video signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Liquid Crystal (AREA)
- Transforming Electric Information Into Light Information (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
Description
【0001】[0001]
【産業上の利用分野】この発明は、高解像度の液晶表示
装置及び液晶表示パネルの駆動方法に関する。BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a high resolution liquid crystal display device and a method for driving a liquid crystal display panel.
【0002】[0002]
【従来の技術】図12は、いわゆるCOG(チップオン
グラス)方式の液晶表示装置の構成を示す。この液晶表
示装置は、液晶表示パネル(液晶表示素子)111のガ
ラス基板の上に信号側ドライバ(ソースドライバ)11
2A、112Bと走査側ドライバ(アドレスドライバ)
113A、113Bを配置して構成されている。2. Description of the Related Art FIG. 12 shows a so-called COG (chip on glass) type liquid crystal display device. This liquid crystal display device includes a signal side driver (source driver) 11 on a glass substrate of a liquid crystal display panel (liquid crystal display element) 111.
2A, 112B and scan side driver (address driver)
113A and 113B are arranged.
【0003】このような構成の液晶表示装置の液晶パネ
ル111と信号側ドライバ112A、112Bの構成を
図13に示す。図示するように、液晶表示パネル111
は、アクティブマトリクス型のものであり、各画素電極
121はTFT(薄膜トランジスタ)122を介して対
応する信号ラインS1、S2、・・・に接続されている。
また、各行のTFT122は対応するゲートラインG
1、G2・・・に接続されている。信号側ドライバ112
A、112Bは、シフトレジスタを構成する複数のフリ
ップフロップ131と、フリップフロップ131の出力
信号SS1、SS2、・・・に応じてオン・オフするアナ
ログスイッチ132と、アナログスイッチ132を介し
てBGRいずれかの映像信号が供給され、信号ラインS
1、S2、・・・を駆動するチャージ回路133と、から
構成されている。The structure of the liquid crystal panel 111 and the signal side drivers 112A and 112B of the liquid crystal display device having such a structure is shown in FIG. As shown, the liquid crystal display panel 111
Is an active matrix type, and each pixel electrode 121 is connected to a corresponding signal line S1, S2, ... Through a TFT (thin film transistor) 122.
In addition, the TFT 122 of each row has a corresponding gate line G
1, G2 ... Signal side driver 112
A and 112B are a plurality of flip-flops 131 that configure a shift register, an analog switch 132 that is turned on / off according to output signals SS1, SS2, ... Of the flip-flop 131, and a BGR via the analog switch 132. Image signal is supplied to the signal line S
, S2, ..., And the charge circuit 133 for driving.
【0004】図13に示す回路構成において、各水平走
査期間が開始すると、走査側ドライバ114A、114
Bは選択対象のゲートラインにゲートパルスを印加し、
対応する行のTFT122をオンする。また、クリア信
号CLRがアクティブレベルに設定され、選択行の画素
の容量(液晶容量)に蓄積されていた電荷がオンしたT
FT122とチャージ回路133を介して放電される。
続いて、クリア信号CLRがオフし、出力イネイブル信
号OEがアクティブレベルに設定される。また、第1段
のフリップフロップ131に図14(B)に示す3クロ
ック期間ハイレベルとなるスタート信号SRTが供給さ
れる。各フリップフロップ131は(A)に示すクロッ
クCKに従ってスタート信号SRTをシフトして、
(C)〜(F)に示す信号SS1〜SS4・・・として出
力する。In the circuit configuration shown in FIG. 13, when each horizontal scanning period starts, scanning side drivers 114A and 114 are provided.
B applies a gate pulse to the gate line to be selected,
The TFTs 122 in the corresponding row are turned on. Further, the clear signal CLR is set to the active level, and the charge accumulated in the capacitance (liquid crystal capacitance) of the pixel in the selected row is turned on.
It is discharged through the FT 122 and the charge circuit 133.
Then, the clear signal CLR is turned off and the output enable signal OE is set to the active level. Further, the start signal SRT which is at a high level for the three clock periods shown in FIG. 14B is supplied to the first-stage flip-flop 131. Each flip-flop 131 shifts the start signal SRT according to the clock CK shown in FIG.
Output as signals SS1 to SS4 ... Shown in (C) to (F).
【0005】フリップフロップ131の出力信号SS
1、SS2、・・・に応じて、アナログスイッチ132が
順次3クロック期間オンする。このため、(G)〜
(I)に示すように、BGR各色の映像信号がチャージ
回路133の入力容量にサンプリングされ、チャージ回
路133により選択行の液晶容量に書き込まれる。この
ような構成及び動作とすることにより、各液晶容量に
は、3クロック期間、即ち、BRGの3画素の表示期間
分の映像信号の平均値が書き込まれ、平均値に対応する
階調が表示される。Output signal SS of flip-flop 131
The analog switch 132 is sequentially turned on for 3 clock periods according to 1, SS2, .... Therefore, (G) ~
As shown in (I), the video signals of each BGR color are sampled in the input capacitance of the charge circuit 133 and written in the liquid crystal capacitance of the selected row by the charge circuit 133. With such a configuration and operation, the average value of the video signal for 3 clock periods, that is, the display period of 3 pixels of BRG is written in each liquid crystal capacitor, and the gradation corresponding to the average value is displayed. To be done.
【0006】液晶表示パネルは解像度が高いものが求め
られており、特に拡大投影用の液晶表示パネルでは、小
さなパネルに高解像度が要求されている。解像度を高め
るためには、画素数を増加すると共に画素の増加に伴っ
てドライバの数を増加しなければならない。また、ドラ
イバの配置スペースが限られている。このため、図15
に示すように、信号ラインを上下に交互(千鳥)に引き
出し、図16に示すように信号側ドライバ112A〜1
12Dを表示領域の上下に配置して結線する必要が生ず
る。A liquid crystal display panel is required to have a high resolution, and particularly in a liquid crystal display panel for magnifying projection, a small panel is required to have a high resolution. In order to increase the resolution, it is necessary to increase the number of pixels and the number of drivers as the number of pixels increases. In addition, the driver installation space is limited. Therefore, in FIG.
16, the signal lines are alternately drawn up and down (staggered), and as shown in FIG.
It is necessary to arrange the 12D above and below the display area for connection.
【0007】このような構造の液晶表示装置を駆動する
場合、従来の駆動方法を踏襲し、図17(A)、
(B)、(F)、(G)に示すように、下側の信号側ド
ライバ112A、112Bに供給するクロックCK1及
びスタート信号STR1よりも半クロック期間遅延した
クロックCK2及びスタート信号SRT2を上側の信号
側ドライバ112C、112Dに供給する方法も考えら
れる。When driving the liquid crystal display device having such a structure, the conventional driving method is followed, as shown in FIG.
As shown in (B), (F) and (G), the clock CK2 and the start signal SRT2 delayed by a half clock period from the clock CK1 and the start signal STR1 supplied to the signal side drivers 112A and 112B on the lower side are provided on the upper side. A method of supplying to the signal side drivers 112C and 112D is also conceivable.
【0008】この駆動方法によれば、下側の信号側ドラ
イバ112A、112Bは(C)〜(E)に示すように
順次BRG各色の映像信号をサンプリングして、対応す
る液晶容量に書き込む。また、上側の信号側ドライバ1
12C、112Dは、(H)〜(J)に示すように順次
BRG各色の映像信号をサンプリングして、対応する液
晶容量に書き込む。According to this driving method, the signal side drivers 112A and 112B on the lower side sequentially sample the video signals of each BRG color as shown in (C) to (E) and write them in the corresponding liquid crystal capacitors. Also, the upper signal side driver 1
12C and 112D sequentially sample the video signals of each color of BRG as shown in (H) to (J) and write them in the corresponding liquid crystal capacitors.
【0009】[0009]
【発明が解決しようとする課題】しかし、図17に示す
駆動方法では、(C)と(I)、(D)と(J)、
(E)と(H)を比較すれば明らかなように、下側の信
号側ドライバ112A、112Bがサンプリングする映
像信号の後半と上側の信号側ドライバ112C、112
Dがサンプリングする映像信号の前半が重複する。この
ため、表示画像の解像度が低下する。However, in the driving method shown in FIG. 17, (C) and (I), (D) and (J),
As is clear from comparison between (E) and (H), the latter half of the video signal sampled by the lower signal side drivers 112A and 112B and the upper signal side drivers 112C and 112B.
The first half of the video signals sampled by D overlap. Therefore, the resolution of the display image is reduced.
【0010】この発明は上記実状に鑑みてなされたもの
で、高解像度の画像を表示することができる液晶表示装
置及び液晶表示パネルの駆動方法を提供することを目的
とする。The present invention has been made in view of the above circumstances, and an object thereof is to provide a liquid crystal display device and a liquid crystal display panel driving method capable of displaying a high-resolution image.
【0011】[0011]
【課題を解決するための手段】上記目的を達成するた
め、この発明の第1の観点にかかる液晶表示装置は、液
晶容量と液晶容量に接続されたスイッチング素子と、ス
イッチング素子を介して液晶容量に接続された信号ライ
ンとを備え、信号ラインが反対方向に千鳥状に引き出さ
れた液晶表示パネルと、前記液晶表示パネルを挟んで反
対側に配置され、対応する信号ラインにそれぞれ接続さ
れ、供給された映像信号に従って信号ラインを駆動する
第1と第2の駆動回路と、映像信号を前記第1と第2の
駆動回路用に異なったタイミングでサンプリングし、前
記第1と第2の駆動回路に振り分けて供給する変換手段
と、を備えることを特徴とする。In order to achieve the above object, a liquid crystal display device according to a first aspect of the present invention provides a liquid crystal capacitor, a switching element connected to the liquid crystal capacitor, and a liquid crystal capacitor via the switching element. A liquid crystal display panel in which the signal lines are connected in a zigzag manner in the opposite direction, and the signal lines are arranged on the opposite side with the liquid crystal display panel sandwiched therebetween, and are respectively connected to corresponding signal lines and supplied. First and second drive circuits for driving a signal line according to the generated video signal, and sampling the video signal for the first and second drive circuits at different timings, and the first and second drive circuits And a conversion unit that distributes and supplies the same.
【0012】また、この発明の第2の観点にかかる液晶
表示パネルの駆動方法は、液晶容量と液晶容量に接続さ
れたスイッチング素子と、スイッチング素子を介して液
晶容量に接続され、交互に反対方向に引き出された第1
と第2の信号ライン群とを備える液晶表示パネルの駆動
方法において、映像信号を前記第1の信号ライン群用と
前記第2の信号ライン群用に互いに異なったタイミング
でサンプリングするサンプリングステップと、サンプリ
ング信号を前記第1の信号ライン群用と前記第2の信号
ライン群用に振り分ける振り分けステップと、前記第1
の信号ライン群用のサンプリング信号に従って前記第1
の信号ラインを駆動し、前記第2の信号ライン群用のサ
ンプリング信号に従って前記第2の信号ラインを駆動す
る駆動ステップと、を備えることを特徴とする。According to a second aspect of the present invention, there is provided a liquid crystal display panel driving method, wherein a liquid crystal capacitor, a switching element connected to the liquid crystal capacitor, and a liquid crystal capacitor via the switching element are alternately connected in opposite directions. First pulled out to
A driving method of a liquid crystal display panel comprising: a second signal line group; and a sampling step of sampling video signals for the first signal line group and the second signal line group at different timings. A step of allocating the sampling signal to the first signal line group and the second signal line group;
The first signal according to the sampling signal for the signal line group of
Driving the signal lines and driving the second signal lines according to the sampling signals for the second signal line group.
【0013】[0013]
【作用】この発明によれば、各液晶容量に印加される信
号のサンプリング期間が重複することがない。従って、
高解像度の画像を表示できる。According to the present invention, the sampling periods of the signals applied to the liquid crystal capacitors do not overlap. Therefore,
High resolution images can be displayed.
【0014】[0014]
【実施例】以下、この発明の実施例にかかる液晶表示装
置及び液晶表示パネルの駆動方法を図面を参照して説明
する。 (第1実施例)この実施例の液晶表示装置は、図1に示
すように、TFT側ガラス基板12とカラーフィルタ側
ガラス基板13を備えるTFT液晶表示パネル11と、
該パネルのTFT側ガラス基板12上に配置された4つ
の信号側ドライバ14A〜14Dと2つの走査側ドライ
バ15A、15Bとこれらのドライバに接続されたフレ
キシブル回路基板(FPB)16と、信号変換回路17
と、より構成される。DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS A liquid crystal display device and a liquid crystal display panel driving method according to embodiments of the present invention will be described below with reference to the drawings. (First Embodiment) As shown in FIG. 1, a liquid crystal display device of this embodiment includes a TFT liquid crystal display panel 11 including a TFT side glass substrate 12 and a color filter side glass substrate 13,
Four signal side drivers 14A to 14D and two scanning side drivers 15A and 15B arranged on the TFT side glass substrate 12 of the panel, a flexible circuit board (FPB) 16 connected to these drivers, and a signal conversion circuit. 17
And consists of
【0015】信号側ドライバ14Aと14Bとは液晶表
示パネル11の表示領域の下側に配置され、信号側ドラ
イバ14Cと14Dは表示領域の上側に配置されてい
る。また、走査側ドライバ15Aと15Bは液晶表示パ
ネル11の右端に配置されている。信号変換回路17
は、フレキシブル回路基板16上に配置され、信号側ド
ライバ14A〜14Dに接続されている。The signal side drivers 14A and 14B are arranged below the display area of the liquid crystal display panel 11, and the signal side drivers 14C and 14D are arranged above the display area. The scanning drivers 15A and 15B are arranged at the right end of the liquid crystal display panel 11. Signal conversion circuit 17
Are arranged on the flexible circuit board 16 and are connected to the signal side drivers 14A to 14D.
【0016】図2は、液晶表示パネル11と信号側ドラ
イバ14A〜14Dの回路構成を示す。液晶表示パネル
11は、BGR各色の画素がΔ配置されて形成されてお
り、各画素の液晶容量(画素電極21と対向電極とその
間の液晶により形成される容量)はTFT22を介して
信号ライン(データライン)23L、23Uに接続され
ている。奇数列の信号ライン23Lは表示領域の下側に
引き出され、下側の信号側ドライバ14A、14Bに接
続され、偶数列の信号ライン23Uは表示領域の上側に
引き出され、上側の信号側ドライバ14C、14Dに接
続されている。また、各行のTFT22のゲートはゲー
トライン24に接続され、走査側ドライバ15A、15
Bに接続されている。FIG. 2 shows a circuit configuration of the liquid crystal display panel 11 and the signal side drivers 14A to 14D. The liquid crystal display panel 11 is formed by arranging BGR color pixels in a Δ arrangement, and the liquid crystal capacitance of each pixel (the capacitance formed by the pixel electrode 21, the counter electrode, and the liquid crystal between them) is transmitted via the TFT 22 to the signal line ( Data lines) 23L and 23U. The odd-numbered signal lines 23L are drawn to the lower side of the display area and connected to the lower-side signal side drivers 14A and 14B, and the even-numbered signal lines 23U are drawn to the upper side of the display area and the upper-side signal side drivers 14C. , 14D. The gates of the TFTs 22 in each row are connected to the gate line 24, and the scanning side drivers 15A, 15
Connected to B.
【0017】下側の信号側ドライバ14A、14Bは、
シフトレジスタを構成する複数のフリップフロップ31
Lと、フリップフロップ31Lの出力に応じてオン・オ
フし、BGRいずれかの映像信号をチャージ回路33L
に供給するアナログスイッチ32Lと、クリア信号CL
Rと出力イネイブル信号OEに従って、各液晶容量を充
・放電するチャージ回路33Lと、から構成されてい
る。The lower signal side drivers 14A and 14B are
A plurality of flip-flops 31 forming a shift register
L and the output of the flip-flop 31L are turned on / off, and the video signal of either BGR is charged to the charge circuit 33L.
To the analog switch 32L and the clear signal CL
R and a charge circuit 33L that charges and discharges each liquid crystal capacitance according to the output enable signal OE.
【0018】上側の信号側ドライバ14C、14Dも同
様に、シフトレジスタを構成する複数のフリップフロッ
プ31Uと、フリップフロップ31の出力に応じてオン
・オフし、BGRいずれかの映像信号をチャージ回路3
3Uに供給するアナログスイッチ32Uと、クリア信号
CLRと出力イネイブル信号OEに従って、各液晶容量
を充・放電するチャージ回路33Uから構成されてい
る。Similarly, the signal side drivers 14C and 14D on the upper side are turned on / off in accordance with a plurality of flip-flops 31U forming a shift register and the outputs of the flip-flops 31 and the video signal of one of the BGRs is charged into the charge circuit 3.
It is composed of an analog switch 32U for supplying to 3U and a charge circuit 33U for charging / discharging each liquid crystal capacitance according to a clear signal CLR and an output enable signal OE.
【0019】下側の信号側ドライバ14Aと14Bの各
フリップフロップ31にはクロックCK1が供給され
る。信号側ドライバ14Aの先頭フリップフロップ31
には、スタート信号SRT1が供給される。信号側ドラ
イバ14Bの先頭フリップフロップ31には、信号側ド
ライバ14Aの最終段のフリップフロップ31の出力信
号が供給される。The clock CK1 is supplied to each flip-flop 31 of the signal side drivers 14A and 14B on the lower side. Leading flip-flop 31 of the signal side driver 14A
Is supplied with a start signal SRT1. The output signal of the flip-flop 31 at the final stage of the signal side driver 14A is supplied to the head flip-flop 31 of the signal side driver 14B.
【0020】上側の信号側ドライバ14Cと14Dの各
フリップフロップ31にはクロックCK1の反転信号で
あるCK2が供給される。左上側の信号側ドライバ14
Cの先頭フリップフロップには、スタート信号SRT1
よりもクロックの半周期分遅延したスタート信号SRT
2が供給される。信号側ドライバ14Dの先頭フリップ
フロップ31には、信号側ドライバ14Cの最終段のフ
リップフロップ31の出力信号が供給される。CK2 which is an inverted signal of the clock CK1 is supplied to each flip-flop 31 of the signal side drivers 14C and 14D on the upper side. Left signal side driver 14
The start signal SRT1 is sent to the leading flip-flop of C.
Start signal SRT delayed by half a clock cycle
2 is supplied. The output signal of the flip-flop 31 at the final stage of the signal side driver 14C is supplied to the head flip-flop 31 of the signal side driver 14D.
【0021】信号変換回路17は、テレビジョン受信信
号等から生成された青赤緑各色のアナログ映像信号(階
調信号)BGRは信号変換回路17に供給される。BG
R各色の映像信号とクロックCK1を受け、BGR各色
の映像信号を1.5クロック期間ずつサンプリングす
る。また、BGR各色の映像信号のサンプリングタイミ
ングは1クロック期間ずつシフトしている。信号変換回
路17は、サンプリングした信号(信号素片)を3クロ
ック期間の信号に伸長し、奇数番のサンプリング映像信
号を下側の信号側ドライバ14A、14Bに階調信号B
L、GL、RLとして供給し、偶数番のサンプリング映
像信号を上側の信号側ドライバ14C、14Dに階調信
号RU、BU、GUとして供給する。The signal conversion circuit 17 supplies the analog video signals (gradation signals) BGR of the respective colors blue, red and green generated from the television reception signal or the like to the signal conversion circuit 17. BG
The video signal of each R color and the clock CK1 are received, and the video signal of each BGR color is sampled for 1.5 clock periods. Further, the sampling timing of the video signal of each color of BGR is shifted by one clock period. The signal conversion circuit 17 expands the sampled signal (signal segment) into a signal in a 3-clock period, and outputs the odd-numbered sampled video signal to the lower signal side drivers 14A and 14B and the grayscale signal B.
L, GL, RL, and even-numbered sampling video signals are supplied to the upper signal side drivers 14C, 14D as gradation signals RU, BU, GU.
【0022】クリア信号CLR、出力イネイブル信号O
E、クロックCK1、CK2、スタート信号STR1、
STR2はタイミング制御部35により生成される。Clear signal CLR, output enable signal O
E, clocks CK1 and CK2, start signal STR1,
The STR2 is generated by the timing control unit 35.
【0023】次に、上記構成の液晶表示装置の動作を図
3のタイミングチャートを参照して説明する。各水平走
査期間が開始すると、走査側ドライバ15A、15Bは
選択行のゲートライン24にゲートパルスを印加し、選
択行のTFT22をオンさせる。タイミング制御部35
は、チャージ回路33L、33Uにクリア信号CLRを
供給し、選択行の液晶容量の電荷がオン状態のTFT2
2を介して放電される。続いて、クリア信号CLRがオ
フし、出力イネイブル信号OEがアクティブレベルとな
る。Next, the operation of the liquid crystal display device having the above structure will be described with reference to the timing chart of FIG. When each horizontal scanning period starts, the scanning side drivers 15A and 15B apply a gate pulse to the gate line 24 of the selected row to turn on the TFT 22 of the selected row. Timing control unit 35
Supplies the clear signal CLR to the charge circuits 33L and 33U, and the TFT 2 in which the charge of the liquid crystal capacitance of the selected row is in the ON state
2 is discharged. Then, the clear signal CLR is turned off, and the output enable signal OE becomes active level.
【0024】信号変換回路17は、図3(D)に示すク
ロックCK1に従って、(A)〜(C)に例示するB、
G、R各色の映像信号を、(F)〜(H)に示すように
1.5クロック期間ずつ、1クロック期間ずつシフトし
たタイミングでサンプリングする。信号変換回路17
は、サンプルした信号を3クロック期間の信号(信号素
片)に伸長し、さらに、奇数番の信号を(I)、
(K)、(M)に示すように下側の信号側ドライバ14
A、14Bに階調信号BL、GL、RLとして供給し、
偶数番の信号を(J)、(L)、(N)に示すように上
側の信号側ドライバ14C、14Dに階調信号RU、B
U、GUとして供給する。The signal conversion circuit 17 has B shown in (A) to (C) according to the clock CK1 shown in FIG.
The video signals of G and R colors are sampled at timings shifted by one clock period by 1.5 clock periods as shown in (F) to (H). Signal conversion circuit 17
Expands the sampled signal into a signal (signal segment) of 3 clock periods, and further outputs an odd numbered signal (I),
As shown in (K) and (M), the lower signal side driver 14
A and 14B are supplied as gradation signals BL, GL and RL,
As shown in (J), (L), and (N), the even-numbered signals are supplied to the upper signal side drivers 14C and 14D as the gradation signals RU and B.
Supply as U and GU.
【0025】下側の信号側ドライバ14A、14Bのフ
リップフロップ31には(D)に示すクロックCK1と
(O)に示すスタート信号SRT1が供給され、フリッ
プフロップ31はスタート信号SRT1を順次転送す
る。このため、第1段、第2段、第3段・・・のフリップ
フロップ31から出力される制御信号SL1、SL2、
SL3・・・は、(P)〜(R)に例示するように、1ク
ロック期間ずつシフトして、3クロック期間Hレベルと
なる。The clock CK1 shown in (D) and the start signal SRT1 shown in (O) are supplied to the flip-flops 31 of the lower signal side drivers 14A and 14B, and the flip-flops 31 sequentially transfer the start signal SRT1. Therefore, the control signals SL1, SL2 output from the first-stage, second-stage, third-stage flip-flops 31,
SL3 ... shifts by one clock period at a time and becomes H level for three clock periods, as illustrated in (P) to (R).
【0026】フリップフロップ31Lの出力信号SL
1、SL2・・・に従って、各アナログスイッチ32Lが
順次3クロック期間ずつオンする。従って、(I)に示
す信号B1、B3・・・が第1段、第4段、・・・のチャージ
回路33Lに供給され、(K)に示す信号G1、G3・・
・が第2段、第5段、・・・のチャージ回路33Lに供給さ
れ、(K)に示す信号R1、R3・・・が第3段、第6
段、・・・のチャージ回路33Lに供給される。Output signal SL of flip-flop 31L
1, SL2, ..., Each analog switch 32L is sequentially turned on for 3 clock periods. Therefore, the signals B1, B3, ... Shown in (I) are supplied to the charge circuits 33L of the first stage, the fourth stage ,.
Are supplied to the charge circuits 33L of the second, fifth, ..., And the signals R1, R3, ... Shown in (K) are the third, sixth.
It is supplied to the charge circuit 33L of the stage.
【0027】アナログスイッチ32Lを通過した信号
は、チャージ回路33Lの入力容量をチャージし、チャ
ージ回路33Lは入力容量にサンプリングされた電圧に
対応する電圧を信号ライン23Lに供給する。The signal passing through the analog switch 32L charges the input capacitance of the charge circuit 33L, and the charge circuit 33L supplies a voltage corresponding to the voltage sampled by the input capacitance to the signal line 23L.
【0028】上側の信号側ドライバ14C、14Dのフ
リップフロップ31Uには(E)に示すクロックCK2
と(S)に示すスタート信号SRT2が供給され、フリ
ップフロップ31Uはスタート信号SRT2を順次転送
する。このため、第1段、第2段、第3段・・・のフリッ
プフロップ31Uから出力される制御信号SU1、SU
2、SU3・・・は、(T)〜(V)に例示するように、
1クロック期間ずつシフトして、3クロック期間Hレベ
ルとなる。The clock CK2 shown in (E) is input to the flip-flop 31U of the upper signal side drivers 14C and 14D.
And the start signal SRT2 shown in (S) is supplied, and the flip-flop 31U sequentially transfers the start signal SRT2. Therefore, the control signals SU1, SU output from the first-stage, second-stage, third-stage ...
2, SU3 ..., As illustrated in (T) to (V),
It shifts by one clock period and becomes H level for three clock periods.
【0029】フリップフロップ31Uの出力信号SU
1、SU2・・・に従って、各アナログスイッチ32Uが
順次3クロック期間ずつオンする。従って、(N)に示
す信号R0、R2・・・が第1段、第4段、・・・のチャージ
回路33Uに供給され、(J)に示す信号B2、B4・・
・が第2段、第5段、・・・のチャージ回路33Uに供給さ
れ、(L)に示す信号G2、G4・・・が第3段、第6
段、・・・のチャージ回路33Uに供給される。Output signal SU of flip-flop 31U
1, SU2 ..., Each analog switch 32U is sequentially turned on for 3 clock periods. Therefore, the signals R0, R2 ... Shown in (N) are supplied to the charge circuits 33U of the first stage, the fourth stage, ... And the signals B2, B4 ... Shown in (J).
Are supplied to the charge circuits 33U of the second, fifth, ..., And the signals G2, G4, ... Shown in (L) are the third, sixth.
It is supplied to the charge circuits 33U of the stages.
【0030】チャージ回路33Uに供給された信号は、
チャージ回路33Uの入力容量を充電し、サンプリング
される。チャージ回路33Uはサンプリング信号に対応
する信号を信号ライン23Uに供給される。The signal supplied to the charge circuit 33U is
The input capacitance of the charge circuit 33U is charged and sampled. The charge circuit 33U supplies a signal corresponding to the sampling signal to the signal line 23U.
【0031】各信号ライン23L及び23Uに印加され
た信号は、選択行のTFT22を介して各液晶容量に印
加され、該液晶容量を充電する。各ゲートライン24の
選択期間が終了すると、ゲートパルスがオフし、TFT
22がオフする。従って、次の選択期間まで、各液晶容
量に電荷が保持され続け、所望の階調が表示される。The signals applied to the signal lines 23L and 23U are applied to the liquid crystal capacitors via the TFTs 22 in the selected row to charge the liquid crystal capacitors. When the selection period of each gate line 24 ends, the gate pulse is turned off and the TFT
22 turns off. Therefore, the charge is continuously held in each liquid crystal capacitor until the next selection period, and a desired gradation is displayed.
【0032】信号変換回路17は1.5クロック期間で
映像信号のサンプリングを完了し、サンプリングした信
号を3クロック期間の信号に伸長して上下の信号側ドラ
イバ14A〜14Dに供給する。従って、同一色の画素
の映像信号のサンプリング期間が重複することがない。
従って、信号ライン23L、23Uが上下に千鳥状に引
き出され、表示領域の上下に信号側ドライバ14A〜1
4Dが配置された構成の液晶表示装置に、高解像度の画
像を表示させることができる。The signal conversion circuit 17 completes the sampling of the video signal in the 1.5 clock period, expands the sampled signal into the signal of the 3 clock period, and supplies it to the upper and lower signal side drivers 14A to 14D. Therefore, the sampling periods of the video signals of pixels of the same color do not overlap.
Therefore, the signal lines 23L and 23U are drawn out in a zigzag pattern, and the signal side drivers 14A to 1A are arranged above and below the display area.
It is possible to display a high-resolution image on the liquid crystal display device in which 4D is arranged.
【0033】なお、例えば、図12〜図14に示す構成
において、各ドライバ112A〜112Dのサンプリン
グ期間を3クロック期間のうちの前半1.5クロック期
間のみとし、後半1.5クロック期間はサンプリングを
停止することにより、サンプリング期間の重複を避ける
ことも可能である。しかし、この方法では、チャージ回
路133の入力容量をチャージする時間が半分になって
しまい、チャージが完全に行われなくなる虞がある。し
かし、この実施例によれば、チャージ回路33L、33
Uの入力容量を3クロック期間で充電することができ、
入力容量を充分に充電することができる。For example, in the configuration shown in FIGS. 12 to 14, the sampling period of each driver 112A to 112D is only the first half 1.5 clock period of the three clock periods, and the sampling is performed in the latter half 1.5 clock period. By stopping, it is possible to avoid overlapping sampling periods. However, with this method, the time for charging the input capacitance of the charge circuit 133 is halved, and there is a risk that the charging will not be completed completely. However, according to this embodiment, the charge circuits 33L, 33
The input capacity of U can be charged in 3 clock periods,
The input capacity can be fully charged.
【0034】次に、信号変換回路17の構成例を図4を
参照して説明する。図4に示す構成は1色用の構成であ
り、BGR3色の映像信号用に図4に示す回路が3組配
置される。まず、B、G又はRの映像信号は、チャネル
制御信号CH1〜CH4に従ってオンオフするアナログ
スイッチ41〜44を介して信号サンプリング用の容量
C1〜C4の一端にそれぞれ供給される。容量C1〜C
4の他端には基準電圧VBBが印加されている。また、
容量C1〜C4の一端は、クリア信号CL1〜CL4に
従って導通するアナログスイッチ45〜48を介して基
準電圧VBBに接続されている。Next, a configuration example of the signal conversion circuit 17 will be described with reference to FIG. The configuration shown in FIG. 4 is for one color, and three sets of the circuits shown in FIG. 4 are arranged for the video signals of three BGR colors. First, the B, G, or R video signal is supplied to one end of each of the signal sampling capacitors C1 to C4 via the analog switches 41 to 44 that are turned on and off according to the channel control signals CH1 to CH4. Capacity C1-C
The reference voltage VBB is applied to the other end of 4. Also,
One ends of the capacitors C1 to C4 are connected to the reference voltage VBB via the analog switches 45 to 48 that conduct according to the clear signals CL1 to CL4.
【0035】容量C1〜C4は、チャージ回路33L及
び33Uの入力容量の1/2以下の容量を有し、1.5
クロック期間で充電が完了する。或いは、容量C1〜C
4の時定数はチャージ回路33L、33Uの入力容量の
時定数の1/2以下である。容量C1〜C4の一端の電
圧は増幅器53〜56に供給されている。The capacitors C1 to C4 have a capacitance which is less than half the input capacitance of the charge circuits 33L and 33U, and is 1.5
Charging is completed in the clock period. Alternatively, the capacity C1 to C
The time constant of 4 is 1/2 or less of the time constant of the input capacitance of the charge circuits 33L and 33U. The voltage at one end of the capacitors C1 to C4 is supplied to the amplifiers 53 to 56.
【0036】増幅器53、54の出力信号はアナログス
イッチ49と50を介して下側の信号側ドライバ14
A、14B用の階調信号BL、GL、RLとして出力さ
れる。アナログスイッチ49の制御端には選択信号SE
L1がインバータIV1を介して供給されており、アナ
ログスイッチ50の制御端には選択信号SEL1が供給
されている。The output signals of the amplifiers 53 and 54 are passed through the analog switches 49 and 50 to the lower signal side driver 14
The grayscale signals BL, GL, and RL for A and 14B are output. A selection signal SE is provided at the control end of the analog switch 49.
L1 is supplied via the inverter IV1, and the selection signal SEL1 is supplied to the control end of the analog switch 50.
【0037】増幅器55、56の出力信号はアナログス
イッチ51と52を介して上側の信号側ドライバ14
C、14D用の階調信号RU、BU、GUとして出力さ
れる。アナログスイッチ51の制御端には選択信号SE
L2がインバータINV2を介して供給されており、ア
ナログスイッチ52の制御端には選択信号SEL2が供
給されている。また、タイミングロジック57はクロッ
クCK1に従ってチャネル選択信号CH1〜CH4、ク
リア信号CL1〜CL4、選択信号SEL1、SEL2
を出力する。The output signals of the amplifiers 55 and 56 are sent through the analog switches 51 and 52 to the signal driver 14 on the upper side.
The grayscale signals RU, BU, and GU for C and 14D are output. The selection signal SE is provided at the control end of the analog switch 51.
L2 is supplied via the inverter INV2, and the selection signal SEL2 is supplied to the control end of the analog switch 52. In addition, the timing logic 57 uses the clock CK1 to select channel selection signals CH1 to CH4, clear signals CL1 to CL4, and select signals SEL1 and SEL2.
Is output.
【0038】次に、上記構成の変換回路の動作を図5を
参照して説明する。まず、タイミングロジック57は、
図5(B)、(D)、(H)、(J)に示すように、ク
リア信号CL1〜CL4を、1.5クロック期間づつ順
次ハイレベルとする。クリア信号CL1〜CL4によ
り、アナログスイッチ45〜48は1.5クロック期間
づつ順次オンする。オンしたアナログスイッチ45〜4
8を介して、各容量C1〜C4に充電されていた電荷が
放電される。Next, the operation of the conversion circuit having the above configuration will be described with reference to FIG. First, the timing logic 57
As shown in FIGS. 5B, 5D, 5H, and 5J, the clear signals CL1 to CL4 are sequentially set to the high level every 1.5 clock periods. The clear signals CL1 to CL4 sequentially turn on the analog switches 45 to 48 every 1.5 clock periods. Analog switch 45-4 turned on
The electric charges stored in the capacitors C1 to C4 are discharged via the capacitor 8.
【0039】(B)〜(E)及び(H)〜(K)に示す
ように、クリア信号CL1〜CL4に続いてチャネル信
号CH1〜CH4が1.5クロック期間づつ順次ハイレ
ベルとなる。チャネル信号CH1〜CH4によりアナロ
グスイッチ41〜44は1.5クロック期間づつ順次オ
ンする。映像信号はオンしたアナログスイッチ41〜4
4を介して、放電済みの容量C1〜C4に供給され、サ
ンプリングされる。As shown in (B) to (E) and (H) to (K), the channel signals CH1 to CH4 sequentially become high level for 1.5 clock periods after the clear signals CL1 to CL4. The channel switches CH1 to CH4 sequentially turn on the analog switches 41 to 44 every 1.5 clock periods. Video signals turned on analog switches 41-4
4 is supplied to the discharged capacities C1 to C4 and is sampled.
【0040】従って、(A)に示す映像信号は、期間T
1、T5に容量C1にサンプリングされ、期間T3、T
6に容量C2にサンプリングされ、期間T3に容量C3
にサンプリングされ、期間T4に容量C4にサンプリン
グされる。Therefore, the video signal shown in FIG.
The capacitor C1 is sampled at 1, T5, and the period T3, T
6 is sampled in the capacitor C2, and the capacitor C3 is sampled in the period T3.
And the capacitor C4 is sampled in the period T4.
【0041】選択信号SEL1は(F)に示すようにク
リア信号CL1に同期して3クロック期間ハイレベルと
なる。また、選択信号SEL2は(L)に示すようにク
リア信号CL2に同期して3クロック期間ハイレベルと
なる信号である。アナログスイッチ49と50は選択信
号SEL1に従って交互に3クロック期間づつオンし、
(F)に示すように容量C1とC2にホールドされた信
号を階調信号BL、GL又はRLとして出力する。これ
らの信号は下側の信号側ドライバ14A、14Bに供給
される。アナログスイッチ51と52は選択信号SEL
2に従って交互に3クロック期間づつオンし、(M)に
示すように容量C3とC4にホールドされた信号を階調
信号RU、BU、GUとして出力する。これらの信号は
上側の信号側ドライバ14C、14Dに供給される。The selection signal SEL1 becomes high level for 3 clock periods in synchronization with the clear signal CL1 as shown in (F). Further, the selection signal SEL2 is a signal that is at the high level for three clock periods in synchronization with the clear signal CL2 as shown in (L). The analog switches 49 and 50 are alternately turned on for 3 clock periods according to the selection signal SEL1,
As shown in (F), the signals held in the capacitors C1 and C2 are output as gradation signals BL, GL, or RL. These signals are supplied to the signal side drivers 14A and 14B on the lower side. The analog switches 51 and 52 are select signals SEL
The signal is alternately turned on for 3 clock periods in accordance with 2, and the signals held in the capacitors C3 and C4 are output as the gradation signals RU, BU, GU as shown in (M). These signals are supplied to the upper signal side drivers 14C and 14D.
【0042】下側の信号側ドライバ14A、14Bには
(N)に示すクロックCK1、下側の信号側ドライバ1
4C、14Dには(O)に示すクロックCK2が供給さ
れている。各信号側ドライバ14A〜14Dは信号変換
回路17から供給される信号を対応するチャージ回路3
3L、33Uの入力容量に充電され、チャージ回路33
L、33Uは入力端容量にサンプリングされた信号に対
応する信号を信号ライン23L、23Uに印加する。A clock CK1 shown in (N) for the lower signal side drivers 14A and 14B, and a lower signal side driver 1
The clock CK2 shown in (O) is supplied to 4C and 14D. The signal side drivers 14A to 14D correspond to the charge circuit 3 corresponding to the signal supplied from the signal conversion circuit 17.
Charged to the input capacitance of 3 L and 33 U, the charge circuit 33
L and 33U apply the signal corresponding to the signal sampled to the input terminal capacitance to the signal lines 23L and 23U.
【0043】このように、図4に示す構成によれば、各
色の映像信号の1.5クロック期間分の映像信号を3ク
ロック期間の信号に伸長することができる。従って、こ
の回路により得られた信号を下側及び上側の信号側ドラ
イバ14A〜14Dに振り分けて供給することにより、
前述のように、高解像度の画像を表示することができ
る。なお、液晶の劣化を防止するため、印加電圧の極性
を所定周期毎に反転することが望ましい。そこで、タイ
ミングロジック57により、増幅器53〜56の増幅率
の極性を適宜反転すればよい。As described above, according to the configuration shown in FIG. 4, it is possible to expand the video signal of the video signal of each color for 1.5 clock periods into the signal of 3 clock periods. Therefore, by distributing the signals obtained by this circuit to the lower and upper signal side drivers 14A to 14D and supplying the signals,
As described above, a high resolution image can be displayed. In addition, in order to prevent deterioration of the liquid crystal, it is desirable to reverse the polarity of the applied voltage at every predetermined cycle. Therefore, the polarity of the amplification factors of the amplifiers 53 to 56 may be appropriately inverted by the timing logic 57.
【0044】(第2実施例)図2に示す信号変換回路1
7の他の構成例を図6に示す。図6に示す回路構成で
は、B、G、R各色の映像信号はA/D変換器61によ
りディジタルデータに変換され、フリップフロップ(F
F)62と64に供給される。フリップフロップ62の
出力はフリップフロップ63に供給される。フリップフ
ロップ63と64の出力信号はD/A変換器65と66
によりアナログ信号に変換され、増幅器67、68を介
して下側の信号側ドライバ14Aと14B、上側の信号
側ドライバ14Cと14Cに供給される。また、フリッ
プフロップ62には3クロック周期の制御信号SCが供
給され、フリップフロップ63、64には、インバータ
69により反転された制御信号SCが供給される。(Second Embodiment) The signal conversion circuit 1 shown in FIG.
FIG. 6 shows another configuration example of No. 7. In the circuit configuration shown in FIG. 6, the video signals of B, G, and R colors are converted into digital data by the A / D converter 61, and the flip-flop (F
F) 62 and 64 are supplied. The output of the flip-flop 62 is supplied to the flip-flop 63. The output signals of the flip-flops 63 and 64 are D / A converters 65 and 66.
Are converted into analog signals by the amplifiers 67 and 68 and supplied to the lower signal side drivers 14A and 14B and the upper signal side drivers 14C and 14C. The flip-flop 62 is supplied with the control signal SC of 3 clock cycles, and the flip-flops 63 and 64 are supplied with the control signal SC inverted by the inverter 69.
【0045】このような構成によれば、映像信号は1.
5クロック期間毎にディジタルデータに変換され、奇数
番のデータはD/A変換器65に供給され、偶数番のデ
ータはD/A変換器66に供給され、3クロック期間の
信号に変換され、増幅器67、68を介して信号側ドラ
イバ14A〜14Dに供給される。According to this structure, the video signal is 1.
It is converted into digital data every 5 clock periods, odd-numbered data is supplied to the D / A converter 65, even-numbered data is supplied to the D / A converter 66, and converted into signals of 3 clock periods. It is supplied to the signal side drivers 14A to 14D via the amplifiers 67 and 68.
【0046】A/D変換器61のサンプリング容量をチ
ャージ回路33L及び33Uの入力容量よりも充分小さ
くすることにより、下側の信号側ドライバ14A、14
Bと上側の信号側ドライバ14C、14Dに供給する信
号を異なったタイミングで正確にサンプリングすること
ができる。By making the sampling capacitance of the A / D converter 61 sufficiently smaller than the input capacitance of the charge circuits 33L and 33U, the lower signal side drivers 14A, 14 are provided.
The signals supplied to B and the upper signal side drivers 14C and 14D can be accurately sampled at different timings.
【0047】(第3実施例)通常のテレビ受信機では、
インターレース走査が行われており、走査線は1本おき
に走査され、2フィールドで1フレームが構成されてい
る。一方、液晶表示装置では、各画素の駆動周波数を考
慮すると、このような駆動は好ましくない。そこで、1
走査線分の映像信号を2走査線に表示する倍速駆動法を
行い、1画素の液晶駆動周波数を倍にすることが有効で
ある。(Third Embodiment) In a normal television receiver,
Interlaced scanning is performed, and every other scanning line is scanned, and two fields form one frame. On the other hand, in a liquid crystal display device, such driving is not preferable considering the driving frequency of each pixel. So 1
It is effective to double the liquid crystal driving frequency of one pixel by performing a double speed driving method in which a video signal for one scanning line is displayed on two scanning lines.
【0048】そこで、信号ラインを表示領域の上下に千
鳥状に引き出し、有効画素領域の上下に信号側ドライバ
を配置した構造の液晶表示装置において、倍速駆動を可
能とする第3実施例を説明する。Therefore, a third embodiment will be described which enables double speed driving in a liquid crystal display device having a structure in which signal lines are drawn in a staggered pattern above and below the display area and signal side drivers are arranged above and below the effective pixel area. .
【0049】倍速駆動を可能とするためには、図4に示
す信号変換回路17の出力端に図7に示す倍速駆動用の
信号変換回路を配置し、図2に示すクロックCK1、C
K2の周波数を2倍にする。この場合には、チャージ回
路33L、33Uの入力容量の充電が3クロックで完了
するように信号側ドライバ14A〜14Dを形成する。
また、図7に示す変換回路は、信号変換回路17の出力
信号毎に配置される。In order to enable the double speed driving, the signal converting circuit for double speed driving shown in FIG. 7 is arranged at the output end of the signal converting circuit 17 shown in FIG. 4, and the clocks CK1 and C shown in FIG.
Double the frequency of K2. In this case, the signal side drivers 14A to 14D are formed so that the charging of the input capacitances of the charge circuits 33L and 33U is completed in 3 clocks.
The conversion circuit shown in FIG. 7 is arranged for each output signal of the signal conversion circuit 17.
【0050】信号変換回路17から出力される階調信号
BL、GL、RL、RU、BU、GUは、A/D変換器
71に供給される。A/D変換器71は供給された信号
をA/Dクロックに従ってディジタルデータに変換す
る。得られたディジタルデータはA/Dクロックをイン
バータ72により反転して得られたライトクロックに従
って順次ラインメモリ73に格納される。ラインメモリ
73は2走査線分の記憶容量を有する。The gradation signals BL, GL, RL, RU, BU and GU output from the signal conversion circuit 17 are supplied to the A / D converter 71. The A / D converter 71 converts the supplied signal into digital data according to the A / D clock. The obtained digital data is sequentially stored in the line memory 73 according to the write clock obtained by inverting the A / D clock by the inverter 72. The line memory 73 has a storage capacity for two scanning lines.
【0051】直前の水平走査期間にラインメモリ73に
書き込まれていた映像信号はD/Aクロックをインバー
タ74により反転して得られたリードクロックに従って
3クロック期間毎に読み出される。ラインメモリ73か
ら読み出されたデータは、D/A変換器75によりアナ
ログ信号に変換され、正転・反転アンプ76により表示
フレーム毎に極性の反転する信号に変換され、階調信号
BL、GL、RL、RU、BU、GUとして出力する。
コントローラは77は、6クロック周期のA/Dクロッ
クと、3クロック周期のD/Aクロックと、映像信号の
1ライン毎に書き込み領域と読み出し領域を切り換える
メモリ制御信号と、出力信号の極性を反転するための極
性反転信号を出力する。The video signal written in the line memory 73 in the immediately preceding horizontal scanning period is read every three clock periods according to the read clock obtained by inverting the D / A clock by the inverter 74. The data read from the line memory 73 is converted into an analog signal by the D / A converter 75, and converted into a signal whose polarity is inverted for each display frame by the normal / inversion amplifier 76, and the grayscale signals BL and GL are converted. , RL, RU, BU, GU.
The controller 77 inverts the polarity of the output signal and the A / D clock of 6 clock cycles, the D / A clock of 3 clock cycles, the memory control signal for switching the write area and the read area for each line of the video signal. A polarity inversion signal for outputting is output.
【0052】このような構成によれば、前の走査期間に
ラインメモリ73に書き込まれたデータを第1実施例の
2倍の速度で読み出し、1走査ライン分の映像を表示パ
ネル11の連続する2つの走査ラインに表示することが
できる。従って、表示画像の品質を高めることができ
る。With such a configuration, the data written in the line memory 73 in the previous scanning period is read out at a speed twice as fast as that in the first embodiment, and the image of one scanning line is continuously displayed on the display panel 11. It can be displayed in two scan lines. Therefore, the quality of the displayed image can be improved.
【0053】(第4実施例)第3実施例においては、信
号変換回路17により映像信号を伸長した後で、図7の
回路により倍速駆動用の信号に変換したが、映像信号を
倍速駆動用の信号に変換する過程で下側の信号側ドライ
バ14A、14B用の信号と上側の信号側ドライバ14
C、14D用の信号に変換することも可能である。図8
はこのように構成した信号変換回路の構成例を示す。な
お、この回路は、BGR映像信号のそれぞれについて1
つ配置され、計3セットが必要となる。(Fourth Embodiment) In the third embodiment, the video signal is expanded by the signal conversion circuit 17 and then converted into a signal for double speed driving by the circuit of FIG. In the process of converting into the signal of the above, the signals for the lower signal side drivers 14A and 14B and the upper signal side driver 14
It is also possible to convert to C and 14D signals. FIG.
Shows a configuration example of the signal conversion circuit configured in this way. It should be noted that this circuit is 1 for each BGR video signal.
There will be 3 sets in total.
【0054】まず、映像信号はA/D変換器81に供給
される。A/D変換器81の出力するデータD1はフリ
ップフロップ82と84に供給される。フリップフロッ
プ82の出力D2はフリップフロップ83に供給され
る。フリップフロップ83と84の出力データD3、D
4はそれぞれ液晶表示パネル11の2走査ライン分の記
憶容量を有する第1と第2のラインメモリ85、86の
書き込み端子に供給される。First, the video signal is supplied to the A / D converter 81. The data D1 output from the A / D converter 81 is supplied to the flip-flops 82 and 84. The output D2 of the flip-flop 82 is supplied to the flip-flop 83. Output data D3 and D of the flip-flops 83 and 84
4 are supplied to the write terminals of the first and second line memories 85 and 86 each having a storage capacity of two scanning lines of the liquid crystal display panel 11.
【0055】ラインメモリ85、86から読み出された
データD5、D6はD/A変換器87、88に供給され
る。D/A変換器87、88の出力信号は正転・反転ア
ンプ9、90に供給される。正転・反転アンプ89、9
0の出力がそれぞれ下側及び上側の信号側ドライバ14
A〜14Dに供給される。The data D5 and D6 read from the line memories 85 and 86 are supplied to the D / A converters 87 and 88. The output signals of the D / A converters 87 and 88 are supplied to the normal / inverting amplifiers 9 and 90. Forward / reverse amplifier 89, 9
0 output is the lower and upper signal side driver 14 respectively
A to 14D.
【0056】コントローラ91は、3クロック周期のA
/DクロックをA/D変換器81に供給する。A/Dク
ロックは分周回路により1/2分周され、ライトクロッ
クとして第1のフリップフロップ82のクロック端子と
ラインメモリ85、86の書き込みクロック端子に供給
される。ライトクロックはインバータ93を介して第2
及び第3のフリップフロップ83、84のクロック端子
に供給される。さらに、コントローラ91は3クロック
周期のD/AクロックをD/A変換器87、88のクロ
ック端子に供給し、さらに、インバータ94を介してラ
インメモリ85、86の読み出しクロック端子に供給す
る。また、正転・反転アンプ89、90の増幅率の極性
を反転する極性反転信号を所定期間毎に出力する。The controller 91 uses A for 3 clock cycles.
The / D clock is supplied to the A / D converter 81. The A / D clock is frequency-divided by 1/2 by the frequency dividing circuit and supplied as a write clock to the clock terminal of the first flip-flop 82 and the write clock terminals of the line memories 85 and 86. The write clock is supplied to the second via the inverter 93.
And the clock terminals of the third flip-flops 83 and 84. Further, the controller 91 supplies the D / A clock of 3 clock cycles to the clock terminals of the D / A converters 87 and 88, and further supplies the read clock terminals of the line memories 85 and 86 via the inverter 94. It also outputs a polarity inversion signal that inverts the polarity of the amplification factors of the normal / inversion amplifiers 89 and 90 every predetermined period.
【0057】次に、図8に示す回路の動作を図9のタイ
ムチャートを参照して説明する。A/D変換器81は、
図9(A)に例示する映像信号を(B)に示すA/Dク
ロックに同期してディジタルデータに変換し、(C)に
示すデータD1を順次出力する。データD1は(D)に
示すライトクロックに従って、第1のフリップフロップ
82にラッチされる。(E)に示す第1のフリップフロ
ップ82の出力データD2は反転ライトクロックに従っ
て第2のフリップフロップ84にラッチされる。また、
A/D変換器81の出力データD1は、反転ライトクロ
ックに従って第3のフリップフロップ84にラッチされ
る。(F)、(G)に示す第2、第3のフリップフロッ
プ83、84の出力データD3、D4は(D)に示すラ
イトクロックに従ってラインメモリ85と86に順次格
納される。Next, the operation of the circuit shown in FIG. 8 will be described with reference to the time chart of FIG. The A / D converter 81 is
The video signal illustrated in FIG. 9A is converted into digital data in synchronization with the A / D clock illustrated in FIG. 9B, and the data D1 illustrated in FIG. 9C is sequentially output. The data D1 is latched by the first flip-flop 82 according to the write clock shown in (D). The output data D2 of the first flip-flop 82 shown in (E) is latched by the second flip-flop 84 according to the inverted write clock. Also,
The output data D1 of the A / D converter 81 is latched by the third flip-flop 84 according to the inverted write clock. Output data D3 and D4 of the second and third flip-flops 83 and 84 shown in (F) and (G) are sequentially stored in the line memories 85 and 86 according to the write clock shown in (D).
【0058】直前の水平走査期間にラインメモリ85、
86に書き込まれていたデータは、リードクロックに従
って(H)、(J)に示すように順次読み出される。ラ
インメモリ85、86から読み出されたデータはD/A
変換器87、88によりアナログ信号に変換され、正転
・反転アンプ89、90により増幅され、出力される。
コントローラ91は、例えば、1コモン毎に出力信号の
極性を反転させる。第1の正転・反転アンプ89の出力
信号を下側の信号側ドライバ14Aに、14Bに、第2
の正転・反転アンプ90の出力信号を上側の信号側ドラ
イバ14C、14Dに供給する。In the immediately preceding horizontal scanning period, the line memory 85,
The data written in 86 is sequentially read according to the read clock as shown in (H) and (J). The data read from the line memories 85 and 86 is D / A
The signals are converted into analog signals by the converters 87 and 88, amplified by the forward / inversion amplifiers 89 and 90, and output.
The controller 91 inverts the polarity of the output signal for each common, for example. The output signal of the first forward / inversion amplifier 89 is supplied to the lower signal side driver 14A, 14B, and the second signal driver 14A.
The output signal of the normal / inversion amplifier 90 is supplied to the upper signal side drivers 14C and 14D.
【0059】この構成の場合、(I)、(K)に示すよ
うに、下側の信号側ドライバ14A、14Bに供給され
るクロックCK1’と上側の信号側ドライバ14C、1
4Dに供給されるクロックCK2’は(L)に示す通常
駆動時のクロックCK1の2倍の周波数となる。また、
クロックCK1’とCK2’は同相の信号である。In the case of this configuration, as shown in (I) and (K), the clock CK1 'supplied to the lower signal side drivers 14A and 14B and the upper signal side drivers 14C and 1C.
The clock CK2 ′ supplied to 4D has a frequency twice that of the clock CK1 during normal driving shown in (L). Also,
The clocks CK1 'and CK2' are in-phase signals.
【0060】下側の信号側ドライバ14A、14Bのフ
リップフロップ31Lはスタート信号SRT1を順次転
送し、3クロック期間ハイレベルとなる信号SL1、S
L2、・・・を順次出力し、上側の信号側ドライバ14
C、14Dのフリップフロップ31Uはスタート信号S
RT2を順次転送し、3クロック期間ハイレベルとなる
信号SU1、SU2、・・・を順次出力する。これらの信
号に対応するアナログスイッチ32L、32Uが順次オ
ンする。(H)、(J)に示す各映像信号は、オンした
アナログスイッチ32L、32Uを介して対応するチャ
ージ回路33L又は33Uに供給され、入力容量を充電
する。チャージ回路33L又は33Uは、入力容量にサ
ンプリングされた信号に対応する信号を信号ライン23
L、23U及びオンしているTFT22を介して選択状
態の液晶容量に対向する書き込む。The flip-flops 31L of the signal side drivers 14A and 14B on the lower side sequentially transfer the start signal SRT1 and keep the signals SL1 and S at the high level for three clock periods.
L2, ... are sequentially output, and the upper signal-side driver 14
The flip-flop 31U of C and 14D has a start signal S
RT2 is sequentially transferred, and signals SU1, SU2, ... Which are at a high level for three clock periods are sequentially output. The analog switches 32L and 32U corresponding to these signals are sequentially turned on. Each of the video signals shown in (H) and (J) is supplied to the corresponding charge circuit 33L or 33U via the turned-on analog switches 32L and 32U to charge the input capacitance. The charge circuit 33L or 33U outputs a signal corresponding to the signal sampled by the input capacitance to the signal line 23.
Writing is performed so as to face the liquid crystal capacitance in the selected state through L, 23U and the TFT 22 which is on.
【0061】このような構成によれば、倍速駆動により
テレビジョンの1走査期間に液晶表示装置の2走査線に
映像を表示するので、高品質の画像を表示することがで
きる。また、各画素に供給される信号は、映像信号を重
複しないタイミングサンプルして得られたものであり、
解像度の低下を防止することができる。According to this structure, since the image is displayed on the two scanning lines of the liquid crystal display device during one scanning period of the television by the double speed driving, it is possible to display a high quality image. Further, the signal supplied to each pixel is obtained by timing sampling of the video signal without overlapping,
It is possible to prevent a decrease in resolution.
【0062】図8に示す構成では、映像信号をA/D変
換して、下側と上側の信号側ドライバ14Aと14B、
14Cと14D用に振り分けた後に、各データをライン
メモリ85、86に格納した。しかし、A/D変換後の
データをメモリに格納した後に、下側と上側の信号側ド
ライバ14Aと14B、14Cと14D用に振り分けて
もよい。In the configuration shown in FIG. 8, the video signal is A / D converted and the lower and upper signal side drivers 14A and 14B,
After sorting for 14C and 14D, each data was stored in the line memories 85 and 86. However, after the A / D converted data is stored in the memory, it may be distributed to the lower and upper signal side drivers 14A and 14B and 14C and 14D.
【0063】このような構成の駆動回路の構成を図10
に示す。図10の構成では、映像信号はA/D変換器8
1に供給され、A/D変換器81の出力D11はライン
メモリ95の書き込み端子に順次供給される。ラインメ
モリ95から読み出されたデータD12は、フリップフ
ロップ82と84に供給される。フリップフロップ82
の出力D13はフリップフロップ84に供給される。フ
リップフロップ83と84の出力データD14、D15
はD/A変換器87、88の出力信号は正転・反転アン
プ89、90に供給される。正転・反転アンプ89、9
0の出力がそれぞれ下側及び上側の信号側ドライバ14
A〜14Dに供給される。FIG. 10 shows the configuration of the drive circuit having such a configuration.
Shown in In the configuration of FIG. 10, the video signal is the A / D converter 8
1 and the output D11 of the A / D converter 81 is sequentially supplied to the write terminal of the line memory 95. The data D12 read from the line memory 95 is supplied to the flip-flops 82 and 84. Flip-flop 82
The output D13 of the above is supplied to the flip-flop 84. Output data D14 and D15 of the flip-flops 83 and 84
The output signals of the D / A converters 87 and 88 are supplied to the normal / inversion amplifiers 89 and 90. Forward / reverse amplifier 89, 9
0 output is the lower and upper signal side driver 14 respectively
A to 14D.
【0064】コントローラ91は、A/DクロックをA
/D変換器81に供給する。A/Dクロックはインバー
タ96を介してライトクロックとしてラインメモリ95
に供給される。また、コントローラ91は、映像信号の
1走査ライン期間毎に、読み出し対象記憶領域と書き込
み対象記憶領域を切り換えるメモリ制御信号をラインメ
モリ95に供給する。コントローラ91はリードクロッ
クをラインメモリ95に供給する。リードクロックは分
周回路97により1/2分周され、D/Aクロックとし
て第1フリップフロップ82とD/A変換器87、88
に供給される。D/Aクロックはインバータ98により
反転され、第2、第3のフリップフロップ83、84に
供給される。The controller 91 uses the A / D clock as A
It is supplied to the / D converter 81. The A / D clock is supplied to the line memory 95 as a write clock via the inverter 96.
Is supplied to. Further, the controller 91 supplies a memory control signal for switching the read target storage area and the write target storage area to the line memory 95 for each scanning line period of the video signal. The controller 91 supplies the read clock to the line memory 95. The read clock is frequency-divided by a frequency divider circuit 97 to obtain a D / A clock as a first flip-flop 82 and D / A converters 87 and 88.
Is supplied to. The D / A clock is inverted by the inverter 98 and supplied to the second and third flip-flops 83 and 84.
【0065】このような構成によれば、図11(A)に
示す映像信号は、A/Dクロックに従って、A/D変換
器81により(B)に示すディジタルデータD11に変
換され、ラインメモリ95に順次格納される。一方、前
の走査期間に格納されていたデータは、リードクロック
に従って、(C)に示すように順次読み出される。According to such a configuration, the video signal shown in FIG. 11A is converted into the digital data D11 shown in FIG. 11B by the A / D converter 81 in accordance with the A / D clock, and the line memory 95. Are sequentially stored in. On the other hand, the data stored in the previous scanning period is sequentially read as shown in (C) according to the read clock.
【0066】読み出されたデータD12は、D/Aクロ
ックに従って、(D)に示すように第1のフリップフロ
ップ82に格納される。また、データD12と第1のフ
リップフロップ82の出力データD13は反転D/Aク
ロックに従って(E)と(G)に示すように第2と第3
のフリップフロップ83、84に格納される。第2と第
3のフリップフロップ83、84の出力データD14、
D15はD/A変換器87、88に供給され、アナログ
信号に変換され、さらに、極性反転信号に従った極性に
増幅されて信号側ドライバ14A〜14Dに供給され
る。信号側ドライバ14A〜14Dには、(F)と
(H)に示すクロックCK1、CK2が供給されてお
り、各信号側ドライバ14A〜14Dは供給された信号
をクロックに従ってサンプリングし、対応する信号ライ
ン23L、23Uに印加する。このような構成によって
も、高解像度の画像を表示することができる。The read data D12 is stored in the first flip-flop 82 as shown in (D) according to the D / A clock. Further, the data D12 and the output data D13 of the first flip-flop 82 are the second and third as shown in (E) and (G) according to the inverted D / A clock.
Stored in the flip-flops 83 and 84. The output data D14 of the second and third flip-flops 83 and 84,
The D15 is supplied to the D / A converters 87 and 88, converted into an analog signal, further amplified to a polarity according to the polarity inversion signal, and supplied to the signal side drivers 14A to 14D. Clocks CK1 and CK2 shown in (F) and (H) are supplied to the signal side drivers 14A to 14D, and the signal side drivers 14A to 14D sample the supplied signals in accordance with the clocks and generate corresponding signal lines. 23L and 23U are applied. With such a configuration, it is possible to display a high resolution image.
【0067】なお、この発明は上記実施例に限定され
ず、種々の変形及び応用が可能である。例えば、信号変
換回路17の構成は、図4、図8、図10に示す構成に
限定されず、同様の機能を実現する他の回路を採用して
もよい。また、信号変換回路17を信号側ドライバ14
A〜14Dの外部に配置する構成を示したが、各信号側
ドライバ14A〜14Dの内部に配置してもよい。The present invention is not limited to the above embodiment, and various modifications and applications are possible. For example, the configuration of the signal conversion circuit 17 is not limited to the configurations shown in FIGS. 4, 8, and 10, and other circuits that realize the same function may be adopted. In addition, the signal conversion circuit 17 is connected to the signal side driver 14
Although the configuration is shown to be arranged outside A to 14D, it may be arranged inside each signal side driver 14A to 14D.
【0068】さらに、この発明は上記実施例に限定され
ない。例えば、液晶表示パネル11はBGR3色の画素
から構成されるカラー液晶表示パネルに限定されず、モ
ノクロ液晶表示パネル或いは印加電圧に応じて表示色が
変化する複屈折制御方式のカラー液晶表示パネル等でも
よい。この場合、信号変換回路17は映像信号を1画分
の期間サンプリングし、通常駆動の場合には2画素分の
期間に伸長し、信号側ドライバ14A〜14Dに供給す
る。各チャージ回路31L、31Uは供給されたされた
信号を映像信号の2画素分の表示期間サンプリングし、
サンプリング値に対応する信号を信号ラインを介して液
晶容量に印加する。また、倍速駆動の場合には1画素分
の期間に伸長し、信号側ドライバ14A〜14Dに供給
する。各チャージ回路31L、31Uは供給されたされ
た信号を映像信号の1画素分の表示期間サンプリング
し、サンプリング値に対応する信号を信号ラインを介し
て液晶容量に印加する。そして、映像信号の1水平走査
期間の間に2走査線を駆動する。Furthermore, the present invention is not limited to the above embodiment. For example, the liquid crystal display panel 11 is not limited to a color liquid crystal display panel composed of BGR three-color pixels, and may be a monochrome liquid crystal display panel or a birefringence control type color liquid crystal display panel in which the display color changes according to an applied voltage. Good. In this case, the signal conversion circuit 17 samples the video signal for one image period, expands it for two pixel periods in the case of normal driving, and supplies it to the signal side drivers 14A to 14D. The charge circuits 31L and 31U sample the supplied signals for a display period of two pixels of the video signal,
A signal corresponding to the sampled value is applied to the liquid crystal capacitance via the signal line. Further, in the case of double speed driving, it is extended in the period of one pixel and supplied to the signal side drivers 14A to 14D. Each of the charge circuits 31L and 31U samples the supplied signal for a display period of one pixel of the video signal, and applies a signal corresponding to the sampled value to the liquid crystal capacitance via a signal line. Then, two scanning lines are driven during one horizontal scanning period of the video signal.
【0069】また、この発明は通常駆動、倍速駆動の他
に3倍駆動、4倍駆動等に適用することも可能である。
また、スイッチング素子としてTFTを用いたアクティ
ブマトリクス型液晶表示パネルを例示したが、スイッチ
ング素子としてはMIM等の他のアクティブ素子を使用
してもよい。The present invention can be applied to not only normal drive and double speed drive but also triple drive and quadruple drive.
Further, although the active matrix type liquid crystal display panel using the TFT as the switching element is exemplified, other active elements such as MIM may be used as the switching element.
【0070】[0070]
【発明の効果】以上説明したように、この発明によれ
ば、映像信号のサンプリング期間を、一方の側のドライ
バ用の期間と他方の側のドライバ用の期間で異ならせた
ので、映像信号を重複してサンプリングすることがな
く、解像度の低下を防止し、高解像度の画像を表示でき
る。As described above, according to the present invention, the sampling period of the video signal is made different between the period for the driver on one side and the period for the driver on the other side. It is possible to display a high-resolution image while preventing the resolution from being lowered without duplicating sampling.
【図1】この発明の一実施例にかかる液晶表示装置の平
面図である。FIG. 1 is a plan view of a liquid crystal display device according to an embodiment of the present invention.
【図2】図1に示す液晶表示パネルと信号側ドライバの
構成を示す回路図である。FIG. 2 is a circuit diagram showing a configuration of a liquid crystal display panel and a signal side driver shown in FIG.
【図3】(A)〜(V)は図1及び図2に示す構成の液
晶表示装置の動作を説明するためのタイミングチャート
である。3A to 3V are timing charts for explaining the operation of the liquid crystal display device having the configuration shown in FIGS. 1 and 2.
【図4】図1及び図2に示す信号変換回路の構成例を示
す回路図である。FIG. 4 is a circuit diagram showing a configuration example of a signal conversion circuit shown in FIGS. 1 and 2.
【図5】(A)〜(O)は図4に示す信号変換回路の動
作を説明するためのタイミングチャートである。5A to 5O are timing charts for explaining the operation of the signal conversion circuit shown in FIG.
【図6】図1及び図2に示す信号変換回路の他の構成例
を示す回路図である。6 is a circuit diagram showing another configuration example of the signal conversion circuit shown in FIGS. 1 and 2. FIG.
【図7】倍速駆動を可能とするための付加回路の構成の
一例を示す回路図である。FIG. 7 is a circuit diagram showing an example of a configuration of an additional circuit for enabling double speed driving.
【図8】倍速駆動を可能とする信号変換回路の構成の一
例を示す回路図である。FIG. 8 is a circuit diagram showing an example of a configuration of a signal conversion circuit that enables double speed driving.
【図9】(A)〜(L)は、図8に示す信号変換回路の
動作を説明するためのタイミングチャートである。9A to 9L are timing charts for explaining the operation of the signal conversion circuit shown in FIG.
【図10】倍速駆動を可能とする信号変換回路の構成の
他の例を示す回路図である。FIG. 10 is a circuit diagram showing another example of a configuration of a signal conversion circuit that enables double speed driving.
【図11】(A)〜(H)は、図10に示す信号変換回
路の動作を説明するためのタイミングチャートである。11A to 11H are timing charts for explaining the operation of the signal conversion circuit shown in FIG.
【図12】従来の液晶表示装置の構成を示す平面図であ
る。FIG. 12 is a plan view showing a configuration of a conventional liquid crystal display device.
【図13】図12に示す液晶表示パネルと信号側ドライ
バの構成を示す回路図である。13 is a circuit diagram showing a configuration of a liquid crystal display panel and a signal side driver shown in FIG.
【図14】(A)〜(I)は図12及び図13に示す構
成の液晶表示装置の動作を説明するためのタイミングチ
ャートである。14A to 14I are timing charts for explaining the operation of the liquid crystal display device configured as shown in FIGS. 12 and 13.
【図15】信号ラインの配線例を示す回路図である。FIG. 15 is a circuit diagram showing a wiring example of a signal line.
【図16】液晶表示装置の変形例を示す平面図である。FIG. 16 is a plan view showing a modified example of the liquid crystal display device.
【図17】(A)〜(J)は図15及び図16に示す配
線の液晶表示パネルの駆動波形を示す図である。17A to 17J are diagrams showing drive waveforms of the liquid crystal display panel of the wiring shown in FIGS. 15 and 16. FIG.
11・・・液晶表示パネル(液晶表示素子)、12・・・下側
ガラス基板(TFT基板)、13・・・上側ガラス基板、
14A〜14D・・・信号側ドライバ、15A、15B・・・
走査側ドライバ、16・・・フレキシブル回路基板、17・
・・信号変換回路、21・・・画素電極、22・・・TFT、2
3L、23U・・・信号ライン、24・・・ゲートライン、3
1L、31U・・・フリップフロップ、32L、32U・・・
アナログスイッチ、33L、33U・・・ドライバ、35・
・・タイミング制御部、41〜52・・・アナログスイッ
チ、61・・・A/D変換器、62〜64・・・フリップフロ
ップ、65、66・・・D/A変換器、67、68・・・増幅
器、71・・・A/D変換器、72・・・インバータ、73・・
・ラインメモリ、74・・・インバータ、75・・・D/A変
換器、76・・・正転・反転アンプ、77・・・コントロー
ラ、81・・・A/D変換器、82〜84・・・フリップフロ
ップ、85、86・・・ラインメモリ、87、88・・・D/
A変換器、89、90・・・正転・反転アンプ、91・・・コ
ントローラ、92・・・分周回路、93、94・・・インバー
タ11 ... Liquid crystal display panel (liquid crystal display element), 12 ... Lower glass substrate (TFT substrate), 13 ... Upper glass substrate,
14A to 14D ... Signal side driver, 15A, 15B ...
Scanning side driver, 16 ... Flexible circuit board, 17 ...
..Signal conversion circuits, 21 ... Pixel electrodes, 22 ... TFTs, 2
3L, 23U ... signal line, 24 ... gate line, 3
1L, 31U ... Flip-flop, 32L, 32U ...
Analog switch, 33L, 33U ・ ・ ・ Driver, 35 ・
..Timing control units 41 to 52 ... Analog switches, 61 ... A / D converters, 62 to 64 ... Flip-flops, 65, 66 ... D / A converters, 67, 68 ... ..Amplifiers, 71 ... A / D converters, 72 ... Inverters, 73 ...
・ Line memory, 74 ... Inverter, 75 ... D / A converter, 76 ... Forward / inversion amplifier, 77 ... Controller, 81 ... A / D converter, 82-84. ..Flip-flops, 85, 86 ... Line memories, 87, 88 ... D /
A converter, 89, 90 ... Forward / inversion amplifier, 91 ... Controller, 92 ... Dividing circuit, 93, 94 ... Inverter
Claims (14)
ング素子と、スイッチング素子を介して液晶容量に接続
された信号ラインとを備え、信号ラインが反対方向に千
鳥状に引き出された液晶表示パネルと、 前記液晶表示パネルを挟んで反対側に配置され、対応す
る信号ラインにそれぞれ接続され、供給された映像信号
に従って信号ラインを駆動する第1と第2の駆動回路
と、 映像信号を前記第1と第2の駆動回路用に異なったタイ
ミングでサンプリングし、前記第1と第2の駆動回路に
振り分けて供給する変換手段と、 を備えることを特徴とする液晶表示装置。1. A liquid crystal display panel comprising a liquid crystal capacitor, a switching element connected to the liquid crystal capacitor, and a signal line connected to the liquid crystal capacitor through the switching element, and the signal lines are drawn in a zigzag pattern in opposite directions. And first and second drive circuits which are arranged on opposite sides of the liquid crystal display panel and which are respectively connected to corresponding signal lines and which drive the signal lines according to the supplied video signals, A liquid crystal display device comprising: a conversion unit that samples the first and second drive circuits at different timings and distributes and supplies them to the first and second drive circuits.
軸上で伸長し、且つ、前記第1と第2の駆動回路に振り
分けて供給する伸長手段、を備えることを特徴とする請
求項1に記載の液晶表示装置。2. The conversion means comprises expansion means for expanding the sampling signal on the time axis and distributing and supplying the sampling signal to the first and second drive circuits. The described liquid crystal display device.
順次供給する手段と、 前記サンプリング容量に保持されている信号を所定期間
ずつ順次出力する手段と、 を備えることを特徴とする請求項1又は2に記載の液晶
表示装置。3. The converting means sequentially supplies a plurality of sampling capacitors, the video signal to the sampling capacitors for a predetermined period, and the signals held in the sampling capacitors for a predetermined period. 3. A liquid crystal display device according to claim 1 or 2, further comprising:
手段と、 前記A/D変換手段の出力データを前記第1の駆動回路
用と第2の駆動回路用に振り分ける手段と、 前記振り分け手段により振り分けられたデータをアナロ
グ信号に変換して出力するD/A変換手段と、 を備えることを特徴とする請求項1又は2に記載の液晶
表示装置。4. The converting means comprises A / D converting means for converting the video signal into digital data, and output data of the A / D converting means for the first drive circuit and the second drive circuit. 3. The liquid crystal display device according to claim 1, further comprising: a means for allocating the data, and a D / A conversion means for converting the data distributed by the distribution means into an analog signal and outputting the analog signal.
手段と、 前記A/D変換手段の出力データを前記第1の駆動回路
用と第2の駆動回路用に振り分ける手段と、 振り分けられたデータをそれぞれ記憶するメモリと、 前記メモリの記憶データを順次読み出し、アナログ信号
に変換して出力するD/A変換手段と、 を備えることを特徴とする請求項1又は2に記載の液晶
表示装置。5. The conversion means includes A / D conversion means for converting the video signal into digital data, and output data of the A / D conversion means for the first drive circuit and the second drive circuit. And a D / A conversion unit that sequentially reads the stored data in the memory, converts the stored data into an analog signal, and outputs the analog signal. The liquid crystal display device according to item 2.
/A変換手段の変換速度は実質的に等しい、ことを特徴
とする請求項5に記載の液晶表示装置。6. The conversion speed of the A / D conversion means and the D
The liquid crystal display device according to claim 5, wherein the conversion speeds of the / A conversion means are substantially equal to each other.
手段と、 前記A/D変換手段から出力されたデータを記憶するメ
モリと、 前記メモリの記憶データを順次読み出し、読み出したデ
ータを前記第1の駆動回路用と第2の駆動回路用に振り
分ける手段と、 前記変換手段により振り分けられたデータをアナログ信
号に変換して出力するD/A変換手段と、 を備えることを特徴とする請求項1又は2に記載の液晶
表示装置。7. The converting means sequentially converts A / D converting means for converting the video signal into digital data, a memory for storing data output from the A / D converting means, and data stored in the memory. A means for allocating the read data and the read data to the first drive circuit and the second drive circuit; and a D / A conversion means for converting the data distributed by the conversion means into an analog signal and outputting the analog signal. The liquid crystal display device according to claim 1 or 2, further comprising:
変換手段の変換速度の実質的に2倍である、ことを特徴
とする請求項7に記載の液晶表示装置。8. The conversion speed of the D / A conversion means is the A / D
8. The liquid crystal display device according to claim 7, wherein the conversion speed of the conversion means is substantially twice.
み、 前記液晶表示パネルは、BGR各色の画素が所定の順番
で規則的に配列されており、 前記変換手段は、映像信号の1.5画素に相当する期
間、各映像信号をサンプリングし、サンプリングした信
号を3画素に相当する期間の信号に伸長する手段を含
み、 前記第1と第2の駆動回路は、供給された映像信号を、
前記3画素に相当する期間サンプリングし、サンプリン
グした信号に対応する信号を対応する信号ラインに印加
する手段を備える、 ことを特徴とする請求項1又は2に記載の液晶表示装
置。9. The video signal includes a video signal of three colors of BGR, and in the liquid crystal display panel, pixels of each color of BGR are regularly arranged in a predetermined order, and the conversion means is configured to The first and second drive circuits include means for sampling each video signal for a period corresponding to 5 pixels and expanding the sampled signal into a signal for a period corresponding to 3 pixels. ,
The liquid crystal display device according to claim 1, further comprising: a unit that performs sampling for a period corresponding to the three pixels and applies a signal corresponding to the sampled signal to a corresponding signal line.
含み、 前記液晶表示パネルは、BGR各色の画素が所定の順番
で規則的に配列されており、 前記変換手段は、映像信号の1.5画素に相当する期
間、各色の映像信号を順次サンプリングするサンプリン
グ手段と、前記サンプリング手段によりサンプリングさ
れた信号を記憶する記憶手段と、 前記記憶手段に記憶された信号を所定周期で読み出すと
共に前記第1と第2の駆動手段に振り分けて供給する手
段と、を備える、 ことを特徴とする請求項1又は2に記載の液晶表示装
置。10. The video signal includes a video signal of three colors of BGR, and in the liquid crystal display panel, pixels of each color of BGR are regularly arranged in a predetermined order, and the conversion means is configured to Sampling means for sequentially sampling the video signals of each color for a period corresponding to 5 pixels, storage means for storing the signals sampled by the sampling means, reading the signals stored in the storage means at a predetermined cycle, and The liquid crystal display device according to claim 1, further comprising: a first driving unit and a second driving unit.
査期間分の映像信号を、前記液晶表示パネルの複数の走
査ラインに表示する、ことを特徴とする請求項1乃至1
0のいずれか1つに記載の液晶表示装置。11. The first and second driving means display a video signal for one horizontal scanning period on a plurality of scanning lines of the liquid crystal display panel.
0. The liquid crystal display device according to any one of 0.
チング素子と、スイッチング素子を介して液晶容量に接
続され、交互に反対方向に引き出された第1と第2の信
号ライン群とを備える液晶表示パネルの駆動方法におい
て、 映像信号を前記第1の信号ライン群用と前記第2の信号
ライン群用に互いに異なったタイミングでサンプリング
するサンプリングステップと、 サンプリング信号を前記第1の信号ライン群用と前記第
2の信号ライン群用に振り分ける振り分けステップと、 前記第1の信号ライン群用のサンプリング信号に従って
前記第1の信号ラインを駆動し、前記第2の信号ライン
群用のサンプリング信号に従って前記第2の信号ライン
を駆動する駆動ステップと、 を備えることを特徴とする液晶表示パネルの駆動方法。12. A liquid crystal comprising a liquid crystal capacitor, a switching element connected to the liquid crystal capacitor, and first and second signal line groups connected to the liquid crystal capacitor via the switching element and alternately drawn out in opposite directions. A method of driving a display panel, comprising: a sampling step of sampling video signals for the first signal line group and the second signal line group at different timings; and a sampling signal for the first signal line group. And a allocating step for allocating to the second signal line group, driving the first signal line according to the sampling signal for the first signal line group, and responsive to the sampling signal for the second signal line group. A driving step of driving the second signal line; and a driving method of the liquid crystal display panel, comprising:
含み、 前記液晶表示パネルは、BGR各色の画素が所定の順番
で規則的に配列されており、 前記サンプリングステップは、映像信号の1.5画素に
相当する期間、前記映像信号をサンプリングし、 前記駆動ステップは、供給された映像信号を、映像信号
の3画素に相当する期間、サンプリングした信号に対応
する信号を対応する信号ラインに印加する、 ことを特徴とする請求項12に記載の液晶表示パネルの
駆動方法。13. The video signal includes a video signal of three colors of BGR, and in the liquid crystal display panel, pixels of each color of BGR are regularly arranged in a predetermined order, and the sampling step includes the steps of 1. The video signal is sampled for a period corresponding to 5 pixels, and the driving step applies the supplied video signal to a corresponding signal line for a period corresponding to 3 pixels of the video signal. The method for driving a liquid crystal display panel according to claim 12, wherein:
含み、 前記液晶表示パネルは、BGR各色の画素が所定の順番
で規則的に配列されており、 前記サンプリングステップは、サンプリングした信号を
メモリに格納するステップを有し、 前記振り分けステップは、前記メモリに格納された信号
を、前記映像信号の1水平走査期間の間に複数回読み出
すステップと、 前記駆動ステップは、1走査ライン分の画像を前記液晶
表示パネルの複数走査ライン上に表示させる工程、を備
える、 ことを特徴とする請求項12又は13に記載の液晶表示
パネルの駆動方法。14. The video signal includes a video signal of three colors of BGR, and in the liquid crystal display panel, pixels of each color of BGR are regularly arranged in a predetermined order, and in the sampling step, the sampled signal is stored in a memory. And a step of reading the signal stored in the memory a plurality of times during one horizontal scanning period of the video signal, and a step of driving the image for one scanning line. 14. The method for driving a liquid crystal display panel according to claim 12, further comprising: displaying on a plurality of scanning lines of the liquid crystal display panel.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP07472695A JP3451298B2 (en) | 1995-03-08 | 1995-03-08 | Liquid crystal display |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP07472695A JP3451298B2 (en) | 1995-03-08 | 1995-03-08 | Liquid crystal display |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH08248927A true JPH08248927A (en) | 1996-09-27 |
JP3451298B2 JP3451298B2 (en) | 2003-09-29 |
Family
ID=13555527
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP07472695A Expired - Fee Related JP3451298B2 (en) | 1995-03-08 | 1995-03-08 | Liquid crystal display |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP3451298B2 (en) |
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20040039962A (en) * | 2002-11-05 | 2004-05-12 | 엘지전자 주식회사 | Apparatus for driving display device |
JP2004139092A (en) * | 2003-10-27 | 2004-05-13 | Sharp Corp | Data transmission method and signal line drive circuit |
KR100551919B1 (en) * | 2001-07-27 | 2006-02-16 | 알프스 덴키 가부시키가이샤 | Display device |
KR100599953B1 (en) * | 1999-06-30 | 2006-07-12 | 비오이 하이디스 테크놀로지 주식회사 | Liquid Crystal Display driving method |
US7176875B2 (en) | 2000-03-10 | 2007-02-13 | Sharp Kabushiki Kaisha | Data transfer method, image display device and signal line driving circuit, active-matrix substrate |
JP2009093188A (en) * | 1997-10-01 | 2009-04-30 | Semiconductor Energy Lab Co Ltd | Semiconductor display device |
JP2017507353A (en) * | 2014-02-06 | 2017-03-16 | コピン コーポレーション | Voltage reference and current source mixing method for video DAC |
-
1995
- 1995-03-08 JP JP07472695A patent/JP3451298B2/en not_active Expired - Fee Related
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009093188A (en) * | 1997-10-01 | 2009-04-30 | Semiconductor Energy Lab Co Ltd | Semiconductor display device |
KR100599953B1 (en) * | 1999-06-30 | 2006-07-12 | 비오이 하이디스 테크놀로지 주식회사 | Liquid Crystal Display driving method |
US7176875B2 (en) | 2000-03-10 | 2007-02-13 | Sharp Kabushiki Kaisha | Data transfer method, image display device and signal line driving circuit, active-matrix substrate |
US7474305B2 (en) | 2000-03-10 | 2009-01-06 | Sharp Kabushiki Kaisha | Data transfer method, image display device and signal line driving circuit, active-matrix substrate |
KR100551919B1 (en) * | 2001-07-27 | 2006-02-16 | 알프스 덴키 가부시키가이샤 | Display device |
KR20040039962A (en) * | 2002-11-05 | 2004-05-12 | 엘지전자 주식회사 | Apparatus for driving display device |
JP2004139092A (en) * | 2003-10-27 | 2004-05-13 | Sharp Corp | Data transmission method and signal line drive circuit |
JP2017507353A (en) * | 2014-02-06 | 2017-03-16 | コピン コーポレーション | Voltage reference and current source mixing method for video DAC |
Also Published As
Publication number | Publication date |
---|---|
JP3451298B2 (en) | 2003-09-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5907314A (en) | Liquid-crystal display apparatus | |
US7839374B2 (en) | Liquid crystal display device and method of driving the same | |
US6806854B2 (en) | Display | |
KR100204794B1 (en) | Thin film transistor liquid crystal display device | |
CN100397444C (en) | Image display apparatus having plurality of pixels arranged in rows and columns | |
US20080150852A1 (en) | Active Matrix Display Devices | |
JPH1073843A (en) | Active matrix type liquid crystal display device | |
JPH09114420A (en) | Liquid crystal display device and data line driver | |
JPH08320674A (en) | Liquid crystal driving device | |
US6876365B1 (en) | Signal processing circuit for display device | |
KR100288023B1 (en) | Flat-panel display device and displaying method | |
JP2001100710A (en) | Electrooptical device, its driving method, its scanning line driving circuit and electronic equipment | |
JP3562240B2 (en) | Display device driving method and driving circuit, display device and electronic apparatus using the same | |
JPH07199154A (en) | Liquid crystal display device | |
JP3661324B2 (en) | Image display device, image display method, display drive device, and electronic apparatus using the same | |
KR20000023433A (en) | A plane display device, an array substrate, and a method for driving the plane display device | |
JPH08248927A (en) | Liquid crystal display device and method for driving liquid crystal display panel | |
JP4071189B2 (en) | Signal circuit, display device using the same, and data line driving method | |
JPH0916132A (en) | Liquid crystal driving device | |
JP2004521397A (en) | Display device and driving method thereof | |
JPH02214818A (en) | Liquid crystal display device and its driving method | |
KR100316979B1 (en) | Display appratus for amplifing and reducing the image signal in accordance with the display | |
KR101112559B1 (en) | Liquid crystal display and driving method thereof | |
KR100244042B1 (en) | Liquid crystal display device to be random enlarged image to be displayed | |
JPH10326090A (en) | Active matrix display device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20070718 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20080718 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20080718 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090718 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090718 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100718 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110718 Year of fee payment: 8 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110718 Year of fee payment: 8 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120718 Year of fee payment: 9 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120718 Year of fee payment: 9 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130718 Year of fee payment: 10 |
|
LAPS | Cancellation because of no payment of annual fees |