Nothing Special   »   [go: up one dir, main page]

JPH0746430A - ブランキングマスク回路 - Google Patents

ブランキングマスク回路

Info

Publication number
JPH0746430A
JPH0746430A JP17876593A JP17876593A JPH0746430A JP H0746430 A JPH0746430 A JP H0746430A JP 17876593 A JP17876593 A JP 17876593A JP 17876593 A JP17876593 A JP 17876593A JP H0746430 A JPH0746430 A JP H0746430A
Authority
JP
Japan
Prior art keywords
blanking
signal
video signal
terminal
pulse
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP17876593A
Other languages
English (en)
Inventor
Akira Shimizu
彰 清水
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu General Ltd
Original Assignee
Fujitsu General Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu General Ltd filed Critical Fujitsu General Ltd
Priority to JP17876593A priority Critical patent/JPH0746430A/ja
Publication of JPH0746430A publication Critical patent/JPH0746430A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Details Of Television Scanning (AREA)

Abstract

(57)【要約】 【目的】 色復調後の映像信号入力からブランキング信
号を除去すること。 【構成】 水平帰線期間消去信号が挿入された映像信号
を切換器の一方の固定端子に接続し、他方の固定端子に
定電圧源を接続し、切換制御端子にブランキングパルス
信号を接続し、ブランキング信号の期間中は、前記切換
器の可動接点を定電圧源側の固定端子に切り換わるよう
にし、映像信号の期間中は切換器の可動接点を映像信号
側の固定端子側に切り換えるようにする。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明はテレビ信号処理において
行われている映像信号の水平、垂直帰線期間の帰線消去
信号を除去することによって、A/D変換処理等を容易
にするためのブランキングマスク回路に関する。
【0002】
【従来の技術】従来、テレビのブラウン管に入力する映
像信号には、この映像信号の水平帰線期間に水平帰線期
間消去信号(ブランキング信号)が挿入されて出力され
る場合がある。このような場合、ブラウン管以外の表示
手段として、例えばプラズマディスプレイ(PDP)装
置のように、前記映像信号をA/D変換する必要がある
場合には、映像信号と共に前記ブランキング信号もA/
D変換されてしまうことになり、このため前記A/D変
換した映像信号レベルにブランキング信号レベルが加算
され、これによってプラズマディスプレイ(PDP)装
置の映像信号レベルが上がるという問題を有していた。
【0003】
【発明が解決しようとする課題】上記のように、従来は
ブランキング信号を重畳した映像信号をA/D変換する
と、この変換時に映像信号レベルにブランキング信号の
レベルが加算されるため、全体の信号レベルが上がって
しまうという問題を有していた。本発明はこのような問
題に鑑み、A/D変換器の映像信号入力からブランキン
グ信号を除去することができるブランキングマスク回路
を提供することにある。
【0004】
【課題を解決するための手段】本発明は上述の課題を解
決するため、水平帰線期間消去信号が挿入された映像信
号を切換器の一方の固定端子に接続し、他方の固定端子
に定電圧源を接続し、切換制御端子にブランキングパル
ス信号を接続し、ブランキング信号の期間中は、前記切
換器の可動接点を定電圧源側の固定端子に切り換わるよ
うにし、映像信号の期間中は切換器の可動接点を映像信
号側の固定端子側に切り換えるようにする。
【0005】
【作用】以上のように構成したので、本発明によるブラ
ンキングマスク回路においては、ブランキング信号の期
間中は、切換器の可動接点を定電圧源側の固定端子に切
り換わり、ブランキング信号はマスクされるようにす
る。また、映像信号の期間中は切換器の可動接点を映像
信号側の固定端子側に切り換わるので、A/D変換器に
は映像信号レベルのみが印加されるようになる。
【0006】
【実施例】以下図に基づいて本発明によるブランキング
マスク回路の実施例を詳細に説明する。第1図の実施例
において、NPNトランジスタ12、定電流源14で構
成されるエミッタホロワ回路および抵抗16を介し、N
PNトランジスタ13と抵抗15で構成されるエミッタ
ホロワ回路を通し、映像出力端子20より映像信号が出
力される。次にブランキングパルス入力端子6より、第
2図に示す映像信号21の水平帰線期間に同期し、水平
帰線期間消去信号を挿入する期間26を決定する水平帰
線期間パルス25が入力された場合について述べる。第
1図において、ブランキングパルス入力端子6に、ブラ
ンキングパルスが入力されると、NPNトランジスタ1
9が動作状態となる。NPNトランジスタ19が動作す
ると、NPNトランジスタ19のコレクタに電流が流れ
る。この電流は、NPNトランジスタ12から供給さ
れ、抵抗16を通るため、点18の電圧は下がり、第2
図の25と同様な波形となり、NPNトランジスタ19
は飽和状態となる。点18の電圧は飽和状態でのNPN
トランジスタ19のコレクタとエミッタ間の電圧(約
0.2V)に固定される。抵抗17は、NPNトランジ
スタ19の飽和状態にベース電流を制約する保護抵抗で
ある。前記点18の信号は、NPNトランジスタ13、
抵抗15で構成されるエミッタホロワ回路を通し、映像
出力端子20より出力される。以上の動作より、映像出
力端子20には第2図の25と同様の映像信号の水平帰
線期間にブランキング信号が挿入された映像信号が出力
される。この出力をA/D変換すると、前記A/D変換
した映像信号レベルに映像信号のクロレベルが加算され
るので、第1図の破線にて囲ったブロック21に示すブ
ランキングマスク回路を付加する。同ブロックにおい
て、1は切換器で、この切換器の一方の固定端子2に前
記水平帰線期間消去信号が挿入された映像信号を入力
し、他方の固定端子3に定電圧源4を接続する。前記切
換器の可動接点5をA/D変換器の入力に接続すると共
に、この切換器の切り換えをブランキングパルス入力端
子6からのブランキングパルスによっておこなう。抵抗
8とコンデンサ9およびダイオード7より構成する遅延
回路は、前記ブランキングパルス信号のパルス幅を広げ
て、前記切換器の切り換えタイミングを安定化するもの
である。
【0007】次に本発明によるブランキングマスク回路
の動作を第2図によって説明する。同図に於いて、21
は水平同期信号23および水平帰線期間消去信号22が
挿入された映像信号24の波形で、ブランキングマスク
回路に入力される。この信号を元にして水平帰線期間消
去信号25を作り、ブランキングパルス入力端子に入力
すると共に、抵抗とコンデンサおよびダイオードより構
成する遅延回路を経由し27にて示す遅延信号をつく
る。このようにすると、前記ブランキングパルスの入力
の立ち上がりが前記遅延回路で遅延されるので、この信
号により切り換え時に発生するヒゲ状のパルスを除去す
ることができ、切換回路の動作を安定化できる。この信
号を第1図のNOTゲート10を介して切換器の制御端
子に入力する。この切換器の一方の固定端子には定電圧
源4が接続されているので、前記切り換え信号が負にな
っている期間は、前記定電圧源4の電圧が切換器から出
力されるので、出力信号波形は第2図の波形30にな
り、ブランキングはマスクされる。
【0008】
【発明の効果】以上に説明したように、本発明によるブ
ランキングマスク回路によれば、映像信号出力からブラ
ンキングパルスを除去することができるで、A/D変換
によってデジタル信号処理する場合、ブランキングパル
ス信号レベルの分だけ信号レベルを下げることができ、
A/D変換時に正常なクランプをおこなうことができ
る。
【図面の簡単な説明】
【図1】本発明によるブランキングマスク回路の構成図
である。
【図2】本発明によるブランキングマスク回路の波形に
よる説明図である。
【符号の説明】
1 切換器 2 固定端子 3 固定端子 4 定電圧源 5 可動接点 6 入力端子 7 ダイオード 8 抵抗 9 コンデンサ 10 ゲート 11 入力端子 12 トランジスタ 13 トランジスタ 14 定電流源 15 抵抗 16 抵抗 17 抵抗 18 点 19 トランジスタ 20 出力端子 21 ブランキングマスク回路

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】 水平帰線期間消去信号が挿入された映像
    信号を切換器の一方の固定端子に接続し、前記切換器の
    他方の固定端子に定電圧源を接続し、この切換器の切換
    制御端子に、ブランキングパルスを遅延させた信号を接
    続したことを特徴とするブランキングマスク回路。
  2. 【請求項2】 上記ブランキングパルスの信号入力側を
    抵抗とコンデンサとダイオードとで構成した遅延回路に
    入力し、前記抵抗の信号入力側の一端にダイオードのア
    ノードを接続し、前記抵抗の他端にカソードを接続した
    ことを特徴とする請求項1記載のブランキングマスク回
    路。
JP17876593A 1993-07-20 1993-07-20 ブランキングマスク回路 Pending JPH0746430A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP17876593A JPH0746430A (ja) 1993-07-20 1993-07-20 ブランキングマスク回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP17876593A JPH0746430A (ja) 1993-07-20 1993-07-20 ブランキングマスク回路

Publications (1)

Publication Number Publication Date
JPH0746430A true JPH0746430A (ja) 1995-02-14

Family

ID=16054227

Family Applications (1)

Application Number Title Priority Date Filing Date
JP17876593A Pending JPH0746430A (ja) 1993-07-20 1993-07-20 ブランキングマスク回路

Country Status (1)

Country Link
JP (1) JPH0746430A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5838658A (en) * 1996-06-26 1998-11-17 Mitsubishi Denki Kabushiki Kaisha Optical disc
US5923640A (en) * 1996-06-26 1999-07-13 Matsushita Electric Industrial Co., Ltd. Optical disc with a rewritable area and a read-only area
US5933410A (en) * 1996-06-26 1999-08-03 Mitsubishi Denki Kabushiki Kaisha Optical disc and optical disc driving apparatus

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5838658A (en) * 1996-06-26 1998-11-17 Mitsubishi Denki Kabushiki Kaisha Optical disc
US5923640A (en) * 1996-06-26 1999-07-13 Matsushita Electric Industrial Co., Ltd. Optical disc with a rewritable area and a read-only area
US5933410A (en) * 1996-06-26 1999-08-03 Mitsubishi Denki Kabushiki Kaisha Optical disc and optical disc driving apparatus
US6396798B1 (en) 1996-06-26 2002-05-28 Matsushita Electric Industrial Co., Ltd. Optical disc with a rewritable area and a read-only area

Similar Documents

Publication Publication Date Title
GB2322746A (en) Preventing pop noise in TV sound
US4705993A (en) Horizontal deflection circuit having a variable retrace period
JPH06105180A (ja) テレビジョン偏向装置
JPH0746430A (ja) ブランキングマスク回路
KR0137274B1 (ko) 비디오 표시장치의 수직 편향회로
US4234826A (en) Synchronous switched vertical deflection driven during both trace and retrace intervals
KR100334989B1 (ko) 편향파형정정회로의타이밍장치
EP1630821B1 (en) Sampling circuit
US4238714A (en) Horizontal deflection output circuit
KR910009885B1 (ko) 텔레비젼 수상기용 키잉 펄스 발생 장치
US5841248A (en) Charge controlled raster correction circuit
JPH10164385A (ja) 垂直出力回路
KR100203404B1 (ko) 편향구동회로
US6320332B1 (en) Raster distortion correction circuit
KR0116962Y1 (ko) 모니터의 초기화면 안정화 회로
KR100234406B1 (ko) 모니터 시스템의 수직 블랭크 신호 발생장치 및 방법
KR0124385B1 (ko) 온스크린디스플레이(osd) 위치보상장치
KR0173268B1 (ko) 모니터의 뮤팅회로
JPH099104A (ja) ソフトクランプ装置及びソフトクランプ方法
JPH0740175B2 (ja) Crtの走査装置
JPH0450706Y2 (ja)
JPH0453147B2 (ja)
JPS6292584A (ja) スポツトキラ−回路
JPH05127607A (ja) 水平発振・ドライブ回路
JPH07271320A (ja) 周波数変動検出回路及び水平偏向出力回路