Nothing Special   »   [go: up one dir, main page]

JPH07202789A - Digital radio terminal equipment - Google Patents

Digital radio terminal equipment

Info

Publication number
JPH07202789A
JPH07202789A JP5347254A JP34725493A JPH07202789A JP H07202789 A JPH07202789 A JP H07202789A JP 5347254 A JP5347254 A JP 5347254A JP 34725493 A JP34725493 A JP 34725493A JP H07202789 A JPH07202789 A JP H07202789A
Authority
JP
Japan
Prior art keywords
switch
power
amplifier
reception
unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP5347254A
Other languages
Japanese (ja)
Inventor
Tetsuya Sekido
哲也 関戸
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Casio Computer Co Ltd
Original Assignee
Casio Computer Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Casio Computer Co Ltd filed Critical Casio Computer Co Ltd
Priority to JP5347254A priority Critical patent/JPH07202789A/en
Publication of JPH07202789A publication Critical patent/JPH07202789A/en
Pending legal-status Critical Current

Links

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/70Reducing energy consumption in communication networks in wireless communication networks

Landscapes

  • Transceivers (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

PURPOSE:To provide a digital radio terminal whose high frequency section is available for high speed control in which power saving is realized. CONSTITUTION:In the communication mode, a switch 1225 (1235) of a low noise amplifier(LNA) 1221 of a reception section 122 (power amplifier(PA) 1231 of a transmission section 123 is closed to receive a power supply Vcc, and gate bias switches 1226, 1236 are turned on/off in a timing for a prescribed slot of one frame transmission reception period. On the other hand, in the standby mode, the switch 1225 is connected to the power supply Vcc for the low noise amplifier(LNA) 1221 of the reception section 122 in a timing of one-super-frame reception (RX) period, and the switch 1235 of the power amplifier (PA) 1231 of the transmission section 123 is always turned off.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、パワーセービング(省
電力化)を実現した時分割多重方式のデジタル無線端末
装置に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a time-division multiplex type digital wireless terminal device which realizes power saving (power saving).

【0002】[0002]

【従来の技術】最近、屋外から相手を呼び出して通話が
できる携帯端末装置として時分割多重方式のデジタル無
線端末装置が広く用いられるようになっている。
2. Description of the Related Art Recently, a time-division multiplex type digital wireless terminal device has been widely used as a portable terminal device capable of calling a caller from outside to talk.

【0003】ところで、このような携帯用の無線端末装
置では、電池容量などの制約から、電池寿命の長時間化
や装置自身の発熱による温度上昇を最小限にするため、
通常、各回路に対して個別にパワーセービングを行うよ
うにしている。
By the way, in such a portable radio terminal device, in order to minimize the increase in the battery life and the temperature rise due to the heat generation of the device itself due to the limitation of the battery capacity and the like,
Normally, power saving is performed individually for each circuit.

【0004】図5は、デジタル無線端末装置のアンテナ
部および高周波部の一部概略構成を示すもので、1はア
ンテナ部で、このアンテナ部1には、高周波部2を接続
している。この高周波部2は、周波数変換処理を行うも
ので、アンテナスイッチ部21を介して受信部22と送
信部23を接続している。受信部22は、低雑音増幅器
(LNA)221を有し、送信部23は、電力増幅器
(PA)231を有している。ここで、低雑音増幅器
(LNA)221は、増幅用FET222、負荷22
3、デカップリングコンデンサ224を有し、デカップ
リングコンデンサ224にスイッチ225を介して電源
Vccを接続し、増幅用FET222に、その動作が最
適となるゲートバイアス電圧VG2を印加するようにして
いる。また、電力増幅器(PA)231も、増幅用FE
T232、負荷233、デカップリングコンデンサ23
4を有し、デカップリングコンデンサ234にスイッチ
235を介して電源Vccを接続し、増幅用FET23
2に、その動作が最適となるゲートバイアス電圧VG4を
印加するようにしている。
FIG. 5 shows a partial schematic structure of an antenna section and a high frequency section of a digital wireless terminal device, wherein 1 is an antenna section, and a high frequency section 2 is connected to the antenna section 1. The high frequency unit 2 performs frequency conversion processing, and connects the reception unit 22 and the transmission unit 23 via the antenna switch unit 21. The receiver 22 has a low noise amplifier (LNA) 221, and the transmitter 23 has a power amplifier (PA) 231. Here, the low noise amplifier (LNA) 221 includes an amplification FET 222 and a load 22.
3. The decoupling capacitor 224 is provided, the power supply Vcc is connected to the decoupling capacitor 224 via the switch 225, and the gate bias voltage VG2 that optimizes the operation is applied to the amplification FET 222. Further, the power amplifier (PA) 231 is also an FE for amplification.
T232, load 233, decoupling capacitor 23
4, the decoupling capacitor 234 is connected to the power supply Vcc via the switch 235, and the amplification FET 23
2, the gate bias voltage VG4 is applied so that its operation is optimal.

【0005】しかして、このような構成において、い
ま、通信モードにあると、アンテナスイッチ部21を介
してアンテナ21に接続される受信部22の低雑音増幅
器(LNA)221は、図6(a)(b)(c)に示す
ように増幅用FET222にゲートバイアス電圧VG2を
接続した状態で、TDMA1フレームの受信(RX)期
間の所定スロット(図示例ではスロット2)のタイミン
グでスイッチ225をオンにして電源Vccを接続する
ことでバースト信号の受信状態を確保し、また、アンテ
ナスイッチ部21を介してアンテナ21に接続される送
信部23の電力増幅器(PA)231は、増幅用FET
232にゲートバイアス電圧VG4を接続した状態で、T
DMA1フレームの送信(TX)期間の所定スロット
(図示例ではスロット2)のタイミングでスイッチ23
5をオンにして電源Vccを接続することで、バースト
信号の送信状態を確保するようにしている。
However, in such a configuration, when in the communication mode now, the low noise amplifier (LNA) 221 of the receiving section 22 connected to the antenna 21 via the antenna switch section 21 is shown in FIG. ) As shown in (b) and (c), with the gate bias voltage VG2 connected to the amplification FET 222, the switch 225 is turned on at the timing of a predetermined slot (slot 2 in the illustrated example) in the reception (RX) period of the TDMA1 frame. The power supply Vcc is connected to secure the reception state of the burst signal, and the power amplifier (PA) 231 of the transmission unit 23 connected to the antenna 21 via the antenna switch unit 21 is an amplification FET.
With the gate bias voltage VG4 connected to H.232,
The switch 23 at the timing of a predetermined slot (slot 2 in the illustrated example) in the transmission (TX) period of the DMA1 frame.
By turning on 5 and connecting the power supply Vcc, the transmission state of the burst signal is ensured.

【0006】また、待ち受けモードにあると、受信部2
2の低雑音増幅器(LNA)221では、図7(a)
(b)(c)に示すようにスイッチ235をオフした状
態のままで、TDMA1スーパーフレームの受信(R
X)期間のタイミングで受信部22のスイッチ225を
オンして電源Vccを接続し、受信待ちを確保するよう
にしている。
In the standby mode, the receiver 2
The low noise amplifier (LNA) 221 of No. 2 has the configuration shown in FIG.
As shown in (b) and (c), the TDMA1 superframe is received (R
At the timing of the period X), the switch 225 of the receiving unit 22 is turned on to connect the power supply Vcc to secure the waiting for reception.

【0007】[0007]

【発明が解決しようとする課題】ところが、このような
構成によると、電源Vccに接続されるスイッチ22
5、235は、それぞれ接点抵抗を有し、しかも、この
電源ラインには容量の大きなデカップリングコンデンサ
224、234が接続されるため、これらで決まる時定
数による充放電時間はTDMAの1フレームの長さ5m
sに対して無視できないものとなり、このため制御の高
速化に対応できないとともに、スイッチ225、235
をオンさせるための制御信号のパルス幅が広くなる分パ
ワーセービング効果を低下させるという問題点があっ
た。
However, according to such a configuration, the switch 22 connected to the power supply Vcc is used.
Reference numerals 5 and 235 each have a contact resistance, and since decoupling capacitors 224 and 234 having a large capacity are connected to this power supply line, the charging / discharging time according to the time constant determined by these is the length of one frame of TDMA. 5m
s cannot be neglected, which makes it impossible to cope with high-speed control, and the switches 225, 235
There is a problem in that the power saving effect is reduced by the increase in the pulse width of the control signal for turning on.

【0008】本発明は、上記事情に鑑みてなされたもの
で、高周波部の高速制御が可能で、しかもパワーセービ
ングを実現できるデジタル無線端末装置を提供すること
を目的とする。
The present invention has been made in view of the above circumstances, and an object of the present invention is to provide a digital wireless terminal device capable of high-speed control of a high frequency section and realizing power saving.

【0009】[0009]

【課題を解決するための手段】本発明によれば、無線信
号を送受信する高周波部を有するデジタル無線端末装置
において、前記高周波部は、低雑音増幅器を有するとと
もに、該低雑音増幅器に対する第1の電源スイッチおよ
び第1の増幅度切換えスイッチを有する受信部と、電力
増幅器を有するとともに、該電力増幅器に対する第2の
電源スイッチおよび第2の増幅度切換えスイッチを有す
る送信部とを具備し、通信モードでは、前記第1および
第2の電源スイッチをオン状態にして各フレームの送受
信期間のそれぞれの所定スロットのタイミングで前記第
1および第2の切換えスイッチにより最適増幅度を選択
し、待ち受けモードでは、前記第2の電源スイッチをオ
フ状態とし且つ前記第1の電源スイッチを所定スロット
の受信期間のタイミングでオン制御するように構成され
ている。
According to the present invention, in a digital wireless terminal device having a high frequency unit for transmitting and receiving a radio signal, the high frequency unit has a low noise amplifier, and a first unit for the low noise amplifier is provided. A communication unit including a power supply switch and a reception unit having a first amplification degree changeover switch; and a transmission unit having a power amplifier and having a second power supply switch and a second amplification degree changeover switch for the power amplifier. Then, the first and second power switches are turned on, the optimum amplification degree is selected by the first and second changeover switches at the timing of each predetermined slot in the transmission / reception period of each frame, and in the standby mode, The second power switch is turned off and the first power switch is turned on during a reception period of a predetermined slot. It is configured to turn on control ring.

【0010】[0010]

【作用】この結果、本発明によれば、通話モードでは、
受信部の低雑音増幅器に対する第1電源スイッチおよび
送信部の電力増幅器に対する第2の電源スイッチをそれ
ぞれオン状態にしたままで、各フレームの送受信期間の
それぞれの所定スロットのタイミングで前記低雑音増幅
器に対する第1の切換えスイッチおよび前記電力増幅器
に対する第2の切換えスイッチにより最適ゲートバイア
スを選択するようにしているので、電源ラインの有する
時定数回路による充放電時間の影響を受けることがなく
なるとともに、制御信号のパルス幅を狭くできる。
As a result, according to the present invention, in the call mode,
The first power switch for the low noise amplifier of the receiver and the second power switch for the power amplifier of the transmitter are kept in the ON state, and the low noise amplifier is supplied to the low noise amplifier at the timing of each predetermined slot in the transmission / reception period of each frame. Since the optimum gate bias is selected by the first changeover switch and the second changeover switch for the power amplifier, there is no influence of the charge / discharge time due to the time constant circuit of the power supply line, and the control signal is provided. The pulse width of can be narrowed.

【0011】また、待ち受けモードでは、前記送信部の
電力増幅器に対する第2の電源スイッチをオフ状態とし
且つ前記受信部の低雑音増幅器に対する第1の電源スイ
ッチを各スーパーフレームの受信期間のタイミングでオ
ン制御するようになるので、電源ラインの有する時定数
回路の充放電時間の影響を無視でき、しかも電力増幅器
でのリーク電流を無視できる程度に抑制することができ
る。
In the standby mode, the second power switch for the power amplifier of the transmitter is turned off and the first power switch for the low noise amplifier of the receiver is turned on at the timing of the reception period of each superframe. Since the control is performed, the influence of the charging / discharging time of the time constant circuit included in the power supply line can be ignored, and the leak current in the power amplifier can be suppressed to a negligible level.

【0012】[0012]

【実施例】以下、本発明の一実施例を図面に従い説明す
る。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS An embodiment of the present invention will be described below with reference to the drawings.

【0013】図1は同実施例の概略構成を示している。
図において、11はアンテナで、このアンテナ11に
は、高周波部12を接続している。この高周波部12
は、周波数変換処理を行うもので、詳細は後述するが、
アンテナスイッチ部121、受信部122、送信部12
3およびPLLシンセサイザー124を有している。
FIG. 1 shows a schematic configuration of the same embodiment.
In the figure, reference numeral 11 denotes an antenna, and a high frequency section 12 is connected to the antenna 11. This high frequency part 12
Performs frequency conversion processing, and details will be described later.
Antenna switch unit 121, receiving unit 122, transmitting unit 12
3 and PLL synthesizer 124.

【0014】ここで、アンテナスイッチ部121は、ア
ンテナ11からの入力信号を受信部122に、送信部1
24からの出力信号をアンテナ11にそれぞれ振り分け
るものである。受信部122は、アンテナ11からアン
テナスイッチ部121を介して入力された受信信号を2
段のミキサーにより周波数変換し、1.9GHzから1
50〜250MHz、さらに10MHzのIF信号を生
成するようにしている。送信部123は、後述するモデ
ム13から入力されるπ/4シフトQPSKの変調波を
ミキサにより1.9GHzに周波数変換し、アンテナス
イッチ部121を介してアンテナ11に出力するように
している。そして、PLLシンセサイザー124は、受
信部122、送信部123での周波数変換のための局部
発振を行うものである。
Here, the antenna switch section 121 receives the input signal from the antenna 11 to the receiving section 122 and the transmitting section 1
The output signal from 24 is distributed to each antenna 11. The reception unit 122 receives the reception signal input from the antenna 11 via the antenna switch unit 121.
Convert frequency from 1.9GHz to 1 by stage mixer
An IF signal of 50 to 250 MHz and 10 MHz is generated. The transmitting unit 123 frequency-converts a π / 4-shift QPSK modulated wave input from the modem 13 described later into 1.9 GHz by a mixer and outputs the frequency-modulated wave to the antenna 11 via the antenna switch unit 121. Then, the PLL synthesizer 124 performs local oscillation for frequency conversion in the receiving unit 122 and the transmitting unit 123.

【0015】そして、この高周波部12にモデム13、
TDMA14、スピーチコーディック15およびPCM
16を接続し、このPCM16にアンプ17を介して受
話側のスピーカ18、送話側のマイクロフォン19を接
続している。
The high frequency section 12 has a modem 13
TDMA14, speech codec 15 and PCM
16, a speaker 18 on the receiving side and a microphone 19 on the transmitting side are connected to the PCM 16 via an amplifier 17.

【0016】ここで、モデム13は、π/4シフトQP
SKの変復調処理を行うもので、受信側では、受信部1
22からのIF信号を復調し、IQデータに分離して、
データ列としてTDMA14に転送し、また、送信側で
は、TDMA14から転送されてきたデータからIQデ
ータを作成し、π/4シフトのQPSK変調をして送信
部124に送るようにしている。
Here, the modem 13 uses a π / 4 shift QP
It performs SK modulation and demodulation processing, and at the receiving side, the receiving unit 1
The IF signal from 22 is demodulated and separated into IQ data,
The data is transferred to the TDMA 14 as a data string, and on the transmitting side, IQ data is created from the data transferred from the TDMA 14, and π / 4 shift QPSK modulation is performed and the IQ data is sent to the transmitting unit 124.

【0017】TDMA14は、フレーム同期およびスロ
ットのフォーマット処理を行うもので、受信側では、モ
デム13から送られてきた所定スロットのデータのスク
ランブルなどを解除して、このスロットのフォーマット
から構成データを取り出し、制御データを後述する制御
部20に送るとともに、音声データをスピーチコーディ
ック15に転送し、また、送信側では、スピーチコーデ
ィック15から転送されてくる音声データに制御データ
を付加してスロットデータを作成し、スクランブルをか
けて所定タイミング(割り当てられた送信用タイムスロ
ット)でスロットデータをフレームに挿入しモデム13
に転送するようにしている。
The TDMA 14 performs frame synchronization and slot format processing. On the receiving side, the scramble of the data of the predetermined slot sent from the modem 13 is descrambled, and the configuration data is extracted from the format of this slot. , Sends control data to the control unit 20 described later, transfers voice data to the speech codec 15, and at the transmitting side, adds control data to the voice data transferred from the speech codec 15 to create slot data. Then, the data is scrambled, the slot data is inserted into the frame at a predetermined timing (allocated time slot for transmission), and the modem 13
I am trying to transfer to.

【0018】スピーチコーディック15は、デジタルデ
ータの圧縮/伸張処理を行うもので、受信側では、TD
MA14から送られてくるADPCM音声信号(4bi
t×8KHz=32Kbps)をPCM音声信号(8b
it×8KHz=64Kbps)に復号化することによ
り伸張してPCM16に出力し、送信側では、PCM1
6から送られてくるPCM音声信号をADPCM音声信
号に符号化することにより圧縮してTDMA14に送る
ようにしている。
The speech codec 15 performs compression / expansion processing of digital data.
ADPCM audio signal (4bi) sent from MA14
t × 8 KHz = 32 Kbps for PCM audio signal (8 b
(it × 8 KHz = 64 Kbps), it is expanded by decoding and output to PCM16.
The PCM voice signal sent from the D.6 is compressed by being encoded into the ADPCM voice signal and sent to the TDMA 14.

【0019】PCM16は、アナログ/デジタル処理を
行うもので、受信側では、スピーチコーディック15か
ら送られてくるPCM音声信号をD/A変換によりアナ
ログ信号に変換した上でアンプ17に出力してスピーカ
18を駆動し、また、送信側では、マイクロフォン19
から入力されたアナログ音声信号をA/D変換してPC
M音声信号をスピーチコーディック15に出力するよう
にしている。また、このPCM16は、ボリューム、リ
ンガー、トーン信号などを制御するようにもしている。
The PCM 16 performs analog / digital processing. On the receiving side, the PCM audio signal sent from the speech codec 15 is converted into an analog signal by D / A conversion, and then output to the amplifier 17 to be a speaker. 18 and a microphone 19 on the transmitting side.
A / D conversion of the analog audio signal input from the PC
The M audio signal is output to the speech codec 15. The PCM 16 also controls a volume, a ringer, a tone signal and the like.

【0020】そして、これら高周波部12、モデム1
3、TDMA14、スピーチコーディック15およびP
CM16には、制御部20を接続し、この制御部20
に、ROM21、RAM22、録再回路23、メモリ2
4、表示部25、キー入力部26を接続している。
The high frequency section 12 and the modem 1
3, TDMA14, speech codec 15 and P
A control unit 20 is connected to the CM 16 and the control unit 20
ROM 21, RAM 22, recording / reproducing circuit 23, memory 2
4, the display unit 25 and the key input unit 26 are connected.

【0021】ここで、ROM21は、制御部20での制
御プログラムを記憶したものである。RAM22は、制
御部20での制御により扱われるデータを一時記憶する
ものである。また、録再回路23は、留守番電話として
使用される際の伝言の録音再生を行うものである。メモ
リ24は、留守番電話として使用される際の定型的なメ
ッセージなどを記憶するものである。表示部25は、各
種制御のための入力データおよび結果などを表示するも
のである。キー入力部26は、各種機能を設定するため
のキー入力を制御部20に与えるようにしている。
Here, the ROM 21 stores the control program in the control unit 20. The RAM 22 temporarily stores the data handled by the control of the control unit 20. Further, the recording / reproducing circuit 23 records and reproduces a message when it is used as an answering machine. The memory 24 stores a standard message when used as an answering machine. The display unit 25 displays input data and results for various controls. The key input unit 26 is adapted to give a key input for setting various functions to the control unit 20.

【0022】図2は、高周波部12の要部のみの概略構
成を示すものである。この場合、アンテナ11にアンテ
ナスイッチ部121を介して受信部122と送信部12
3を接続している。
FIG. 2 shows a schematic structure of only the main part of the high frequency section 12. In this case, the receiving unit 122 and the transmitting unit 12 are provided to the antenna 11 via the antenna switch unit 121.
3 are connected.

【0023】受信部122は、低雑音増幅器(LNA)
1221を有し、送信部123は、電力増幅器(PA)
1231を有している。
The receiver 122 is a low noise amplifier (LNA).
1221, and the transmission unit 123 includes a power amplifier (PA).
It has 1231.

【0024】ここで、受信部122の低雑音増幅器(L
NA)1221は、増幅用FET1222、負荷122
3、デカップリングコンデンサ1224を有し、デカッ
プリングコンデンサ1224には、スイッチ1225を
介して電源Vccを接続し、また、増幅用FET122
2には、スイッチ1226を介して増幅用FET122
2がカットオフとなるゲートバイアス電圧VG1または増
幅用FET1222の動作が最適となるゲートバイアス
電圧VG2を選択的に印加するようにしている。
Here, the low noise amplifier (L
(NA) 1221 is an amplification FET 1222 and a load 122.
3, a decoupling capacitor 1224 is provided, the power supply Vcc is connected to the decoupling capacitor 1224 via a switch 1225, and the amplification FET 122 is also provided.
2 to the amplification FET 122 via the switch 1226.
The gate bias voltage VG1 at which 2 is cut off or the gate bias voltage VG2 at which the operation of the amplification FET 1222 is optimal is selectively applied.

【0025】一方、送信部123の電力増幅器(PA)
1231は、増幅用FET1232、負荷1233、デ
カップリングコンデンサ1234を有し、デカップリン
グコンデンサ1234には、スイッチ1235を介して
電源Vccを接続し、また、増幅用FET1232に
は、スイッチ1236を介して増幅用FET1232が
カットオフとなるゲートバイアス電圧VG3または増幅用
FET1232の動作が最適となるゲートバイアス電圧
VG4を選択的に印加するようにしている。
On the other hand, the power amplifier (PA) of the transmitter 123
1231 includes an amplification FET 1232, a load 1233, and a decoupling capacitor 1234. The decoupling capacitor 1234 is connected to a power supply Vcc via a switch 1235, and the amplification FET 1232 is amplified via a switch 1236. The gate bias voltage VG3 at which the power FET 1232 is cut off or the gate bias voltage VG4 at which the operation of the amplification FET 1232 is optimal is selectively applied.

【0026】このようにゲートバイアス電圧を切換える
ことにより増幅用EFT1222および1232の増幅
度が可変してバースト制御が可能になる。
By switching the gate bias voltage in this manner, the amplification degree of the amplification EFT 1222 and 1232 can be varied to enable burst control.

【0027】次に、以上のように構成した実施例の動作
を説明する。
Next, the operation of the embodiment configured as described above will be described.

【0028】いま、図1に示すデジタル無線端末装置の
通話モードでは、相手加入者からアンテナ11を介して
通話信号が入力されると、高周波部12よりモデム1
3、TDMA14、スピーチコーディック15およびP
CM16を介して受話側スピーカ18より音声が出力さ
れ、一方、送話側のマイクロフォン19より通話信号が
入力されると、PCM16よりスピーチコーディック1
5、TDMA14、モデム13、高周波部12を介して
アンテナ11から相手加入者に対して出力される。
Now, in the call mode of the digital wireless terminal device shown in FIG. 1, when a call signal is input from the partner subscriber through the antenna 11, the high frequency section 12 causes the modem 1 to operate.
3, TDMA14, speech codec 15 and P
When a voice is output from the speaker 18 on the receiving side via the CM 16 and a call signal is input from the microphone 19 on the transmitting side, the speech codec 1 from the PCM 16 is input.
5, the TDMA 14, the modem 13, and the high frequency unit 12 output from the antenna 11 to the other subscriber.

【0029】この場合、かかる通信モードでは、高周波
部12のアンテナスイッチ部121を介してアンテナ1
1に接続される受信部122は、低雑音増幅器(LN
A)1221において、図3(b)に示すようにスイッ
チ1225をオンにして電源Vccを接続したままにし
て、同図(a)のTDMA1フレームの受信(RX)期
間の所定スロット(図示例ではスロット2)のタイミン
グで同図(c)に示すようにスイッチ1226を実質的
に増幅用FET1222を非動作にするゲートバイアス
電圧VG1側から増幅用FET1222の動作が最適とな
るゲートバイアス電圧VG2側に切り換え、このゲートバ
イアス電圧VG2を増幅用FET1222に印加すること
で受信状態を確保している。
In this case, in this communication mode, the antenna 1 is passed through the antenna switch unit 121 of the high frequency unit 12.
1 is connected to a low noise amplifier (LN
A) In 1221, as shown in FIG. 3B, the switch 1225 is turned on and the power supply Vcc is kept connected, and a predetermined slot (in the example shown in the figure) in the reception (RX) period of the TDMA1 frame in FIG. At the timing of slot 2), as shown in FIG. 7C, the switch 1226 is switched from the gate bias voltage VG1 side that substantially deactivates the amplification FET 1222 to the gate bias voltage VG2 side where the amplification FET 1222 operates optimally. By switching and applying this gate bias voltage VG2 to the amplification FET 1222, the reception state is secured.

【0030】また、アンテナスイッチ部121を介して
アンテナ11に接続される送信部123では、電力増幅
器(PA)1231において、図3(b)に示すように
スイッチ1235をオンにして電源Vccを接続したま
まにして、同図(a)のTDMA1フレームの送信(T
X)期間の所定スロット(図示例ではスロット2)のタ
イミングで同図(d)に示すようにスイッチ1236を
実質的に増幅用FET1232を非動作にするゲートバ
イアス電圧VG3側から増幅用FET1232の動作が最
適となるゲートバイアス電圧VG4側に切り換え、このゲ
ートバイアス電圧VG4を増幅用FET1232に印加す
ることで送信状態を確保している。
In the transmission section 123 connected to the antenna 11 via the antenna switch section 121, in the power amplifier (PA) 1231, the switch 1235 is turned on to connect the power supply Vcc as shown in FIG. 3B. The transmission of the TDMA1 frame shown in FIG.
Operation of the amplification FET 1232 from the side of the gate bias voltage VG3 that causes the switch 1236 to substantially deactivate the amplification FET 1232 at a timing of a predetermined slot (slot 2 in the illustrated example) of the period X) as shown in FIG. Is switched to the optimum gate bias voltage VG4 side and this gate bias voltage VG4 is applied to the amplification FET 1232 to secure the transmission state.

【0031】従って、このような通信モードでは、受信
部122の低雑音増幅器(LNA)1221および送信
部123の電力増幅器(PA)1231は、いずれもス
イッチ1225、1235をオンにして電源Vccを接
続したままにして、1フレームの送受信期間の所定スロ
ットのタイミングでゲートバイアス側のスイッチ122
6、1236をオンオフするようになるので、従来の大
きな容量のデカップリングコンデンサが接続された電源
ラインをオンオフするものと比べ、コンデンサによる時
定数回路の充放電時間の影響を受けることがなくなり、
高周波部の高速制御が可能になる。また、増幅用FET
1222および1232は、それぞれ非受信スロットの
間、非送信スロットの間、ゲートバイアス電圧がVG1側
およびVG3に切換えられ、リーク電流が低く抑えられて
いるので、電力消費は無視できるようにもなる。
Therefore, in such a communication mode, the low noise amplifier (LNA) 1221 of the receiver 122 and the power amplifier (PA) 1231 of the transmitter 123 both turn on the switches 1225 and 1235 to connect the power supply Vcc. The switch 122 on the gate bias side is left at the timing of a predetermined slot in the transmission / reception period of one frame.
Since 6 and 1236 are turned on and off, compared to the conventional one that turns on and off the power supply line to which a large-capacity decoupling capacitor is connected, there is no influence of the charge and discharge time of the time constant circuit by the capacitor,
High-speed control of the high frequency part is possible. In addition, amplification FET
Since the gate bias voltages of 1222 and 1232 are switched to the VG1 side and VG3 during the non-reception slot and the non-transmission slot, respectively, and the leakage current is suppressed to a low level, the power consumption can also be ignored.

【0032】一方、待ち受けモードにあると、受信部1
22の低雑音増幅器(LNA)1221では、図4
(a)に示すTDMA1スーパーフレームの受信(R
X)期間のタイミングで同図(c)に示すようにスイッ
チ1225をオンにして電源Vccを接続するととも
に、同じタイミングで同図(c)に示すようにスイッチ
1226をゲートバイアス電圧VG1側から増幅用FET
1222の動作が最適となるゲートバイアス電圧VG2側
に切り換え、このゲートバイアス電圧VG2を増幅用FE
T1222に印加する。また、送信部123の電力増幅
器(PA)1231では、スイッチ1235を常にオフ
にし、また、スイッチ1236をゲートバイアス電圧V
G3側またはゲートバイアス電圧VG4側に切り換えてい
る。
On the other hand, in the standby mode, the receiving unit 1
The 22 low noise amplifiers (LNA) 1221 shown in FIG.
Reception of the TDMA1 superframe shown in (a) (R
At the timing of the period X), the switch 1225 is turned on to connect the power supply Vcc as shown in FIG. 7C, and the switch 1226 is amplified from the gate bias voltage VG1 side at the same timing as shown in FIG. FET
Switching to the side of the gate bias voltage VG2 that optimizes the operation of 1222, and this gate bias voltage VG2 is used for amplification FE
It is applied to T1222. Further, in the power amplifier (PA) 1231 of the transmitter 123, the switch 1235 is always turned off, and the switch 1236 is set to the gate bias voltage V.
It is switched to the G3 side or the gate bias voltage VG4 side.

【0033】従って、このように待ち受けモードでは、
受信部122の低雑音増幅器(LNA)1221は、1
スーパーフレームの受信(RX)期間のタイミングでス
イッチ1225により電源Vccの接続をオンオフして
いるが、この時の1スーパーフレームにおける受信(R
X)期間の周期は通話モードにおける受信期間の周期よ
りも遥かに長いので、電源ラインの切換えにともなうコ
ンデンサ1224による時定数の充放電時間の影響を無
視できる。しかも、送信部123の電力増幅器(PA)
1231では、電源用のスイッチ1235を常にオフに
しているので、電力増幅器(PA)1231でのリーク
電流を無視できる程度に抑制することができることか
ら、かかる待ち受けモードでのパワーセービングを実現
することもできる。
Therefore, in the standby mode as described above,
The low noise amplifier (LNA) 1221 of the receiving unit 122 is 1
The connection of the power supply Vcc is turned on / off by the switch 1225 at the timing of the reception (RX) period of the super frame, but the reception (R
Since the cycle of the X) period is much longer than the cycle of the receiving period in the call mode, the influence of the charge / discharge time of the time constant by the capacitor 1224 accompanying the switching of the power supply line can be ignored. Moreover, the power amplifier (PA) of the transmitter 123
In 1231, since the power supply switch 1235 is always turned off, the leakage current in the power amplifier (PA) 1231 can be suppressed to a negligible level, and thus power saving in such a standby mode can also be realized. it can.

【0034】なお、本発明は、上記実施例にのみ限定さ
れず、要旨を変更しない範囲で適宜変形して実施でき
る。例えば、上述した実施例では、受信部122の低雑
音増幅器(LNA)1221および送信部123の電力
増幅器(PA)1231は、いずれも増幅用FET1を
使用しているが、これらを基本的バイポーラトランジス
タに置き換えても、同様な効果を期待できる。
The present invention is not limited to the above-mentioned embodiments, but can be carried out by appropriately modifying it within the scope of the invention. For example, in the above-described embodiment, the low noise amplifier (LNA) 1221 of the receiver 122 and the power amplifier (PA) 1231 of the transmitter 123 both use the FET 1 for amplification, but these are basic bipolar transistors. Even if it is replaced with, the same effect can be expected.

【0035】[0035]

【発明の効果】以上述べたように本発明によれば、通話
モードでは、受信部の低雑音増幅器に対する第1電源ス
イッチおよび送信部の電力増幅器に対する第2の電源ス
イッチをそれぞれオン状態にしたままで、各フレームの
送受信期間のそれぞれの所定スロットのタイミングで前
記低雑音増幅器に対する第1の切換えスイッチおよび前
記電力増幅器に対する第2の切換えスイッチにより最適
ゲートバイアスを選択するようにしたので、電源ライン
の有する時定数回路による充放電時間の影響を受けるこ
とがなくなり高周波部の高速制御が可能になるととも
に、制御信号のパルス幅を狭くできることからパワーセ
ービングを実現することもできる。
As described above, according to the present invention, in the call mode, the first power switch for the low noise amplifier of the receiver and the second power switch for the power amplifier of the transmitter are kept in the ON state. Thus, the optimum gate bias is selected by the first changeover switch for the low noise amplifier and the second changeover switch for the power amplifier at the timing of each predetermined slot in the transmission / reception period of each frame. It is possible to realize high-speed control of the high frequency part without being affected by the charging / discharging time by the time constant circuit that it has, and also to realize power saving because the pulse width of the control signal can be narrowed.

【0036】また、待ち受けモードでは、前記送信部の
電力増幅器に対する第2の電源スイッチをオフ状態とし
且つ前記受信部の低雑音増幅器に対する第1の電源スイ
ッチを所定スロットの受信期間のタイミングでオン制御
するようになるので、電源ラインの有する時定数回路の
充放電時間の影響を無視でき、しかも電力増幅器でのリ
ーク電流を無視できる程度に抑制することができること
から、かかる待ち受けモードでのパワーセービングを実
現することもできる。
In the standby mode, the second power switch for the power amplifier of the transmitter is turned off and the first power switch for the low noise amplifier of the receiver is turned on at the timing of the reception period of the predetermined slot. Therefore, the influence of the charging / discharging time of the time constant circuit of the power supply line can be ignored, and the leakage current in the power amplifier can be suppressed to a negligible level. It can also be realized.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の一実施例に用いられる時分割多重方式
のデジタル無線端末装置の概略構成を示す図。
FIG. 1 is a diagram showing a schematic configuration of a time division multiplexing digital wireless terminal device used in an embodiment of the present invention.

【図2】一実施例の高周波部の概略構成を示す図。FIG. 2 is a diagram showing a schematic configuration of a high frequency unit of one embodiment.

【図3】一実施例の動作を説明するための図。FIG. 3 is a diagram for explaining the operation of the embodiment.

【図4】一実施例の動作を説明するための図。FIG. 4 is a diagram for explaining the operation of the embodiment.

【図5】従来のデジタル無線端末装置の高周波部の概略
構成を示す図。
FIG. 5 is a diagram showing a schematic configuration of a high frequency unit of a conventional digital wireless terminal device.

【図6】同高周波部の動作を説明するための図。FIG. 6 is a diagram for explaining the operation of the high frequency unit.

【図7】同高周波部の動作を説明するための図。FIG. 7 is a diagram for explaining the operation of the high frequency unit.

【符号の説明】[Explanation of symbols]

11…アンテナ、 12…高周波部、 121…アンテナスイッチ部、 122…受信部、 1221…低雑音増幅器(LNA)、 1222…増幅用FET、 1223…負荷、 1224…デカップリングコンデンサ、 1225…スイッチ、 1226…スイッチ、 123…送信部、 1231…電力増幅器(PA)、 1232…増幅用FET、 1233…負荷、 1234…デカップリングコンデンサ、 1235…スイッチ、 1236…スイッチ、 124…PLLシンセサイザー、 13…モデム、 14…TDMA、 15…スピーチコーディック、 16…PCM、 17…アンプ、 18…受話側スピーカ、 19…マイクロフォン、 20…制御部、 21…ROM、 22…RAM、 23…録再回路、 24…メモリ、 25…表示部、 26…キー入力部。 11 ... Antenna, 12 ... High frequency part, 121 ... Antenna switch part, 122 ... Receiving part, 1221 ... Low noise amplifier (LNA), 1222 ... Amplification FET, 1223 ... Load, 1224 ... Decoupling capacitor, 1225 ... Switch, 1226 ... switch, 123 ... transmission part, 1231 ... power amplifier (PA), 1232 ... FET for amplification, 1233 ... load, 1234 ... decoupling capacitor, 1235 ... switch, 1236 ... switch, 124 ... PLL synthesizer, 13 ... modem, 14 ... TDMA, 15 ... Speech codec, 16 ... PCM, 17 ... Amplifier, 18 ... Receiving side speaker, 19 ... Microphone, 20 ... Control section, 21 ... ROM, 22 ... RAM, 23 ... Recording / reproducing circuit, 24 ... Memory, 25 ... Display, 26 ... Enter key Power department.

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】無線信号を送受信する高周波部を有するデ
ジタル無線端末装置において、 前記高周波部は、 低雑音増幅器を有するとともに、該低雑音増幅器に対す
る第1の電源スイッチおよび第1の増幅度切換えスイッ
チを有する受信部と、 電力増幅器を有するとともに、該電力増幅器に対する第
2の電源スイッチおよび第2の増幅度切換えスイッチを
有する送信部とを具備し、 通信モードでは、前記第1および第2の電源スイッチを
オン状態にして各フレームの送受信期間のそれぞれの所
定スロットのタイミングで前記第1および第2の切換え
スイッチにより最適増幅度を選択し、 待ち受けモードでは、前記第2の電源スイッチをオフ状
態とし且つ前記第1の電源スイッチを所定スロットの受
信期間のタイミングでオン制御することを特徴とするデ
ジタル無線端末装置。
1. A digital wireless terminal device having a high-frequency unit for transmitting and receiving radio signals, wherein the high-frequency unit has a low-noise amplifier, and a first power switch and a first amplification degree changeover switch for the low-noise amplifier. A receiver having a power amplifier, and a transmitter having a power amplifier and a second power switch and a second amplification switch for the power amplifier. In a communication mode, the first and second power supplies are provided. The switch is turned on, and the optimum amplification degree is selected by the first and second changeover switches at the timing of each predetermined slot in the transmission / reception period of each frame. In the standby mode, the second power switch is turned off. In addition, the first power switch is ON-controlled at the timing of the reception period of a predetermined slot. Digital wireless terminal device to.
JP5347254A 1993-12-27 1993-12-27 Digital radio terminal equipment Pending JPH07202789A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP5347254A JPH07202789A (en) 1993-12-27 1993-12-27 Digital radio terminal equipment

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5347254A JPH07202789A (en) 1993-12-27 1993-12-27 Digital radio terminal equipment

Publications (1)

Publication Number Publication Date
JPH07202789A true JPH07202789A (en) 1995-08-04

Family

ID=18388973

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5347254A Pending JPH07202789A (en) 1993-12-27 1993-12-27 Digital radio terminal equipment

Country Status (1)

Country Link
JP (1) JPH07202789A (en)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6243399B1 (en) 1994-07-21 2001-06-05 Interdigital Technology Corporation Ring signal generator
JP2001313574A (en) * 2000-05-01 2001-11-09 Matsushita Electric Ind Co Ltd Portable mobile phone
US6775531B1 (en) 1994-07-21 2004-08-10 Interdigital Technology Corporation Subscriber terminal temperature regulation
EP1865610A2 (en) * 2006-06-07 2007-12-12 Fujitsu Ltd. Radio device and control method therefor
JP2009135615A (en) * 2007-11-28 2009-06-18 Fujitsu Ltd Radio communication apparatus, control method of power amplifier, and controller of power amplifier
JP2011155589A (en) * 2010-01-28 2011-08-11 Hitachi Ltd Hybrid communication terminal, and program
JP2012120230A (en) * 2012-01-30 2012-06-21 Fujitsu Ltd Radio communication device and power amplifier control method
CN103138684A (en) * 2011-11-21 2013-06-05 三星电机株式会社 Amplifying circuit and wireless communications apparatus including the same

Cited By (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6243399B1 (en) 1994-07-21 2001-06-05 Interdigital Technology Corporation Ring signal generator
US6775531B1 (en) 1994-07-21 2004-08-10 Interdigital Technology Corporation Subscriber terminal temperature regulation
JP2001313574A (en) * 2000-05-01 2001-11-09 Matsushita Electric Ind Co Ltd Portable mobile phone
EP1865610A2 (en) * 2006-06-07 2007-12-12 Fujitsu Ltd. Radio device and control method therefor
EP1865610A3 (en) * 2006-06-07 2010-07-07 Fujitsu Ltd. Radio device and control method therefor
JP2009135615A (en) * 2007-11-28 2009-06-18 Fujitsu Ltd Radio communication apparatus, control method of power amplifier, and controller of power amplifier
JP2011155589A (en) * 2010-01-28 2011-08-11 Hitachi Ltd Hybrid communication terminal, and program
CN103138684A (en) * 2011-11-21 2013-06-05 三星电机株式会社 Amplifying circuit and wireless communications apparatus including the same
JP2013110588A (en) * 2011-11-21 2013-06-06 Samsung Electro-Mechanics Co Ltd Amplification circuit and radio communication device
US8791756B2 (en) 2011-11-21 2014-07-29 Samsung Electro-Mechanics Co., Ltd. Amplifying circuit and wireless communications apparatus including the same
KR101503974B1 (en) * 2011-11-21 2015-03-18 삼성전기주식회사 Amplifying circuit and wireless communication apparatus
CN103138684B (en) * 2011-11-21 2016-03-02 三星电机株式会社 Amplifying circuit and the radio communication device comprising this amplifying circuit
JP2012120230A (en) * 2012-01-30 2012-06-21 Fujitsu Ltd Radio communication device and power amplifier control method

Similar Documents

Publication Publication Date Title
JP3433019B2 (en) Mobile communication device and its battery saving method
KR950007498B1 (en) Dual mode cellular radio communication apparatus having an echo canceller employed in both analog and digital modes
JP2001077719A (en) Portable telephone set capable of having antenna impedance variation compensation
JPH07202789A (en) Digital radio terminal equipment
JP4048589B2 (en) Transmission power control system for mobile phones
JP3271927B2 (en) Radio with modem
JPH07221668A (en) Digital radio equipment terminal
JP2985116B2 (en) Wireless communication device
JP3248237B2 (en) Wireless telephone
JP3236497B2 (en) Wireless telephone equipment
JPH10209770A (en) Power amplifier and radio telephone device using the same power amplifier
JP2002185355A (en) Mobile terminal device and power-saving method therein
KR20010011984A (en) Circuit and method for simultaneously performing dual mode using a dual earphone in a composed potable phone comprising a functional unit providing another audio signal and a phone unit
JP3437670B2 (en) transceiver
JP3618644B2 (en) Power supply method for PLL frequency synthesizer type radio apparatus, PLL frequency synthesizer type radio apparatus
JP2558954B2 (en) Wireless communication device
KR200209947Y1 (en) Hand-free device for cellular phone using frequency modulation
JP2788859B2 (en) Mobile phone
JPH0837684A (en) Cordless telephone set
JP2000286746A (en) Mobile communication unit
JPH11178065A (en) Dual mode radio communication equipment having function of using selectively analog mode or digital mode
KR20010000166A (en) Hand-free device for cellular phone using frequency modulation
JP2003273752A (en) Mobile communication terminal and power circuit thereof
JP2605526B2 (en) Mobile phone receiver
JPH11215048A (en) Mobile communication terminal device