JPH0667617A - Display device - Google Patents
Display deviceInfo
- Publication number
- JPH0667617A JPH0667617A JP24252892A JP24252892A JPH0667617A JP H0667617 A JPH0667617 A JP H0667617A JP 24252892 A JP24252892 A JP 24252892A JP 24252892 A JP24252892 A JP 24252892A JP H0667617 A JPH0667617 A JP H0667617A
- Authority
- JP
- Japan
- Prior art keywords
- display
- display device
- drive voltage
- voltage
- segment
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
Description
【0001】[0001]
【産業上の利用分野】本発明は表示管やLED等を用い
たダイナミックドライブ方式の表示装置に関するもので
ある。BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a dynamic drive type display device using a display tube, an LED or the like.
【0002】[0002]
【従来の技術】表示管やLEDを用いた表示装置は広く
普及され、例えばチューナー、CDプレーヤ等のAV機
器にも採用されている。図16は表示管を用いた従来の
表示装置の構成を示すものであり、4桁の数字が表示可
能な表示部1においては、各桁K1 〜K4 について数字
表示をなすために表示管による7つのセグメント(発光
体)a〜gが設けられている。2. Description of the Related Art A display device using a display tube or an LED has been widely spread and is also used in AV equipment such as tuners and CD players. FIG. 16 shows the configuration of a conventional display device using a display tube. In the display unit 1 capable of displaying 4-digit numbers, a display tube is provided for displaying digits for each digit K 1 to K 4. 7 segments (light emitters) a to g are provided.
【0003】表示部1においてSaは各桁K1 〜K4 に
おけるセグメントaのアノードに駆動電圧を印加するa
セグメント端子であり、また同様にSb〜Sgは各桁K
1 〜K4 におけるセグメントb〜セグメントgの各アノ
ードに駆動電圧を印加するbセグメント端子〜gセグメ
ント端子である。In the display unit 1, Sa is a for applying a drive voltage to the anode of the segment a in each digit K 1 to K 4 .
It is a segment terminal, and similarly Sb to Sg are each digit K.
1 to K 4 are b segment terminals to g segment terminals for applying a driving voltage to the anodes of the segments b to g in 1 to K 4 .
【0004】また、G1 は桁K1 の各セグメントに対応
するグリッドに駆動電圧を印加する第1グリッド端子、
同様にG2 〜G4 はそれぞれ桁K2 〜K4 の各セグメン
トに対応するグリッドに駆動電圧を印加する第2グリッ
ド端子〜第4グリッド端子を示す。G 1 is a first grid terminal for applying a driving voltage to the grid corresponding to each segment of the digit K 1 ,
Similarly, G 2 to G 4 indicate the second grid terminal to the fourth grid terminal for applying the driving voltage to the grids corresponding to the segments of the digits K 2 to K 4 , respectively.
【0005】2はCPU,ROM,RAMを有するマイ
クロコンピュータによってなる表示制御部を示す。出力
ポートPa〜PgはそれぞれFETQa〜Qgのゲート
に接続され、その出力パルスによりFETQa〜Qgの
オン/オフを行なう。FETQa〜Qgのオン/オフに
伴って、表示駆動用の電圧VF がスイッチングされ、a
セグメント端子Sa〜gセグメント端子Sgに対する電
圧VF の供給の制御が行なわれる。つまり、出力ポート
Pa〜Pgからはセグメント選択パルスが出力される。Reference numeral 2 denotes a display control section which is composed of a microcomputer having a CPU, a ROM and a RAM. The output ports Pa to Pg are connected to the gates of the FETs Qa to Qg, respectively, and the output pulses thereof turn on / off the FETs Qa to Qg. As the FETs Qa to Qg are turned on / off, the display driving voltage V F is switched,
The supply of the voltage V F to the segment terminals Sa to g segment terminals Sg is controlled. That is, the segment selection pulse is output from the output ports Pa to Pg.
【0006】また、出力ポートPG1〜PG4はそれぞれF
ETQG1〜QG4のゲートに接続され、その出力パルスに
よりFETQG1〜QG4のオン/オフを行なう。FETQ
G1〜QG4のオン/オフに伴って、表示駆動用の電圧VF
がスイッチングされ、第1グリッド端子G1 〜第4グリ
ッド端子G4 に対する電圧VF の供給の制御が行なわれ
る。つまり、出力ポートPG1〜PG4からはグリッドスキ
ャンパルスが出力される。The output ports P G1 to P G4 are each F
It is connected to the gate of ETQ G1 to Q G4, performs the on / off FETs Q G1 to Q G4 by the output pulse. FETQ
With the ON / OFF G1 to Q G4, voltage V F of the display driving
Are switched, and the supply of the voltage V F to the first grid terminal G 1 to the fourth grid terminal G 4 is controlled. That is, the grid scan pulse is output from the output ports P G1 to P G4 .
【0007】例えば表示部1に『1248』という数字
を表示する場合は、表示制御部2から出力されるセグメ
ント選択パルス及びグリッドスキャンパルスによりFE
TQa〜Qg及びFETQG1〜QG4がオン/オフ制御さ
れ、図17(a)〜(d)のように第1グリッド〜第4
グリッドに順次駆動電圧VF が印加されるとともに、各
桁において発光すべきセグメントが選択されるように、
図17(e)〜(k)のように、aセグメント端子Sa
〜gセグメント端子Sgの内の所定のセグメント端子に
電圧VF が印加される。なお、Tはスキャン周期、tP
はパルス幅、tb はブランキング幅を示し、従ってデュ
ーティサイクルDU =tP /Tとなる。For example, when displaying the number "1248" on the display unit 1, the FE is selected by the segment selection pulse and the grid scan pulse output from the display control unit 2.
TQa to Qg and FETs Q G1 to Q G4 are controlled to be turned on / off, and the first grid to the fourth grid are controlled as shown in FIGS.
A driving voltage V F is sequentially applied to the grid, and a segment to emit light is selected at each digit.
As shown in FIGS. 17E to 17K, a segment terminal Sa
A voltage V F is applied to a predetermined segment terminal among the ~ g segment terminals Sg. Note that T is the scan cycle, t P
Is the pulse width and t b is the blanking width, so that the duty cycle D U = t P / T.
【0008】グリッド及びアノードに同時に正電圧が印
加されることにより、セグメントは発光動作をなすた
め、図17(a)〜(k)の印加電圧状態により、図1
7(m)のように順次各桁で数字が表示されることにな
る。When a positive voltage is applied to the grid and the anode at the same time, the segment performs a light emitting operation. Therefore, according to the applied voltage state shown in FIGS.
Numbers will be sequentially displayed at each digit like 7 (m).
【0009】[0009]
【発明が解決しようとする課題】ところが、表示部1に
対してこのように矩形波状のパルスとなる駆動電圧を印
加することにより弊害が生じていた。However, the application of such a drive voltage as a rectangular wave pulse to the display section 1 causes an adverse effect.
【0010】例えば図18(a)のように周期Tの矩形
波状の立ち上がり、立ち下がりの早いパルスの場合、図
18(b)に示すように1/T(Hz)である元の周波数成
分より3/T、5/Tというように3次、5次、さらに
高次にわたって奇数次の周波数成分を多く含んでいるこ
とが知られている。さらに、図17からも分かるように
印加される駆動電圧のパルスは『H』区間と『L』区間
の時間が一定ではなく、即ちデューティが異なるため上
記以外の高調波成分も発生することになる。For example, as shown in FIG. 18 (a), in the case of a pulse having a rising and falling edge of a rectangular wave having a period T, as shown in FIG. 18 (b), the original frequency component of 1 / T (Hz) is used. It is known that a large number of odd-order frequency components are included over the third, fifth, and higher orders such as 3 / T and 5 / T. Further, as can be seen from FIG. 17, the pulse of the applied drive voltage is not constant in the time between the “H” section and the “L” section, that is, because the duty is different, harmonic components other than the above will also be generated. .
【0011】特に、表示管やLEDによる表示の高輝度
化等の要請から駆動電圧VF も高くなる傾向にあり(例
えば上記のようなセグメント表示方式の場合で20〜5
0V、ドット表示方式の場合で100Vなど)、これが
スイッチングされるため、高調波ノイズによる影響は大
きく、このような表示装置が装備されたチューナ或は表
示装置の近傍に配置されたチューナの受信感度を悪化さ
せたり、CDプレーヤやアンプ等の場合では電源ライン
に高調波成分が乗ることにより音質が悪化してしまうと
いう問題が発生していた。In particular, the driving voltage V F tends to be high due to the demand for higher brightness of display by a display tube or LED (for example, 20 to 5 in the case of the segment display system as described above).
0 V, 100 V in the case of dot display system, etc.), which is switched, so that it is greatly affected by harmonic noise, and the receiving sensitivity of a tuner equipped with such a display device or a tuner arranged in the vicinity of the display device. However, in the case of a CD player, an amplifier, or the like, there is a problem in that the sound quality is deteriorated due to harmonic components on the power supply line.
【0012】[0012]
【課題を解決するための手段】本発明はこのような問題
点に鑑みて表示部に対する印加電圧パルスにおける高調
波成分によるノイズ発生を抑制することを目的とする。SUMMARY OF THE INVENTION In view of such problems, an object of the present invention is to suppress noise generation due to harmonic components in a voltage pulse applied to the display section.
【0013】このために、ダイナミックドライブ方式で
各表示最小単位部、例えばセグメント又はドットを駆動
し表示動作をなす表示装置において、各表示最小単位部
に印加される駆動電圧をその表示期間内で変化させるよ
うに構成する。特に、各表示最小単位部に印加される駆
動電圧(例えばアノードセグメント印加電圧)と、所定
数の表示最小単位部によって形成される桁単位で共通印
加される駆動電圧(例えばグリッド印加電圧)の両方
を、表示最小単位部の表示期間内で変化させるようにす
る。For this reason, in a display device which performs a display operation by driving each display minimum unit, for example, a segment or a dot by a dynamic drive method, the drive voltage applied to each display minimum unit is changed within the display period. Configure to allow. In particular, both a drive voltage applied to each display minimum unit (for example, an anode segment applied voltage) and a drive voltage commonly applied per digit formed by a predetermined number of display minimum units (for example, a grid applied voltage). Is changed within the display period of the minimum display unit.
【0014】これらの場合において電圧の変化は、印加
される駆動電圧を、複数のパルスを合成して得られた階
段状の連続した矩形波とすることによって実現する。又
は、印加される駆動電圧波形を、複数のパルスを合成し
て得られた階段状の連続した矩形波を平滑化フィルタ手
段に供給して得られる電圧波形とすることによって実現
する。さらに又は、印加される駆動電圧波形を、電圧値
が例えば略正弦波状に連続的に変化する電圧波形とする
ことによって実現する。In these cases, the change in voltage is realized by making the applied drive voltage into a stepwise continuous rectangular wave obtained by synthesizing a plurality of pulses. Alternatively, the applied drive voltage waveform is realized by a voltage waveform obtained by supplying a stepwise continuous rectangular wave obtained by combining a plurality of pulses to the smoothing filter means. Further alternatively, the applied drive voltage waveform is realized by a voltage waveform whose voltage value continuously changes in, for example, a substantially sinusoidal waveform.
【0015】[0015]
【作用】表示部に対する駆動電圧を矩形波状のパルスよ
り正弦波状に近い信号とすることにより、含まれる高調
波成分を減少させることができる。By using a drive voltage for the display unit that is closer to a sine wave than a rectangular wave pulse, the contained harmonic components can be reduced.
【0016】[0016]
【実施例】図1〜図6により本発明の第1の実施例につ
いて説明する。この実施例は表示管を用いた表示装置で
あり、前記図16と同一部分は同一符合を付し説明を省
略する。DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS A first embodiment of the present invention will be described with reference to FIGS. This embodiment is a display device using a display tube, and the same parts as those in FIG.
【0017】SW1 〜SW3 はスイッチ回路を示し、そ
れぞれ例えば+5Vの電源電圧の供給を断接している。
各スイッチ回路SW1 〜SW3 のオン/オフは表示制御
部2の出力ポートS1 〜S3 から出力される制御パルス
によってコントロールされる。SW 1 to SW 3 represent switch circuits, which connect and disconnect the supply of a power supply voltage of, for example, + 5V.
ON / OFF of each of the switch circuits SW 1 to SW 3 is controlled by control pulses output from the output ports S 1 to S 3 of the display control unit 2.
【0018】スイッチ回路SW1 〜SW3 のオン/オフ
により+5Vの電源電圧が抵抗R1,R2 ,R3 の全部
又は一部と抵抗R4 によって分圧されてオペアンプ3に
供給される。オペアンプ3の出力はコンンプリメンタリ
のトランジスタQ1 ,Q2 によるバッファ部に供給さ
れ、例えば20〜50V程度の駆動電圧VF が取り出さ
れる。By turning on / off the switch circuits SW 1 to SW 3 , a power supply voltage of +5 V is divided by all or a part of the resistors R 1 , R 2 , R 3 and the resistor R 4 and supplied to the operational amplifier 3. The output of the operational amplifier 3 is supplied to the buffer section formed by the complementary transistors Q 1 and Q 2 , and the driving voltage V F of, for example, about 20 to 50 V is taken out.
【0019】つまり、スイッチ回路SW1 がオンのとき
は、オペアンプ3の出力電圧は、 R4 /(R4 +R1 )×5×{(R6 /R5 )+1}[V] となり、例えば図5に示すように駆動電圧VF としてV
1 レベルが得られる。また、スイッチ回路SW2 がオン
のときは、オペアンプ3の出力電圧は、 R4 /(R4 +R2 )×5×{(R6 /R5 )+1}[V] となり、例えば図5に示すように駆動電圧VF としてV
2 レベルが得られる。さらに、スイッチ回路SW3 がオ
ンのときは、オペアンプ3の出力電圧は、 R4 /(R4 +R3 )×5×{(R6 /R5 )+1}[V] となり、例えば図5に示すように駆動電圧VF としてV
3 レベルが得られる。That is, when the switch circuit SW 1 is on, the output voltage of the operational amplifier 3 is R 4 / (R 4 + R 1 ) × 5 × {(R 6 / R 5 ) +1} [V], for example, As shown in FIG. 5, the drive voltage V F is V
You get 1 level. Further, when the switch circuit SW 2 is on, the output voltage of the operational amplifier 3 becomes R 4 / (R 4 + R 2 ) × 5 × {(R 6 / R 5 ) +1} [V], for example, as shown in FIG. V as the drive voltage V F as shown
You get 2 levels. Further, when the switch circuit SW 3 is on, the output voltage of the operational amplifier 3 becomes R 4 / (R 4 + R 3 ) × 5 × {(R 6 / R 5 ) +1} [V], for example, as shown in FIG. V as the drive voltage V F as shown
You get 3 levels.
【0020】この駆動電圧VF は、抵抗rを介して各F
ETQa〜Qg及びQG1〜QG4のドレインに印加され、
各FETQa〜Qg及びQG1〜QG4のオン/オフに応じ
てセグメント端子Sa〜Sg及びグリッド端子G1 〜G
4 に印加される。This driving voltage V F is applied to each F through the resistor r.
Applied to the drains of ETQa to Qg and Q G1 to Q G4 ,
The segment terminals Sa to Sg and the grid terminals G 1 to G according to ON / OFF of the FETs Qa to Qg and Q G1 to Q G4.
Applied to 4 .
【0021】このような構成の表示装置において、表示
部1における表示動作を行なう際に、表示制御部2は図
2の処理を行なうことになる。なお、表示数値を『12
48』として図3に制御波形を示す。In the display device having such a configuration, when the display operation of the display unit 1 is performed, the display control unit 2 performs the process of FIG. In addition, the displayed numerical value is "12
48 ”is shown in FIG.
【0022】表示実行の際にはまずグリッドスキャンの
ための変数n=1とする(F101)。そして第nグリッドに
対して『H』出力を行なう(F102)。即ちこの場合、図3
(a)のように出力ポートPG1から第1グリッドのスキ
ャンパルスを出力し、FETQG1をオフとして第1グリ
ッドに電圧VF が印加されるようにする。同時に、第1
桁目K1 の表示数値に応じたセグメント選択パルスを出
力ポートPa〜Pgから出力する(F103)。例えば表示が
『1』である場合、各出力ポートPa〜Pgの出力は図
3(k)〜(r)に示すようになり、FETQb,Qc
がオフとされてbセグメント端子Sb及びcセグメント
端子Scに電圧VF が印加されるようにする。この状態
が第1グリッド(桁K1 )のスキャン期間の間、維持さ
れることにより、数字『1』が表示される(図3
(s))。When executing the display, the variable n = 1 for the grid scan is first set (F101). Then, "H" is output to the nth grid (F102). That is, in this case, FIG.
As shown in (a), the scan pulse of the first grid is output from the output port P G1 to turn off the FET Q G1 so that the voltage V F is applied to the first grid. At the same time, the first
A segment selection pulse corresponding to the displayed numerical value of the digit K 1 is output from the output ports Pa to Pg (F103). For example, when the display is "1", the outputs of the output ports Pa to Pg are as shown in FIGS. 3 (k) to 3 (r), and the FETs Qb and Qc are shown.
Is turned off so that the voltage V F is applied to the b segment terminal Sb and the c segment terminal Sc. By maintaining this state during the scan period of the first grid (digit K 1 ), the number “1” is displayed (FIG. 3).
(S)).
【0023】ここで、まず出力ポートS1 から図3
(e)のように制御パルスとなる『H』出力を行ないス
イッチ回路SW1 をオンとする(F104)。そしてタイマの
カウントによりT1 時間がカウントアップされるまで待
機する(F105)。T1 時間が経過したら、S1 出力を
『L』とし(F106)、図3(f)のようにS2 出力を
『H』とする(F107)。そしてT2 時間がカウントアップ
されるまで待機する(F108)。T2 時間が経過したら、S
2 出力を『L』とし(F109)、図3(g)のようにS3 出
力を『H』とする(F110)。そしてT3 時間がカウントア
ップされるまで待機する(F111)。First, from the output port S 1 to FIG.
The control pulse "H" of the switch circuit SW 1 performs output to turn on as (e) (F104). Then, it waits until the timer counts up T 1 (F105). When the time T 1 has elapsed, the output S 1 is set to "L" (F106), and the output S 2 is set to "H" as shown in FIG. 3 (f) (F107). Then, it waits until the T 2 time is counted up (F108). When T 2 time elapses, S
The 2 output is set to “L” (F109), and the S 3 output is set to “H” (F110) as shown in FIG. Then, it waits until the T 3 time is counted up (F111).
【0024】さらに、T3 時間が経過したら、S3 出力
を『L』とし、S2 出力を『H』としてT4 時間がカウ
ントアップされるまで待機する(F112,F113,F114)。さら
にT4 時間が経過したら、S2 出力を『L』とし、S1
出力を『H』としてT5 時間がカウントアップされるま
で待機する(F115,F116,F117)。Further, when the time T 3 has elapsed, the output S 3 is set to "L" and the output S 2 is set to "H", and the process waits until the time T 4 is counted up (F112, F113, F114). When the time T 4 has elapsed, the S 2 output is set to “L” and S 1
T 5 hours to wait until the count-up output as "H" (F115, F116, F117).
【0025】T5 時間のカウントアップ時点で、桁K1
のスキャン期間が終了するため、S1 出力を『L』とし
(F118)、ブランキング期間であるtb 期間のカウントア
ップがなされるまで待機する(F119)。なおブランキング
期間tb は、表示管の入力容量により、実際には駆動電
圧印加が終了したにも関わらず電圧が残り隣の桁にゴー
ストが生じることを防止するために設けられている。At the time of counting up T 5 hours, the digit K 1
Since the scan period of is finished, S 1 output is set to “L”
(F 118), and waits until the count-up of t b duration of blanking period is made (F 119). The blanking period t b is provided to prevent the occurrence of a ghost in the adjacent digit due to the voltage remaining due to the input capacitance of the display tube even though the drive voltage application has actually ended.
【0026】この桁K1 のスキャン期間においてスイッ
チ回路SW1 〜SW3 が出力ポートS1 〜S3 による制
御パルス(図3(e)〜(g))により開閉制御される
ことにより、第1グリッド及び選択されているセグメン
トb,cに印加される電圧VF は、図5のように階段状
に電圧が変化することになる。During the scanning period of this digit K 1 , the switch circuits SW 1 to SW 3 are controlled to be opened and closed by the control pulses (FIGS. 3E to 3G) from the output ports S 1 to S 3, so that the first The voltage V F applied to the grid and the selected segments b and c changes stepwise as shown in FIG.
【0027】続いて次の桁のスキャンを行なうため、変
数n=4であるかを判別し(F120)、n≠4であれば変数
nをインクリメントする(F121)。なお、桁K4 のスキャ
ン終了時でn=4であれば、桁K1 のスキャンに戻るた
め変数n=1とする(F122)。Subsequently, to scan the next digit, it is determined whether the variable n = 4 (F120). If n ≠ 4, the variable n is incremented (F121). If n = 4 at the end of scanning the digit K 4, the variable n = 1 is set to return to scanning the digit K 1 (F122).
【0028】以下、桁K2 〜桁K4 のスキャンについて
も同様にグリッドG2 〜G4 を順次選択するとともに
(図2:F102,図3(a)〜(d)参照)、表示数値に
応じて発光すべきセグメントa〜gを選択していく(図
2:F103,図3(k)〜(r)参照)。そして、各スキ
ャン期間内においてS1 出力、S2 出力、S3 出力は同
様になされることによって(図2:F104〜F118,図3
(e)〜(f)参照)、スキャン対象のグリッド及び選
択されたセグメントに印加される電圧VF はいづれも図
5のように階段状に電圧値が変化するものとされる。従
って、『1248』という表示を行なう際に各グリッド
及びセグメントに印加される駆動電圧VF は図4(a)
〜(k)に示すとおりとなる。Similarly, for the scanning of the digits K 2 to K 4 , the grids G 2 to G 4 are sequentially selected in the same manner (see FIG. 2: F102, FIGS. 3A to 3D) and the displayed numerical values are displayed. Accordingly, the segments a to g to be emitted are selected (see FIG. 2: F103, FIG. 3 (k) to (r)). Then, S 1 output in each scan period, S 2 output, S 3 output by being made in the same manner (Figure 2: F104~F118, 3
(E) to (f)), the voltage V F applied to the grid to be scanned and the selected segment is assumed to change stepwise as shown in FIG. Therefore, the drive voltage V F applied to each grid and segment when displaying “1248” is shown in FIG.
~ (K) as shown.
【0029】ここで、このような階段状の、図6(a)
のような周期Tの信号についての周波数スペクトラムを
図6(b)に示す。図18において前述した矩形波パル
スの周波数スペクトラムと比較して、3次、5次等の周
波数成分は大幅に(40〜50dB)低減されているこ
とが分かる。つまり、矩形波パルスより正弦波に近い信
号で表示管を駆動することにより高調波ノイズを抑え、
高調波ノイズによるチューナ受信感度の悪化や音響機器
の音質劣化等の発生を防止することができる。Here, such a stepped shape is shown in FIG.
FIG. 6B shows the frequency spectrum of the signal having the period T as described above. It can be seen from FIG. 18 that the frequency components of the third order, the fifth order, etc. are significantly (40 to 50 dB) reduced as compared with the frequency spectrum of the rectangular wave pulse described above. In other words, by suppressing the harmonic noise by driving the display tube with a signal that is closer to a sine wave than a rectangular wave pulse,
It is possible to prevent deterioration of tuner reception sensitivity and deterioration of sound quality of audio equipment due to harmonic noise.
【0030】なお、この実施例においてS1 出力波形〜
S3 出力波形の他の例として、図3(h)(i)(j)
のようにすることも考えられる。つまり抵抗R1 ,R
2 ,R3 の抵抗値の設定によれば、スイッチ回路SW1
のみオンの時、スイッチ回路SW1 ,SW2 がオンのと
き、スイッチ回路SW1 ,SW2 ,SW3 の全部がオン
のときで、駆動電圧VF のレベルを同様に3段階に制御
するようにすることができる。このようにすると、場合
によってはノイズ要因となるおそれのある出力ポートS
1 〜S3 からの制御パルスの高周波成分も低減されるた
め好適である。In this embodiment, the S 1 output waveform
As another example of the S 3 output waveform, FIG. 3 (h) (i) (j)
It is also possible to do like this. That is, the resistors R 1 and R
According to the setting of the resistance values of 2 and R 3 , the switch circuit SW 1
Only when it is on, when the switch circuits SW 1 and SW 2 are on, and when all of the switch circuits SW 1 , SW 2 and SW 3 are on, the level of the drive voltage V F is similarly controlled in three stages. Can be In this case, the output port S that may become a noise factor in some cases
This is preferable because the high frequency components of the control pulse from 1 to S 3 are also reduced.
【0031】次に本発明の第2の実施例を図7、図8で
説明する。この実施例は図7に示すように上記第1の実
施例に加えて抵抗R7 及びコンデンサC1 による平滑化
フィルタ4を設けたものである。平滑化フィルタ4によ
り上記図5のような駆動電圧VF は図8のよう積分さ
れ、より正弦波形に近い波形となる。従って、高調波成
分はより低減される。Next, a second embodiment of the present invention will be described with reference to FIGS. In this embodiment, as shown in FIG. 7, a smoothing filter 4 including a resistor R 7 and a capacitor C 1 is provided in addition to the first embodiment. The driving voltage V F as shown in FIG. 5 is integrated by the smoothing filter 4 as shown in FIG. 8 and becomes a waveform closer to a sine waveform. Therefore, the harmonic component is further reduced.
【0032】なお、第1及び第2の実施例において、駆
動電圧VF が3段階の階段状に変化されるようにした
が、もちろん4段階以上に変化されるようにしてもよ
い。In the first and second embodiments, the driving voltage V F is changed in a stepwise manner of three steps, but of course it may be changed in four or more steps.
【0033】第3の実施例を図9〜図11で説明する。
この実施例では駆動電圧VF を略正弦波状、例えばsi
n2 波形とする正弦波状パルス発生器5が設けられてい
る。そして、正弦波状パルス発生器5に対して出力トリ
ガとなる制御パルスが表示制御部2の出力ポートPSTか
ら供給される。出力ポートPSTからの制御パルスは図1
0(d)のように、第1グリッドから第4グリッドに対
応するグリッドスキャンパルス(図10(a)〜
(d))のオアをとったものとされており、この制御パ
ルスの立ち上がりをトリガとして、正弦波状の駆動電圧
VF を出力する。A third embodiment will be described with reference to FIGS.
In this embodiment, the drive voltage V F has a substantially sinusoidal shape, for example, si
A sinusoidal pulse generator 5 having an n 2 waveform is provided. Then, a control pulse serving as an output trigger for the sinusoidal pulse generator 5 is supplied from the output port P ST of the display control unit 2. The control pulse from the output port P ST is shown in Fig. 1.
0 (d), grid scan pulses corresponding to the first to fourth grids (FIG. 10 (a)-
It is said that the OR of (d) is taken, and the rising of this control pulse is used as a trigger to output a sinusoidal drive voltage V F.
【0034】従って、例えば『1248』という表示を
行なう際に、表示制御部2がグリッドスキャンパルスと
ともに図10(f)〜(m)のセグメント選択パルスを
出力することで、表示部1における各グリッド及び各セ
グメントに印加される駆動電圧VF は図11(a)〜
(k)に示すとおりとなる。この実施例により、より効
果的に駆動電圧VF 内の高調波成分が取り除かれている
ことはいうまでもない。Therefore, for example, when displaying "1248", the display control section 2 outputs the segment selection pulse shown in FIGS. And the drive voltage V F applied to each segment is shown in FIG.
As shown in (k). It goes without saying that the harmonic components in the drive voltage V F are removed more effectively by this embodiment.
【0035】図12は本発明の第4の実施例を示すもの
である。この実施例では、各出力ポートPa〜Pgから
出力されるセグメント選択パルスは正弦波状パルス発生
器5a〜5gに入力され、正弦波状パルス発生器5a〜
5gからは、それぞれセグメント選択パルスをトリガと
して例えばsin2 波形となる正弦波状パルスが出力さ
れて、FETQa〜Qgのゲートに供給される。即ち、
FETQa〜Qgのドレインに印加されセグメント端子
Sa〜Sgに供給される駆動電圧VF は、FETQa〜
Qgを制御する正弦波状パルス(FETゲート電圧)に
よってその電圧値がコントロールされることになる。FIG. 12 shows a fourth embodiment of the present invention. In this embodiment, the segment selection pulses output from the output ports Pa to Pg are input to the sinusoidal pulse generators 5a to 5g and the sinusoidal pulse generators 5a to 5g.
From 5g, a sinusoidal pulse having, for example, a sin 2 waveform is output by using the segment selection pulse as a trigger, and is supplied to the gates of the FETs Qa to Qg. That is,
The drive voltage V F applied to the drains of the FETs Qa to Qg and supplied to the segment terminals Sa to Sg is
The voltage value is controlled by the sinusoidal pulse (FET gate voltage) that controls Qg.
【0036】同様に、各出力ポートPG1〜PG4から出力
されるグリッドスキャンパルスは正弦波状パルス発生器
5G1〜5G4に入力され、正弦波状パルス発生器5G1〜5
G4からは、それぞれグリッドスキャンパルスをトリガと
して例えばsin2 波形となる正弦波状パルスが出力さ
れて、FETQG1〜QG4のゲートに供給される。即ち、
FETQG1〜QG4のドレインに印加されグリッド端子G
1 〜G4 に供給される駆動電圧VF は、FETQG1〜Q
G4を制御する正弦波状パルス(FETゲート電圧)によ
ってその電圧値がコントロールされる。[0036] Similarly, the grid scan pulse output from the output port P G1 to P G4 is inputted to the sinusoidal pulse generator 5 G1 to 5 G4, sinusoidal pulse generator 5 G1 to 5
A sinusoidal pulse having a sin 2 waveform, for example, is output from G4 using the grid scan pulse as a trigger, and is supplied to the gates of the FETs Q G1 to Q G4 . That is,
The grid terminal G is applied to the drains of the FETs Q G1 to Q G4.
The driving voltage V F supplied to 1 to G 4 is FET Q G1 to Q
The voltage value is controlled by the sinusoidal pulse (FET gate voltage) that controls G4 .
【0037】従って、例えば『1248』という表示を
行なう際に、表示制御部2が前記図10(a)〜(d)
のグリッドスキャンパルスとともに前記図10(f)〜
(m)のセグメント選択パルスを出力することで、表示
部1における各グリッド及び各セグメントに印加される
駆動電圧VF は上記第3の実施例とほぼ同様に図11
(a)〜(k)に示すとおりとなる。Therefore, for example, when displaying "1248", the display control unit 2 causes the display control section 2 shown in FIGS.
Together with the grid scan pulse of FIG.
By outputting the segment selection pulse of (m), the drive voltage V F applied to each grid and each segment in the display unit 1 is substantially the same as in the third embodiment shown in FIG.
As shown in (a) to (k).
【0038】この実施例の場合、駆動電圧VF だけでな
く表示ドライバとなるFETへの制御電圧も正弦波に近
いものとされるため、回路パターン上での矩形パルスの
引き回しによるノイズ成分の増大も防止できる。なお、
このように表示ドライバとなるFETへの制御パルス
を、上記第1の実施例のように階段状パルスとしてもよ
い。In the case of this embodiment, not only the drive voltage V F but also the control voltage to the FET serving as the display driver is close to a sine wave, so that the noise component increases due to the rectangular pulse circulated on the circuit pattern. Can also be prevented. In addition,
As described above, the control pulse to the FET that serves as the display driver may be a stepped pulse as in the first embodiment.
【0039】以上、1桁7セグメントで4桁表示の電子
管による表示部を採用した表示装置について各種実施例
を説明してきたが、もちろん表示部が図13のように1
桁14セグメントでn桁表示の場合にも、上記各種実施
例は同様に適用できる。さらに、セグメントをバー表示
形態に配列したものであっても同様である。Various embodiments have been described above for the display device which employs the display portion using the electron tube of 1 digit 7 segment and 4 digit display. Of course, the display portion is as shown in FIG.
The above-mentioned various embodiments can be similarly applied to the case of displaying n digits in 14 digits. Furthermore, the same applies to the case where the segments are arranged in a bar display form.
【0040】また、図14のように縦nドット、横mド
ットのドット表示形態をとる表示部に対しても同様で、
水平ドット走査端子H1 〜Hn 及び垂直ドット走査端子
V1〜Vm に印加される駆動電圧波形を階段状矩形波又
は略正弦波とすることで同様の効果が得られる。The same applies to a display unit having a dot display form of vertical n dots and horizontal m dots as shown in FIG.
Similar effect by the horizontal dot scanning terminal H 1 to H n and the drive voltage waveform applied to the vertical dot scanning terminals V 1 ~V m stepped square wave or substantially sinusoidal is obtained.
【0041】さらに図15のように1桁35ドットで複
数桁(例えば4桁)の文字又は数字等の表示を行なう表
示部においても、同様で、各桁についてのドット選択パ
ルスに基づいてドット端子D1 〜D35に印加される駆動
電圧、及び、各桁、即ちグリッドスキャンパルスに基づ
いてグリッド端子G1 〜G4 に印加される駆動電圧波形
を階段状矩形波又は略正弦波とする。Further, as shown in FIG. 15, the same applies to a display section for displaying a plurality of digits (for example, four digits) of characters or numbers with one dot of 35 dots, similarly, based on the dot selection pulse for each digit. The drive voltage applied to D 1 to D 35 and the drive voltage waveform applied to the grid terminals G 1 to G 4 based on each digit, that is, the grid scan pulse are set as a stepwise rectangular wave or a substantially sine wave.
【0042】なお、上記実施例において表示ドライバと
して機能するFETQa〜Qf、及びFETQG1〜QG4
は、実際にはマイクロコンピュータ(表示制御部2)に
内蔵することが考えられる。The FETs Qa to Qf and the FETs Q G1 to Q G4 functioning as display drivers in the above embodiment.
May actually be built in the microcomputer (display control unit 2).
【0043】なお、表示部としてはもちろん電子管を発
光体とするものに限らず、LED素子やプラズマディス
プレイ等のダイナミックドライブ方式のものであれば本
発明を適用できる。The display unit is not limited to the one using an electron tube as a light emitting body, and the present invention can be applied to any type of dynamic drive system such as an LED device or a plasma display.
【0044】[0044]
【発明の効果】以上説明したように本発明は、ダイナミ
ックドライブ方式で各表示最小単位部、例えばセグメン
ト又はドットを駆動し表示動作をなす表示装置におい
て、各表示最小単位部に印加される駆動電圧をその表示
期間内で変化させる、即ち階段状波形、又は階段状平滑
化波形、又は略正弦波形となるように構成したため、駆
動電圧に含まれる高調波ノイズ成分を減少させることが
でき、このため、本発明の表示装置が搭載された或は近
傍に配置されたチューナ等の電子機器において、高調波
ノイズ成分の影響で受信感度劣化や音質劣化等が発生す
ることは解消されるという効果がある。As described above, according to the present invention, in a display device which performs a display operation by driving each display minimum unit, for example, a segment or a dot by a dynamic drive system, a drive voltage applied to each display minimum unit. Is changed within the display period, that is, a stepwise waveform, a stepwise smoothed waveform, or a substantially sinusoidal waveform is formed, so that the harmonic noise component included in the drive voltage can be reduced. In an electronic device such as a tuner in which the display device of the present invention is mounted or is arranged in the vicinity, it is possible to eliminate the occurrence of deterioration of reception sensitivity and deterioration of sound quality due to the influence of harmonic noise components. .
【図1】本発明の第1の実施例の構成の説明図である。FIG. 1 is an explanatory diagram of a configuration of a first exemplary embodiment of the present invention.
【図2】第1の実施例の表示動作のフローチャートであ
る。FIG. 2 is a flowchart of a display operation of the first embodiment.
【図3】第1の実施例の表示コントロールパルスの説明
図である。FIG. 3 is an explanatory diagram of a display control pulse according to the first embodiment.
【図4】第1の実施例の表示駆動電圧の説明図である。FIG. 4 is an explanatory diagram of a display drive voltage according to the first embodiment.
【図5】第1の実施例の表示駆動電圧波形の説明図であ
る。FIG. 5 is an explanatory diagram of a display drive voltage waveform according to the first embodiment.
【図6】第1の実施例の表示駆動電圧波形における高調
波成分の説明図である。FIG. 6 is an explanatory diagram of harmonic components in a display drive voltage waveform of the first embodiment.
【図7】本発明の第2の実施例の構成の説明図である。FIG. 7 is an explanatory diagram of a configuration of a second exemplary embodiment of the present invention.
【図8】第2の実施例の表示駆動電圧波形の説明図であ
る。FIG. 8 is an explanatory diagram of a display drive voltage waveform according to the second embodiment.
【図9】本発明の第3の実施例の構成の説明図である。FIG. 9 is an explanatory diagram of a configuration of a third exemplary embodiment of the present invention.
【図10】第3の実施例の表示コントロールパルスの説
明図である。FIG. 10 is an explanatory diagram of a display control pulse according to the third embodiment.
【図11】第3の実施例の表示駆動電圧波形の説明図で
ある。FIG. 11 is an explanatory diagram of a display drive voltage waveform according to the third embodiment.
【図12】本発明の第4の実施例の構成の説明図であ
る。FIG. 12 is an explanatory diagram of a configuration of a fourth exemplary embodiment of the present invention.
【図13】本発明に適用できる他のセグメント表示部の
説明図である。FIG. 13 is an explanatory diagram of another segment display unit applicable to the present invention.
【図14】本発明に適用できるドット表示部の説明図で
ある。FIG. 14 is an explanatory diagram of a dot display unit applicable to the present invention.
【図15】本発明に適用できるドット表示部の説明図で
ある。FIG. 15 is an explanatory diagram of a dot display unit applicable to the present invention.
【図16】従来の表示装置の構成の説明図である。FIG. 16 is an explanatory diagram of a configuration of a conventional display device.
【図17】従来の表示装置の表示駆動電圧の説明図であ
る。FIG. 17 is an explanatory diagram of a display drive voltage of a conventional display device.
【図18】従来の表示装置の表示駆動電圧における高調
波成分の説明図である。FIG. 18 is an explanatory diagram of harmonic components in a display drive voltage of a conventional display device.
【符号の説明】 1 表示部 2 表示制御部 3 オペアンプ 4 平滑化フィルタ 5,5a〜5g,5G1〜5G4 正弦波状パルス発生器 Qa〜Qg,QG1〜QG4 FET SW1 〜SW3 スイッチ回路 Sa〜Sg セグメント端子 G1 〜G4 グリッド端子[Description of symbols] 1 display unit 2 display control unit 3 operational amplifier 4 smoothing filter 5, 5a to 5g, 5 G1 to 5 G4 sinusoidal pulse generator Qa to Qg, Q G1 to Q G4 FET SW 1 to SW 3 switch Circuit Sa to Sg Segment terminal G 1 to G 4 Grid terminal
Claims (7)
単位部を駆動し表示動作をなす表示装置において、前記
各表示最小単位部に印加される駆動電圧をその表示期間
内で変化させるように構成したことを特徴とする表示装
置。1. A display device which performs a display operation by driving each display minimum unit by a dynamic drive system, wherein the drive voltage applied to each display minimum unit is changed within the display period. A display device characterized by.
あることを特徴とする請求項1に記載の表示装置。2. The display device according to claim 1, wherein the minimum display unit is a display dot pixel.
あることを特徴とする請求項1に記載の表示装置。3. The display device according to claim 1, wherein the minimum display unit is a display segment.
電圧と、所定数の表示最小単位部によって形成される桁
単位で共通印加される駆動電圧の両方を、表示最小単位
部の表示期間内で変化させるように構成したことを特徴
とする請求項1、請求項2、又は請求項3に記載の表示
装置。4. The display period of the display minimum unit is defined by both the drive voltage applied to each display minimum unit and the drive voltage commonly applied per digit formed by a predetermined number of display minimum units. The display device according to claim 1, 2, or 3, wherein the display device is configured to be changed within the display device.
合成して得られた階段状の連続した矩形波であることを
特徴とする請求項1、請求項2、請求項3、又は請求項
4に記載の表示装置。5. The applied drive voltage is a stepwise continuous rectangular wave obtained by combining a plurality of pulses, claim 1, claim 2, claim 3, or claim. Item 5. The display device according to item 4.
スを合成して得られた階段状の連続した矩形波を平滑化
フィルタ手段に供給して得られる電圧波形であることを
特徴とする請求項1、請求項2、請求項3、又は請求項
4に記載の表示装置。6. The applied drive voltage waveform is a voltage waveform obtained by supplying a smoothing filter means with a stepwise continuous rectangular wave obtained by combining a plurality of pulses. The display device according to claim 1, claim 2, claim 3, or claim 4.
続的に変化する電圧波形であることを特徴とする請求項
1、請求項2、請求項3、又は請求項4に記載の表示装
置。7. The display according to claim 1, claim 2, claim 3, or claim 4, wherein the applied drive voltage waveform is a voltage waveform whose voltage value changes continuously. apparatus.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP24252892A JPH0667617A (en) | 1992-08-20 | 1992-08-20 | Display device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP24252892A JPH0667617A (en) | 1992-08-20 | 1992-08-20 | Display device |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0667617A true JPH0667617A (en) | 1994-03-11 |
Family
ID=17090458
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP24252892A Pending JPH0667617A (en) | 1992-08-20 | 1992-08-20 | Display device |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0667617A (en) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6426732B1 (en) | 1997-05-30 | 2002-07-30 | Nec Corporation | Method of energizing plasma display panel |
JP2006162753A (en) * | 2004-12-03 | 2006-06-22 | Nagoya Electric Works Co Ltd | Display device and display method |
US7468714B2 (en) | 1998-09-04 | 2008-12-23 | Panasonic Corporation | Plasma display panel driving method and plasma display panel apparatus capable of displaying high-quality images with high luminous efficiency |
-
1992
- 1992-08-20 JP JP24252892A patent/JPH0667617A/en active Pending
Cited By (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6426732B1 (en) | 1997-05-30 | 2002-07-30 | Nec Corporation | Method of energizing plasma display panel |
US7701418B2 (en) | 1998-09-04 | 2010-04-20 | Panasonic Corporation | Plasma display panel driving method and plasma display panel apparatus capable of displaying high-quality images with high luminous efficiency |
US7468714B2 (en) | 1998-09-04 | 2008-12-23 | Panasonic Corporation | Plasma display panel driving method and plasma display panel apparatus capable of displaying high-quality images with high luminous efficiency |
US7649511B2 (en) | 1998-09-04 | 2010-01-19 | Panasonic Corporation | Plasma display panel driving method and plasma display panel apparatus capable of displaying high-quality images with high luminous efficiency |
US7652643B2 (en) | 1998-09-04 | 2010-01-26 | Panasonic Corporation | Plasma display panel driving method and plasma display panel apparatus capable of displaying high-quality images with high luminous efficiency |
US7683859B2 (en) | 1998-09-04 | 2010-03-23 | Panasonic Corporation | Plasma display panel driving method and plasma display panel apparatus capable of displaying high-quality images with high luminous efficiency |
US7701417B2 (en) | 1998-09-04 | 2010-04-20 | Panasonic Corporation | Plasma display panel driving method and plasma display panel apparatus capable of displaying high-quality images with high luminous efficiency |
US7705807B2 (en) | 1998-09-04 | 2010-04-27 | Panasonic Corporation | Plasma display panel driving method and plasma display panel apparatus capable of displaying high-quality images with high luminous efficiency |
US7724214B2 (en) | 1998-09-04 | 2010-05-25 | Panasonic Corporation | Plasma display panel driving method and plasma display panel apparatus capable of displaying high-quality images with high luminous efficiency |
US7728795B2 (en) | 1998-09-04 | 2010-06-01 | Panasonic Corporation | Plasma display panel driving method and plasma display panel apparatus capable of displaying high-quality images with high luminous efficiency |
US7728794B2 (en) | 1998-09-04 | 2010-06-01 | Panasonic Corporation | Plasma display panel driving method and plasma display panel apparatus capable of displaying high-quality images with high luminous efficiency |
US7728793B2 (en) | 1998-09-04 | 2010-06-01 | Panasonic Corporation | Plasma display panel driving method and plasma display panel apparatus capable of displaying high-quality images with high luminous efficiency |
JP2006162753A (en) * | 2004-12-03 | 2006-06-22 | Nagoya Electric Works Co Ltd | Display device and display method |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6275207B1 (en) | Liquid crystal driving circuit and liquid crystal display device | |
KR101179632B1 (en) | Color tone adjustment circuit of display pannel | |
US20040189553A1 (en) | Display apparatus | |
US20060033690A1 (en) | Active matrix type flat-panel display device | |
JPH10177370A (en) | Multilevel output circuit and liquid crystal display device | |
JPH0654421B2 (en) | Column electrode driving circuit of matrix type liquid crystal display device | |
US6326941B1 (en) | Electro-optical device and method of driving the same | |
WO1998052177A2 (en) | Method and apparatus for driving a capacitive display device | |
JP2708380B2 (en) | Digital-to-analog converter for performing gamma correction and liquid crystal display | |
JPH0667617A (en) | Display device | |
KR100209251B1 (en) | Voltage to pulse-width conversion circuit | |
KR20040078546A (en) | Image signal processing apparatus and method and image display apparatus and method | |
JPH09325822A (en) | Multistage voltage generation circuit | |
JPH0594156A (en) | Liquid crystal display device | |
US6246445B1 (en) | Brightness correcting circuit and method for efficiently correcting brightness at edge and corner of monitor screen | |
US6222510B1 (en) | Display unit | |
US7733256B2 (en) | Analog signal generator | |
KR100230076B1 (en) | Cell driving circuit of field emission display device | |
JP3237207B2 (en) | Color video display device and video signal processing circuit | |
JP2897267B2 (en) | Display device | |
KR920008527Y1 (en) | Circuit for improving sub-birghtness in tv | |
JP2564730B2 (en) | Envelope signal generation circuit | |
JP2758840B2 (en) | Brightness adjustment circuit | |
CA1268262A (en) | Xy display transition intensifier | |
JP2629480B2 (en) | Driving method of liquid crystal display and driving device thereof |