Nothing Special   »   [go: up one dir, main page]

JP6428805B2 - 演算装置、制御装置および制御方法 - Google Patents

演算装置、制御装置および制御方法 Download PDF

Info

Publication number
JP6428805B2
JP6428805B2 JP2017020409A JP2017020409A JP6428805B2 JP 6428805 B2 JP6428805 B2 JP 6428805B2 JP 2017020409 A JP2017020409 A JP 2017020409A JP 2017020409 A JP2017020409 A JP 2017020409A JP 6428805 B2 JP6428805 B2 JP 6428805B2
Authority
JP
Japan
Prior art keywords
event
request
event request
transmission
communication
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2017020409A
Other languages
English (en)
Other versions
JP2018128780A (ja
Inventor
明広 田村
明広 田村
真人 岩井
真人 岩井
重行 江口
重行 江口
泰士 福田
泰士 福田
健一 岩見
健一 岩見
一誠 三宅
一誠 三宅
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Omron Corp
Original Assignee
Omron Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Omron Corp filed Critical Omron Corp
Priority to JP2017020409A priority Critical patent/JP6428805B2/ja
Priority to PCT/JP2017/042373 priority patent/WO2018146909A1/ja
Priority to EP17895678.5A priority patent/EP3582038B1/en
Priority to US16/478,473 priority patent/US10785014B2/en
Priority to CN201780083623.1A priority patent/CN110178097B/zh
Publication of JP2018128780A publication Critical patent/JP2018128780A/ja
Application granted granted Critical
Publication of JP6428805B2 publication Critical patent/JP6428805B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0004Initialisation of the receiver
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B19/00Programme-control systems
    • G05B19/02Programme-control systems electric
    • G05B19/04Programme control other than numerical control, i.e. in sequence controllers or logic controllers
    • G05B19/05Programmable logic controllers, e.g. simulating logic interconnections of signals according to ladder diagrams or function charts
    • G05B19/054Input/output
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1867Arrangements specially adapted for the transmitter end
    • H04L1/1887Scheduling and prioritising arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/40143Bus networks involving priority mechanisms
    • H04L12/4015Bus networks involving priority mechanisms by scheduling the transmission of messages at the communication node
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/50Allocation or scheduling criteria for wireless resources
    • H04W72/56Allocation or scheduling criteria for wireless resources based on priority criteria
    • H04W72/566Allocation or scheduling criteria for wireless resources based on priority criteria of the information or information source or recipient
    • H04W72/569Allocation or scheduling criteria for wireless resources based on priority criteria of the information or information source or recipient of the traffic information
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B2219/00Program-control systems
    • G05B2219/10Plc systems
    • G05B2219/11Plc I-O input output
    • G05B2219/1101Remote I-O
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B2219/00Program-control systems
    • G05B2219/10Plc systems
    • G05B2219/12Plc mp multi processor system
    • G05B2219/1208Communication, exchange of control, I-O data between different plc
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B2219/00Program-control systems
    • G05B2219/10Plc systems
    • G05B2219/13Plc programming
    • G05B2219/13063Synchronization between modules
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B2219/00Program-control systems
    • G05B2219/10Plc systems
    • G05B2219/13Plc programming
    • G05B2219/13087Separate interrupt controller for modules
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0638Clock or time synchronisation among nodes; Internode synchronisation
    • H04J3/0652Synchronisation among time division multiple access [TDMA] nodes, e.g. time triggered protocol [TTP]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/1607Details of the supervisory signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L2012/4026Bus for use in automation systems

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Automation & Control Theory (AREA)
  • Programmable Controllers (AREA)

Description

本発明は、1または複数の機能ユニットを含む制御装置を構成する演算装置およびその制御装置に関する。
様々なFA(Factory Automation)を実現するための主たるコンポーネントとして、PLC(プログラマブルコントローラ)などの制御装置が普及している。このような制御装置は、各種プログラムを実行するCPUユニットと、CPUユニットと伝送路を介して接続される1または複数の機能ユニットとから構成されることがある。このような構成において、CPUユニットと機能ユニットとの間では、伝送路を介してデータが遣り取りされる。
ところで、PLCなどの制御装置においては、入力値の取得および制御指令の出力を高精度に同期させたいという要求がある。このような要求に応えるために、伝送路を介して接続されているCPUユニットおよび機能ユニットは、各々に内蔵されるクロック(典型的には、カウンタを用いて実装される)が互いに同期した状態に維持される。そして、CPUユニットおよび機能ユニットの各々は、互いに同期したクロックに基づいて、送信タイミングおよび受信タイミングを調整する。例えば、特開2011−216085(特許文献1)は、このようなクロックの同期、すなわち時刻合わせの一手法を開示する。
このような時刻同期された構成において、機能ユニットが収集した入力データをCPUユニットが取得する処理、および、CPUユニットにて算出された制御指令を機能ユニットへ出力する処理を含むIO(Input Output)リフレッシュが所定周期毎に実行される。IOリフレッシュが実行される期間以外の期間に、メッセージ通信でデータが遣り取りされることもある。特許文献1においては、マスタユニットとスレーブユニットとの間で実際にメッセージを送受することで伝搬遅延時間を求めて、その伝搬遅延時間を用いて時刻補正を行うことが開示されている。
特開2011−216085号公報
上述したようなメッセージ通信は、例えば、CPUユニットと機能ユニットとの間の接続を確立するための処理や各種の起動処理に利用されることもある。このような用途に使用されるメッセージ通信で伝送されるデータは、可能な限り速やかに送出されることが好ましいが、一般的には、IOリフレッシュには最も高い優先度が設定されるので、伝送路の状況によっては、メッセージ通信でデータを速やかに伝送できない場合がある。
本発明は、IOリフレッシュなどに係る通信フレームが所定周期で伝送される伝送路において、メッセージ通信における送信先への到着時刻を保証するための新たな構成を提供することを目的とする。
本発明のある局面に従う、制御装置を構成する演算装置は、伝送路を介して1または複数の機能ユニットとの間でデータを遣り取りするための通信インターフェイスと、伝送路を介して所定周期毎に第1の通信フレームを送出する第1の伝送制御手段と、第1の通信フレームが伝送されていない期間において、任意のイベント要求に応答して、第2の通信フレームを送出する第2の伝送制御手段と、処理に応じて第1のイベント要求を発行する第1のイベント発行手段と、第1のイベント要求より優先度の高い第2のイベント要求を発行する第2のイベント発行手段と、第2のイベント発行手段により発行される第2のイベント要求を優先的に処理するための優先度管理手段とを含む。優先度管理手段は、第2のイベント発行手段から第2のイベント要求の発行要求を受けると、第2の伝送制御手段において現在処理中の第1のイベント要求に対応する第2の通信フレームの送出処理の完了を待って、第2のイベント発行手段に対して第2のイベント要求の発行を許可する。第2の伝送制御手段は、現在処理中の第1のイベント要求に引き続く後続の第1のイベント要求に対する処理を、第2のイベント要求に対する処理の完了まで中断する。
好ましくは、第2の伝送制御手段は、第1のイベント要求を順次格納する第1のキューと、第2のイベント要求を順次格納する第2のキューとを含む。
好ましくは、優先度管理手段は、第2のイベント要求の発行要求を受けると、当該発行要求を第2の伝送制御手段へ通知し、第2の伝送制御手段は、第2のイベント要求の発行要求を通知された後、現在処理中の第1のイベント要求についての処理が完了すると、第2のイベント要求が処理可能である旨を優先度管理手段へ通知する。
好ましくは、第2のイベント要求は、特定の機能ユニットが伝送路を介して演算装置との間で同期通信を確立するための指示を含む。
好ましくは、伝送路を介して接続される演算装置および1または複数の機能ユニットの各々は、互いに同期したクロックを有しており、同期通信を確立するための指示は、互いに同期したクロックが示すタイミングを含む。
好ましくは、タイミングは、第1の通信フレームの送出周期に関連付けられた値に設定される。
本発明の別の局面に従う制御装置は、演算装置と、演算装置と伝送路を介してデータを遣り取り可能に接続された1または複数の機能ユニットとを含む。演算装置は、伝送路を介して所定周期毎に第1の通信フレームを送出する第1の伝送制御手段と、第1の通信フレームが伝送されていない期間において、任意のイベント要求に応答して、第2の通信フレームを送出する第2の伝送制御手段と、処理に応じて第1のイベント要求を発行する第1のイベント発行手段と、第1のイベント要求より優先度の高い第2のイベント要求を発行する第2のイベント発行手段と、第2のイベント発行手段により発行される第2のイベント要求を優先的に処理するための優先度管理手段とを含む。優先度管理手段は、第2のイベント発行手段から第2のイベント要求の発行要求を受けると、第2の伝送制御手段において現在処理中の第1のイベント要求に対応する第2の通信フレームの送出処理の完了を待って、第2のイベント発行手段に対して第2のイベント要求の発行を許可する。第2の伝送制御手段は、現在処理中の第1のイベント要求に引き続く後続の第1のイベント要求に対する処理を、第2のイベント要求に対する処理の完了まで中断する。
本発明のさらに別の局面に従えば、演算装置と、演算装置と伝送路を介してデータを遣り取り可能に接続された1または複数の機能ユニットとを備えた制御装置における制御方法が提供される。制御方法は、伝送路を介して所定周期毎に第1の通信フレームを送出するステップと、処理に応じて第1のイベント要求を発行するステップと、第1のイベント要求より優先度の高い第2のイベント要求を発行するステップと、第1の通信フレームが伝送されていない期間において、第1のイベント要求または第2のイベント要求に応答して、第2の通信フレームを送出するステップと、第2のイベント要求の発行要求を受けると、現在処理中の第1のイベント要求に対応する第2の通信フレームの送出処理の完了を待って、第2のイベント要求の発行を許可するステップと、現在処理中の第1のイベント要求に引き続く後続の第1のイベント要求に対する処理を、第2のイベント要求に対する処理の完了まで中断するステップとを含む。
本発明に従えば、IOリフレッシュなどに係る通信フレームが所定周期で伝送される伝送路において、メッセージ通信における送信先への到着時刻を保証することができる。
本実施の形態に従うPLCの要部構成を示す模式図である。 本実施の形態に従うPLCのローカルバス上でのデータ伝送を説明するための模式図である。 本実施の形態に従うPLCにおける関連技術に従う初期化処理の一例を示す模式図である。 CPUユニットと機能ユニットとの間の第1の初期化手順を示す模式図である。 CPUユニットと機能ユニットとの間の第2の初期化手順を示す模式図である。 関連技術に従う初期化処理における一つの課題を説明するための模式図である。 本実施の形態に従うPLCにおける機能構成を示す模式図である。 本実施の形態に従う初期化処理におけるモジュール間の遣り取りを説明する模式図である。 本実施の形態に従う初期化処理における処理手順を示すシーケンス図である。 本実施の形態に従うPLCのスケジューラが応答するスタートタイムを説明するための模式図である。 本実施の形態に従うPLCのイベント通信処理タスクの通常イベントのキューおよび高優先イベントのキューにおける処理を説明するための模式図である。
本発明の実施の形態について、図面を参照しながら詳細に説明する。なお、図中の同一または相当部分については、同一符号を付してその説明は繰返さない。
以下の説明においては、「制御装置」の典型例として、PLC(プラグラマブルコントローラ)を具体例として説明するが、PLCとの名称に限定されることなく、本明細書に開示された技術的思想は、任意の制御装置に対して適用可能である。
<A.装置構成>
まず、本実施の形態に従うPLCの装置構成について説明する。図1は、本実施の形態に従うPLCの要部構成を示す模式図である。
図1を参照して、本実施の形態に従うPLC1は、基本的な構成として、CPUユニット100と、1または複数の機能ユニット150とからなる。CPUユニット100は、PLC1を構成する一要素であり、PLC1全体の処理を制御する演算装置に相当する。機能ユニット150は、PLC1による様々な機械や設備の制御を実現するための各種機能を提供する。CPUユニット100と1または複数の機能ユニット150との間は、伝送路の一例であるローカルバス112を介して接続されている。
CPUユニット100は、ローカルバス112を介して、任意の機能ユニット150との間でデータを遣り取りすることができる。典型的には、CPUユニット100は、1または複数の機能ユニット150との間で所定周期毎にIOリフレッシュが実行される。このIOリフレッシュにおいては、各機能ユニット150が収集している入力データがCPUユニット100へ送信されとともに、CPUユニット100にて算出される制御指令が任意の機能ユニット150へ送信される。このようなIOリフレッシュに加えて、CPUユニット100と任意の機能ユニット150との間、あるいは、任意の機能ユニット150の間で、メッセージ通信でのデータの送受信が可能になっている。メッセージ通信は、一対一の態様に限らず、一対複数の態様が可能であってもよい。
図1には、応用的な構成として、PLC1にリモートIO装置が接続されている構成を示す。すなわち、CPUユニット100には、伝送路の別の一例であるフィールドネットワーク114を介して、1または複数の通信カプラユニット200が接続されている。通信カプラユニット200の各々には、伝送路の一例であるローカルバス212を介して、1または複数の機能ユニット250が接続されている。
なお、機能ユニット150と機能ユニット250とは実質的に同様の構成を有しており、説明の便宜上、符号を異ならせているだけである。但し、CPUユニット100に接続される機能ユニット150と、通信カプラユニット200に接続される機能ユニット250との間で、何らかの機能を異ならせるようにしてもよい。
CPUユニット100は、通信カプラユニット200に接続されている機能ユニット250に対してもIOリフレッシュおよびメッセージ通信が可能になっている。すなわち、通信カプラユニット200は、CPUユニット100と機能ユニット250との間のデータの遣り取りを仲介する機能を提供する。より具体的には、CPUユニット100からフィールドネットワーク114を介して送信されるデータは、通信カプラユニット200を介してローカルバス212上に転送され、目的の機能ユニット250まで届けられる。逆に、任意の機能ユニット250からローカルバス212を介して送信されたデータは、通信カプラユニット200を介してフィールドネットワーク114上に転送され、CPUユニット100まで届けられる。
より具体的には、CPUユニット100は、プロセッサ102と、メインメモリ104と、ストレージ106と、バス通信回路108と、ネットワークインターフェイス110とを含む。
プロセッサ102は、システムプログラムおよびユーザプログラムを実行することで、PLC1での処理を実現する。プロセッサ102は、例えば、CPU(Central Processing Unit)やGPU(Graphics Processing Unit)などを用いることができる。プロセッサ102としては、シングルコアかつシングルチップの構成であってもよいし、マルチコアのシングルチップ、シングルコアのマルチチップ、マルチコアのマルチチップのいずれであってもよい。
メインメモリ104は、DRAM(Dynamic Random Access Memory)やSRAM(Static Random Access Memory)などで構成され、プロセッサ102でのプログラムの実行に必要なワーク領域を提供する。
ストレージ106は、フラッシュメモリなどの半導体記憶デバイスで構成され、CPUユニット100の基本的な機能を実現するためのシステムプログラムや、制御対象に応じて任意に作成されるユーザプログラムなどを格納する。
バス通信回路108は、伝送路を介して1または複数の機能ユニット150との間でデータを遣り取りするための通信インターフェイスに相当し、CPUユニット100と各機能ユニット150との間のローカルバス112(伝送路)を介したデータ伝送を仲介する。バス通信回路108の少なくとも一部は、ハードワイヤードな回路で実装してもよい。バス通信回路108は、ローカルバス112上のデータ伝送を管理する「マスター」として機能してもよい。この場合、ローカルバス112に接続される機能ユニット150の各々は、バス通信回路108の管理下でデータ伝送を行う「スレーブ」として機能してもよい。バス通信回路108を用いた、CPUユニット100と各機能ユニット150との間のデータ送受信の処理については、後述する。
ネットワークインターフェイス110は、CPUユニット100と各通信カプラユニット200を含む任意のデバイスとの間のフィールドネットワーク114を介したデータ伝送を仲介する。ネットワークインターフェイス110は、フィールドネットワーク114上のデータ伝送を管理する「マスター」として機能してもよい。この場合、フィールドネットワーク114に接続される通信カプラユニット200および他のデバイスの各々は、ネットワークインターフェイス110の管理下でデータ伝送を行う「スレーブ」として機能してもよい。なお、フィールドネットワーク114としては、例えば、EtherCAT(登録商標)、EtherNet/IP(登録商標)、DeviceNet(登録商標)、CompoNet(登録商標)などの公知のプロトコルに従う、定周期ネットワークを採用してもよい。
機能ユニット150は、CPUユニット100で実行されるユーザプログラムに必要な情報の収集、ユーザプログラムの実行により算出される制御指令の出力、CPUユニット100とは独立した特殊処理の実行といった、任意の機能を提供する。典型的には、機能ユニット150は、IOユニット、通信ユニット、温度調整ユニット、ID(Identifier)センサユニットなどを包含し得る。
IOユニットとしては、例えば、デジタル入力(DI)ユニット、デジタル出力(DO)ユニット、アナログ出力(AI)ユニット、アナログ出力(AO)ユニット、パルスキャッチ入力ユニット、および、複数の種類を混合させた複合ユニットなどが挙げられる。
通信ユニットは、他のPLC、他のリモートIO装置、他の機能ユニットなどとデータの遣り取りを仲介するものであり、例えば、EtherCAT(登録商標)、EtherNet/IP(登録商標)、DeviceNet(登録商標)、CompoNet(登録商標)などのプロトコルに係る通信装置などを包含し得る。
温度調整ユニットは、温度計測値などを取得するアナログ入力機能と、制御指令などを出力するアナログ出力機能と、PID(Proportional Integral Differential)制御機能とを含む制御装置である。IDセンサユニットは、RFID(Radio Frequency IDentifier)などから非接触でデータを読出す装置である。
より具体的には、機能ユニット150の各々は、バス通信回路152と、通信コントローラ154と、機能モジュール156とを含む。
通信コントローラ154は、ローカルバス112を伝送されるデータ(典型的には、通信フレーム)を処理する。具体的には、通信コントローラ154は、マスターであるバス通信回路108による管理に従って、ローカルバス112を介して要求されたデータを送信するとともに、ローカルバス112を介して何らかのデータを受信すると、通信コントローラ154へ出力する。
通信コントローラ154は、予め格納されたプログラムまたはロジックを実行することで、ローカルバス112上でのデータの送受信を制御する。通信コントローラ154は、所定のソフトウェアを実行するように構成されたプロセッサ、あるいは、所定のロジックが組み込まれた処理回路などを用いて実装することができる。
機能モジュール156は、各機能ユニット150が提供する各種機能、例えば、フィールドからの各種情報(入力データ)の収集や、フィールドにある制御対象(機械や設備)への制御指令の出力などを行う。
機能ユニット150においては、基本的には、機能モジュール156が各機能ユニット150に固有の処理の実行または固有の機能の提供を担当し、バス通信回路152および通信コントローラ154がローカルバス112を介したデータ伝送を担当する。
通信カプラユニット200は、ローカルバス212を介した機能ユニット250との間のデータ伝送を担当するとともに、フィールドネットワーク114を介したCPUユニット100との間のデータ伝送を担当する。より具体的には、通信カプラユニット200は、コントローラ201と、ネットワークインターフェイス210と、バス通信回路208とを含む。
コントローラ201は、主として、ネットワークインターフェイス210およびバス通信回路208を制御する。典型例とし、コントローラ201は、プロセッサ202と、メインメモリ204と、ストレージ206とを含む。プロセッサ202は、ストレージ206に格納されているシステムプログラムなどをメインメモリ204に展開して実行することで、通信カプラユニット200において必要な処理および機能を提供する。なお、コントローラ201の少なくとも一部をハードワイヤードな回路で実装してもよい。
ネットワークインターフェイス210は、フィールドネットワーク114を介したデータ伝送を担当する。ネットワークインターフェイス210は、フィールドネットワーク114においてスレーブとして機能する点を除いて、基本的な構成は、CPUユニット100のネットワークインターフェイス110と同様である。
バス通信回路208は、CPUユニット100のバス通信回路108と同様に、通信カプラユニット200と各機能ユニット250との間のローカルバス212を介したデータ伝送を仲介する。
機能ユニット250は、通信カプラユニット200に接続される点を除いて、上述の機能ユニット150と実質的に同一である。機能ユニット250の各々は、バス通信回路252と、通信コントローラ254と、機能モジュール256とを含む。これらの機能の詳細については、機能ユニット150に関して説明したので、ここでは詳細な説明は繰返さない。
<B.ローカルバス上のデータ伝送>
次に、CPUユニット100と各機能ユニット150との間のローカルバス112を介したデータ伝送について説明する。なお、通信カプラユニット200と各機能ユニット250との間のローカルバス212を介したデータ伝送についても同様である。
図2は、本実施の形態に従うPLC1のローカルバス上でのデータ伝送を説明するための模式図である。図2には、所定周期毎に繰返し実行されるIOリフレッシュに加えて、任意のデータがメッセージ通信される例を示す。
具体的には、図2(A)に示すように、ローカルバス112(伝送路)を介して、所定のシステム周期Ts毎にIOリフレッシュを行うための通信フレームFLが送出される。典型的には、IOリフレッシュを行うための通信フレームFLは、CPUユニット100から送出されて、隣接する機能ユニット150に対して順次転送される。各機能ユニット150にて収集される入力データ、および、各機能ユニット150に対する指令を含む出力データを、互いに異なる通信フレームFLを用いて伝送してもよいし、同一の通信フレームFLで伝送するようにしてもよい。
このような所定周期毎に繰返し伝送されるIOリフレッシュを行うための通信フレームFLが転送されていない期間にて、任意のメッセージ通信でデータを送信することもできる。このメッセージフレームMSGFLについては、CPUユニット100から特定の機能ユニット150に伝送される場合、もしくは、その逆方向に転送される場合、または、任意の機能ユニット150の間で伝送される場合などがある。
但し、通信フレームFLとメッセージフレームMSGFLとは同時に送出することができないので、メッセージフレームMSGFLの送信要求などが発行されたとしても、IOリフレッシュ中であれば、指定されたメッセージフレームMSGFLの生成および送出は遅れることになる。
例えば、図2(B)に示すように、IOリフレッシュを行うための通信フレームFLの伝送中に、メッセージ送信要求が与えられたとする。この場合、通信フレームFLの伝送完了後に、メッセージフレームMSGFLが生成および送出されることになる。図2(B)に示す例では、メッセージフレームMSGFLは、メッセージ送信要求が与えられてから遅延時間D1後に送出が開始される。
また、図2(C)に示すように、IOリフレッシュを行うための通信フレームFLの伝送中直前に、メッセージ送信要求が与えられたとする。この場合、通信フレームFLの伝送期間が迫っているので、メッセージフレームMSGFLの生成および送出は妨げられ、後続の通信フレームFLの伝送完了後に、メッセージフレームMSGFLが生成および送出されることになる。図2(C)に示す例では、メッセージフレームMSGFLは、メッセージ送信要求が与えられてから遅延時間D2後に送出が開始される。
このように、IOリフレッシュを行うための通信フレームFLが周期的に伝送されているローカルバスにおいては、メッセージ送信要求が与えられてから、実際に通信フレームFLが送出されるまでには、ある程度の伝送遅延が発生することになる。
なお、説明の便宜上、図2(B)および(C)には、IOリフレッシュ以外を考慮していないが、多数のメッセージ送信要求が先に発行されているような場合には、先になされている送信要求の数などに応じて、メッセージフレームの送信遅延が発生する。
<C.関連技術に従う初期化処理の一例>
次に、ローカルバス上をメッセージ通信される通信フレームを用いた、関連技術に従う初期化処理の一例について説明する。
(c1:初期化処理)
図3は、本実施の形態に従うPLC1における関連技術に従う初期化処理の一例を示す模式図である。図3に示す初期化処理は、マスターとして機能するCPUユニット100からスレーブとして機能する機能ユニット150に対して、ローカルバス112を介したデータ伝送を同期するためのスタートタイムを指示する例を示す。このスタートタイムは、同期通信を確立するための指示に相当し、互いに同期したクロックが示すタイミングを含む。
図3(A)を参照して、マスターとして機能するCPUユニット100と、ローカルバス112を介してCPUユニット100に接続されるそれぞれの機能ユニット150−1〜150−3との各々は、互いに同期したクロックを有している。より具体的には、CPUユニット100のバス通信回路108は、ローカルバス112上でのデータ伝送の基準となるマスタークロック109を有しており、各機能ユニット150のバス通信回路152は、マスタークロック109と同期するオーディナリークロック153を有している。
各機能ユニット150の通信コントローラ154は、バス通信回路152のオーディナリークロック153が示すタイミングを基準としてデータの送受信を管理する。このような互いに同期したクロックを用いたデータ送受信のタイミング管理によって、ローカルバス112上で衝突のないデータ伝送を実現できる。
図3(A)には、機能ユニット150−1,150−2についてのみCPUユニット100との間で同期通信が確立されている状態を示す。図3(B)には、図3(A)に示す状態において、機能ユニット150−3についても新たに同期通信を確立させる初期化処理を示す。
具体的には、機能ユニット150−3のオーディナリークロック153がCPUユニット100のマスタークロック109と同期している状態において、CPUユニット100から対象の機能ユニット150−3に対して、同期通信を開始すべきタイミング(スタートタイム)を通知する。機能ユニット150−3は、オーディナリークロック153が通知されたスタートタイムを示すと、データの送信または受信を開始する。
但し、CPUユニット100から通知するスタートタイムは、未来の時刻でなければならず、過去の時刻が指定されると無効なものとして処理されることになる。このようなスタートタイムの通知は、以下のいずれかに示すような手順に従って、メッセージ通信にて送信される。
(c2:第1の初期化手順)
第1の初期化手順として、スレーブとして機能する機能ユニット150のバス通信回路152のレジスタにスタートタイムを書込む方法を説明する。バス通信回路152は、図示しないレジスタを有しており、自己のオーディナリークロック153のクロック値がこのレジスタに書込まれたスタートタイムに到達すると、通信コントローラ154に対して割込み指令を発行して、同期を確立する。
図4は、CPUユニット100と機能ユニット150との間の第1の初期化手順を示す模式図である。図4を参照して、先に、CPUユニット100の基本的なソフトウェア構造について説明する。
CPUユニット100においては、スケジューラ120と、複数のタスク(IOリフレッシュタスク130およびシステムサービスタスク140)と、バスドライバ113と、フィールドネットワークドライバ115とを含む。これらのコンポーネントは、CPUユニット100のプロセッサ102がシステムプログラムおよびユーザプログラムを実行することで実現される。
スケジューラ120は、予め登録された複数のタスクについて、各タスクに設定される優先度などに基づいて、実行周期および実行タイミングを制御する。これらのタスクのうち、IOリフレッシュタスク130については、最高の優先度が設定されており、所定のシステム周期毎にIOリフレッシュを行うための通信フレーム(図2など参照)などを送出するための処理を実行する。一方、システムサービスタスク140については、最低の優先度が設定されており、IOリフレッシュタスク130などの他のタスクが実行されていない期間に適宜実行される。
IOリフレッシュタスク130は、ローカルバス112(伝送路)を介して所定周期(システム周期Ts)毎に通信フレームを送出する機能の少なくとも一部を提供するものであり、バスドライバ113に要求を与えることで、ローカルバス112上にIOリフレッシュを行うための通信フレームを伝送させる。併せて、IOリフレッシュタスク130は、フィールドネットワークドライバ115に指令を与えることで、フィールドネットワーク114上にIOリフレッシュを行うための通信フレームまたはパケットを伝送させる。
システムサービスタスク140は、メッセージルーチングタスク142と、スレーブ状態管理タスク144と、イベント通信処理タスク146とを含む。メッセージルーチングタスク142は、ローカルバス112上またはフィールドネットワーク114上のメッセージフレームを解釈し、そのメッセージフレームを伝送する際の経路を決定する。スレーブ状態管理タスク144は、ローカルバス112を介して接続されているスレーブ(機能ユニット150)の状態を管理する。
イベント通信処理タスク146は、IOリフレッシュを行うための通信フレームが伝送されていない期間において、任意のイベント要求に応答して、別の通信フレームを送出する機能の少なくとも一部を提供する、具体的には、イベント通信処理タスク146は、何らかのイベント要求に応答してメッセージフレームを送信する処理を実行する。イベント通信処理タスク146は、送信要求を順次登録するキュー148を管理している。
以下の説明においては、キューへの何らかのデータの登録(入力)をキューイング(queuing)とも称し、キューからのデータの削除(出力)をデキューイング(dequeuing)とも称す。
まず、CPUユニット100が起動すると、あるいは、ローカルバス112上に新たな機能ユニット150が追加されると、スレーブ状態管理タスク144は、クロック設定処理を実行する。より具体的には、スレーブ状態管理タスク144は、機能ユニット150の各々に対して、オーディナリークロック153をマスタークロック109と同期させるように指示を与える。
クロックが同期された状態において、第1の手順として、スレーブ状態管理タスク144は、バス通信回路108のマスタークロック109からクロック値を読出してスレーブに設定すべきスタートタイムを算出する。そして、第2の手順として、スレーブ状態管理タスク144は、特定のスレーブ(機能ユニット150)に対して、算出したスタートタイムをレジスタに書込むためのレジスタ書込みフレームの送信要求をイベント通信処理タスク146へ出力する。このレジスタ書込みフレームの送信要求は、キュー148に登録される。イベント通信処理タスク146は、キュー148に登録されている送信要求を順次処理する。キュー148に登録されている送信要求が順次処理されて、先に登録されたレジスタ書込みフレームの送信要求が処理できる状態になると、第3の手順として、イベント通信処理タスク146は、イベントフレーム送信要求をバスドライバ113へ出力する。第4の手順として、バスドライバ113は、イベントフレーム送信要求を受けてバス通信回路108の通信を起動する。すると、バス通信回路108からローカルバス112上にレジスタ書込みフレームが送出される。
第5の手順として、機能ユニット150にてレジスタ書込みフレームが受信されると、第6の手順として、機能ユニット150のバス通信回路152は、受信したレジスタ書込みフレームに含まれるスタートタイムを内部のレジスタに書込む。そして、機能ユニット150のバス通信回路152は、オーディナリークロック153がレジスタに書込まれたスタートタイムに到達すると同期処理を開始する。
以上のような第1〜第6の手順によって、CPUユニット100と機能ユニット150との間に新たに同期通信を確立させる初期化処理は完了する。
(c3:第2の初期化手順)
次に、上述の第1の初期化手順とは異なる第2の初期化手順について説明する。第2の初期化手順として、CPUユニット100から機能ユニット150にメッセージ通信されるメッセージフレームに応答して、通信コントローラ154がバス通信回路152のレジスタにスタートタイムを書込む方法について説明する。
図5は、CPUユニット100と機能ユニット150との間の第2の初期化手順を示す模式図である。図5を参照して、先に、機能ユニット150の基本的なソフトウェア構造について説明する。
機能ユニット150においては、メッセージルーチングタスク162と、状態管理タスク164と、バスドライバ166とが実装される。これらのコンポーネントは、通信コントローラ154によって提供される。
メッセージルーチングタスク162は、ローカルバス112上のメッセージフレームを解釈し、そのメッセージフレームを伝送する際の経路を決定する。状態管理タスク164は、ローカルバス112を介してCPUユニット100に接続するための状態を管理する。バスドライバ113は、バス通信回路152を介してローカルバス112上で遣り取りされるデータの送受信管理を行う。
まず、CPUユニット100が起動すると、あるいは、ローカルバス112上に新たな機能ユニット150が追加されると、スレーブ状態管理タスク144は、クロック設定処理を実行する。より具体的には、スレーブ状態管理タスク144は、機能ユニット150の各々に対して、オーディナリークロック153をマスタークロック109と同期させるように指示を与える。
クロックが同期された状態において、第1の手順として、スレーブ状態管理タスク144は、バス通信回路108のマスタークロック109からクロック値を読出してスレーブに設定すべきスタートタイムを算出する。そして、第2の手順として、スレーブ状態管理タスク144は、特定のスレーブ(機能ユニット150)に対して、算出したスタートタイムを含む通信フレームについてのメッセージルーチング要求をメッセージルーチングタスク142へ出力する。第3の手順として、メッセージルーチングタスク142は、スレーブ状態管理タスク144からのメッセージルーチング要求を解釈して送信先のスレーブを特定するとともに、当該スレーブへのメッセージフレームを送信するためのメッセージフレーム送信要求をイベント通信処理タスク146へ出力する。このメッセージフレーム送信要求は、キュー148に登録される。イベント通信処理タスク146は、キュー148に登録されている送信要求を順次処理する。キュー148に登録されている送信要求が順次処理されて、先に登録されたメッセージフレーム送信要求が処理できる状態になると、第4の手順として、イベント通信処理タスク146は、イベントフレーム送信要求をバスドライバ113へ出力する。第5の手順として、バスドライバ113は、イベントフレーム送信要求を受けてバス通信回路108の通信を起動する。すると、バス通信回路108からローカルバス112上にメッセージフレームが送出される。
第6の手順として、機能ユニット150にてメッセージフレームが受信されると、第7の手順として、機能ユニット150のバス通信回路152は、バスドライバ166に対して、メッセージフレームの受信に伴う割込みを発行する。第8の手順として、バスドライバ166は、受信したメッセージフレームをメッセージルーチングタスク162へ出力して、受信したメッセージフレームに対するルーチングを要求する。第9の手順として、メッセージルーチングタスク162は、バスドライバ166からのメッセージフレームの内容がバス通信回路152に対するスタートタイムの設定要求であると解釈し、クロック設定要求を状態管理タスク164へ出力する。
第10の手順として、状態管理タスク164は、クロック設定要求に応答して、指定されたスタートタイムをバス通信回路152のレジスタに書込む。そして、機能ユニット150のバス通信回路152は、オーディナリークロック153がレジスタに書込まれたスタートタイムに到達すると同期処理を開始する。
以上のような第1〜第10の手順によって、CPUユニット100と機能ユニット150との間に新たに同期通信を確立させる初期化処理は完了する。
(c4:課題)
次に、図4および図5に示す初期化手順に生じ得る課題について説明する。図4および図5を参照して説明したように、CPUユニット100からメッセージ通信される通信フレーム(レジスタ書込みフレームまたはメッセージフレーム)は、最低の優先度が設定されているシステムサービスタスク140において生成される送信要求に応じて送信される。
また、送信要求は他のタスクからも生成されることもあるので、イベント通信処理タスク146のキュー148には、レジスタ書込みフレーム送信要求またはメッセージフレーム送信要求以外のメッセージ送信要求が既に登録されている場合もある。そのため、レジスタ書込みフレーム送信要求またはメッセージフレーム送信要求を発行した後、当該フレーム送信要求がいつ処理されるのかは、先にキュー148に登録されている送信要求の状態に依存することになる。
図6は、関連技術に従う初期化処理における一つの課題を説明するための模式図である。図6を参照して、フレーム送信要求は、イベント通信処理タスク146のキュー148にFIFO(First In First Out)で登録および処理(キューおよびデキュー)されることになる。図6には、上述したような初期化処理を実行するためのレジスタ書込みフレーム送信要求(またはメッセージフレーム送信要求)がキュー148に登録された時点で、既に2つの送信要求がキュー148に登録されている状態を示す。このような状態において、先に登録されている2つの送信要求がいつ処理(デキュー)されるのかについては正確に見積もることができない。
上述したように、CPUユニット100から通知するスタートタイムは未来の時刻でなければならない。これは、機能ユニット150に到着した時点において、指定されたスタートタイムが未来の時刻である必要がある。一方で、上述したように、スタートタイムを含む通信フレームがいつのタイミングで送信されるのかについては不確定な要素が存在する。
そこで、キュー148における通信フレームの送信に要する最悪の時間を見積もっておき、その見積もった時間に応じて、指定するスタートタイムに十分なマージンを持たせることにより、機能ユニット150に到着した時点において、当該スタートタイムが過去の時刻にならないように設計する必要がある。
なお、通信カプラユニット200のローカルバス212などにおいては、コントローラ201のリソースを多く使用できるため、スタートタイムに設定するマージンの見積もりおよびその正確性の担保が比較的容易である。一方、CPUユニット100においては、複数のタスクが実行されるため、スタートタイムに設定すべきマージンが大きく変化し、その見積もりが容易ではない。さらに、図6に示すような、先行の送信要求の処理完了を待たざるを得ない場合がある。
以上のような理由によって、指示するスタートタイムに設定されるマージンを過剰に大きくして初期化処理を実行したり、最悪の場合、初期化処理が失敗し、初期化処理をやり直す必要が生じたりする。つまり、上述したような関連技術に従う初期化処理では、処理を早期かつ確実に完了させることは容易ではなかった。
<D.本実施の形態に従う初期化処理に係る機能構成>
次に、本実施の形態に従う初期化処理に係る機能構成について説明する。図7は、本実施の形態に従うPLC1における機能構成を示す模式図である。図7を参照して、本実施の形態に従うPLC1のCPUユニット100は、図4および図5に示す構成に比較して、高優先イベントキュー管理タスク136が追加されるとともに、イベント通信処理タスク146においては、通常イベントのキュー148に加えて、高優先イベントのキュー149が用意されている。イベント通信処理タスク146は、通常イベント要求を順次格納するキュー148と、高優先イベント要求を順次格納するキュー149とを含む。
システムサービスタスク140としては、図7に示すメッセージルーチングタスク142およびスレーブ状態管理タスク144だけではなく、他のシステムサービスタスク(システムサービス群141)が存在する。システムサービス群141の一部または全部はイベント処理クライエント145を生じさせ、イベント処理クライエント145は処理に応じてイベント要求を発行する。これらのイベント要求は、イベント通信処理タスク146などに登録されることになる。
イベント処理クライエント145は、処理に応じて通常イベント要求を発行し、スレーブ状態管理タスク144は、機能ユニット150との間の初期化処理の開始に係るイベント要求を発生し、このイベント要求は、通常イベント要求より優先度の高い高優先イベント要求に相当する。イベント処理クライエント145からの高優先イベント要求は、特定の機能ユニット150がローカルバス112(伝送路)を介してCPUユニット100との間で同期通信を確立するための指示を含むことになる。
本明細書において、「イベント要求」とは、何らかの条件または周期の到来によって内部イベントが発行され、その発行された内部イベントによって生成された各種処理(メッセージ通信によるデータ送信を含む)に係る要求を意味する。「通常」および「高優先」は、相対的な優先度の優劣を示す用語であり、「高優先」イベント要求は、「通常」イベント要求より優先して処理されることを意味する。この「通常」および「高優先」の呼称は便宜上のものであり、この用語を限定的に解釈すべきではない。
高優先イベントキュー管理タスク136は、スレーブ状態管理タスク144により発行される高優先イベント要求を優先的に処理するための優先度管理機能の少なくとも一部を提供する。具体的には、高優先イベントキュー管理タスク136は、高優先イベントのキュー149への送信要求の出力タイミングなどを制御するための高優先イベントキュー138を管理する。高優先イベントキュー138には、後述するように、スレーブ状態管理タスク144から高優先イベント要求が必要に応じて登録される。高優先イベントキュー管理タスク136とイベント通信処理タスク146との間の処理手順については後述する。
<E.本実施の形態に従う初期化処理における処理手順>
次に、本実施の形態に従う初期化処理における処理手順について説明する。
図8は、本実施の形態に従う初期化処理におけるモジュール間の遣り取りを説明する模式図である。図9は、本実施の形態に従う初期化処理における処理手順を示すシーケンス図である。なお、図8に示すカッコ内の番号と、図9に示すカッコ内の番号とは対応するものとなっている。
まず、CPUユニット100が起動すると、あるいは、ローカルバス112上に新たな機能ユニット150が追加されると、スレーブ状態管理タスク144は、クロック設定処理を実行する。より具体的には、スレーブ状態管理タスク144は、機能ユニット150の各々に対して、オーディナリークロック153をマスタークロック109と同期させるように指示を与える。図9に示す各ステップは、クロックが同期された状態において実行される。
図8および図9を参照して、まず、スレーブ状態管理タスク144は、初期化処理要求を受けると(ステップS1)、高優先イベントキュー管理タスク136に高優先イベント要求を発行する(ステップS2)。すると、高優先イベントキュー管理タスク136では、発行された高優先イベント要求を高優先イベントキュー138にキューイングする(ステップS3)。つまり、高優先イベントキュー138に高優先イベント要求が登録される。そして、高優先イベントキュー管理タスク136は、高優先イベント要求が登録されていることをイベント通信処理タスク146(通常イベントのキュー148および高優先イベントのキュー149)へ通知する(ステップS4)。
イベント通信処理タスク146では、通常イベントのキュー148に登録されている通常イベント要求のうち送信処理中のものがあれば、その送信処理中の通常イベント要求の処理が継続される(ステップS5)。より具体的には、イベント通信処理タスク146は、キュー148に登録されている通常イベント要求のうち送信処理中のものをバスドライバ113へ出力する(ステップS51)。バスドライバ113は、通常イベント要求に従ってバス通信回路108の通信を起動する(ステップS52)。すると、バス通信回路108からローカルバス112上に、当該通常イベント要求に応じた通信フレームなどが送出される。登録されている通常イベント要求についての処理が完了すると、イベント通信処理タスク146は、キュー148に登録されている通常イベント要求を削除(デキューイング)する(ステップS53)。
イベント通信処理タスク146は、高優先イベント要求が登録されていることの通知を受けたときに送信処理中の通常イベント要求が存在すれば、その送信処理中の通常イベント要求の処理が完了すると、高優先処理可能通知を高優先イベントキュー管理タスク136へ通知する(ステップS6)。このとき、イベント通信処理タスク146のキュー148に登録されているものの、未だ処理の対象になっていないものは、処理が一旦中段される。
また、高優先イベントのキュー149に何らかの高優先イベント要求が先に登録されている場合には、その先に登録されている高優先イベント要求の処理が完了した後に、高優先処理可能通知が高優先イベントキュー管理タスク136へ通知される。つまり、高優先処理可能通知は、後述するような、高優先イベント要求を優先的に処理できる状態であることを示す通知である。
その後、スケジューラ120は、高優先イベントキュー管理タスク136に対して、処理の開始を指示するトリガを周期的に発行する(ステップS7)。スケジューラ120は、IOリフレッシュタスク130によるIOリフレッシュの実行を妨げないタイミングで、ステップS7のトリガを発行する。
高優先イベントキュー管理タスク136は、スケジューラ120からのトリガを受信したときに、高優先イベントに係るスレッド(優先度は通常より高く設定されている)が起動しており、かつ、イベント通信処理タスク146から高優先処理可能通知を受信していれば、高優先イベント開始をスレーブ状態管理タスク144へ通知する(ステップS8)。高優先イベントに係るスレッドは、現実的なリアルタイム性を保証できる程度に高い優先度が設定されているが、IOリフレッシュの優先度よりは低くなっている。
上述のステップS4〜S8に示すように、高優先イベント要求の発行要求(ステップS2に示す高優先イベント要求)を受けると、現在処理中の通常イベント要求に対応する通信フレームの送出処理の完了を待って、高優先イベント要求の発行が許可(高優先処理可能通知が発行)される。このとき、現在処理中の通常イベント要求に引き続く後続の通常イベント要求に対する処理は、高優先イベント要求に対する処理が完了するまで中断される。
スレーブ状態管理タスク144へ通知される高優先イベント開始は、スレーブ状態管理タスク144からの高優先イベント要求(ステップS2)に対する肯定応答(コールバック)に相当し、高優先イベント開始によって、初期化処理に必要なタイミング(スタートタイム)などを決定する処理が開始される。より具体的には、スレーブ状態管理タスク144は、初期化処理の対象となる機能ユニット150に対して設定すべきスタートタイムをスケジューラ120に問い合わせる(ステップS9)。この問い合わせに応答して、スケジューラ120は、スタートタイムを算出してスレーブ状態管理タスク144へ応答する(ステップS10)。このスタートタイムは、バス通信回路108のマスタークロック109と同期する、各機能ユニット150のオーディナリークロック153が管理する値が用いられる。
一例として、スケジューラ120が応答するスタートタイムとして、IOリフレッシュの送出周期(システム周期)に関連付けられた値が用いられてもよい。具体的には、IOリフレッシュの通信フレームの送信前に設定されるTickタイムが用いられてもよい。図10は、本実施の形態に従うPLC1のスケジューラ120が応答するスタートタイムを説明するための模式図である。図10を参照して、所定のシステム周期Ts毎にIOリフレッシュを行うための通信フレームが伝送される。各機能ユニット150は、予め定められた通信手順に従って、1または複数の通信フレームを用いて、予め収集していた入力データをマスターとして機能するCPUユニット100へ伝送するとともに、CPUユニット100から送信される出力データを取得する。
Tickタイムは、各機能ユニット150にIOリフレッシュを行うための通信フレームが到着する所定時間ΔTtだけ前に設定され、Tickタイムにおいて、各機能ユニット150は入力データの収集を開始する。したがって、いずれかのTickタイムがスタートタイムとして指定されていれば、指定されたTickタイムの直後に到着する通信フレームに対する入力データの書込みなどを行うことができる。つまり、CPUユニット100との間で同期通信を確立できる。
本実施の形態に従うPLC1においては、現時点から2つ先(あるいは、それより先)のTickタイムをスタートタイムとして設定するようにしてもよい。上述したように、スレーブ状態管理タスク144からスケジューラ120に対してスタートタイムの問い合わせ(ステップS9)がなされたタイミングにおいて、IOリフレッシュ以外の中では最も高い優先度でスタートタイムを通知できる状態になっている。そのため、少なくとも2つ先のTickタイムまでの間に、スタートタイムを通知することが保証されるからである。
例えば、図10(A)に示すように、先行のIOリフレッシュ直後であって、後続のIOリフレッシュのTickタイムが到来する前に、スタートタイムの問い合わせを受けると、2つ先のIOリフレッシュにTickタイムであるTick02がスタートタイムとして設定される。
あるいは、図10(B)に示すように、あるIOリフレッシュの直前に、スタートタイムの問い合わせを受けると、2つ先のIOリフレッシュにTickタイムであるTick03がスタートタイムとして設定される。
再度、図8および図9を参照して、スレーブ状態管理タスク144は、必要に応じてメッセージルーチングタスク142に、メッセージルーチング用ヘッダの作成を要求する(ステップS11)。具体的には、上述の図5に示す第2の初期化手順のように、CPUユニット100から機能ユニット150に対してメッセージフレームを送信する方法で初期化手順を実現する場合には、スレーブ状態管理タスク144は、メッセージフレームを初期化対象の機能ユニット150へ送信するための、メッセージルーチング用ヘッダの作成を要求する。メッセージルーチングタスク142は、初期化対象の機能ユニット150のローカルバス112,212および/またはフィールドネットワーク114上の位置に応じて、必要なヘッダを作成して、スレーブ状態管理タスク144へ応答する(ステップS12)。上述したように、これらのステップS11およびS12の処理はオプションの処理である。
そして、スレーブ状態管理タスク144は、高優先イベント要求として送信すべきデータをイベント通信処理タスク146へ出力する(ステップS13)。イベント通信処理タスク146では、スレーブ状態管理タスク144からのデータを、高優先イベントのキュー149にキューイングする(ステップS14)。つまり、高優先イベント要求として送信すべきデータがイベント通信処理タスク146のキュー149に登録される。高優先イベント要求として送信すべきデータは、ステップS10において取得されるスタートタイムを含む。なお、上述の第1の初期化手順と同様の初期化手順が採用される場合には、スタートタイムに加えて、レジスタ書込みフレームの生成に必要な情報が含まれる。一方、上述の第2の初期化手順と同様の初期化処理が採用される場合には、スタートタイムに加えて、メッセージフレームの生成に必要な情報が含まれる。
必要なデータがキュー149に登録された後、高優先イベントキュー管理タスク136は、イベント通信処理タスク146に対してイベント通信の開始を通知する(ステップS15)。イベント通信の開始によって、イベント通信処理タスク146では、必要な電文(通信フレームまたはメッセージ)の生成、および、バス通信回路108に対する通信の起動が開始される。すなわち、イベント通信処理タスク146は、高優先イベントキュー管理タスク136からのイベント通信の開始の通知を受けて、イベントフレーム送信要求をバスドライバ113へ出力する(ステップS16)。バスドライバ113は、イベントフレーム送信要求を受けてバス通信回路108の通信を起動する(ステップS17)。すると、バス通信回路108からローカルバス112上に指定された通信フレーム(レジスタ書込みフレームまたはメッセージフレーム)が送出される(ステップS18)。
なお、高優先イベント要求および通常イベント要求に応じた通信フレームは、IOリフレッシュの通信フレームが伝送されていない期間において送出される。
イベント通信処理タスク146からバスドライバ113へのイベントフレーム送信要求の出力の後、高優先イベントキュー管理タスク136は、高優先イベントキュー138から高優先イベント要求をデキューイングする(ステップS19)。つまり、高優先イベント要求が高優先イベントキュー138から削除される。併せて、イベント通信処理タスク146は、高優先イベントのキュー149から処理対象のデータをデキューイングする(ステップS20)。つまり、初期化処理に必要なデータが高優先イベントのキュー149から削除される。
その後、第1の初期化手順と同様の初期化手順が採用される場合には、機能ユニット150において、図4を参照して説明したのと同様の処理が実行される(図8の(11)および(12)参照)。あるいは、第2の初期化手順と同様の初期化手順が採用される場合には、機能ユニット150において、図5を参照して説明したのと同様の処理が実行される(図8の(11’)〜(15’)参照)。
以上のような処理手順によって、CPUユニット100と機能ユニット150との間に新たに同期通信を確立させる初期化処理は完了する。
ここで、高優先イベントキュー管理タスク136およびイベント通信処理タスク146における処理(図9に示すステップS4,S5,S14,S16など参照)についてより詳細に説明する。図11は、本実施の形態に従うPLC1のイベント通信処理タスク146の通常イベントのキュー148および高優先イベントのキュー149における処理を説明するための模式図である。
図11(A)を参照して、例えば、通常イベント要求AおよびBがキュー148に登録されており、通常イベント要求Aが送信処理中であるときに、高優先イベントキュー管理タスク136が高優先イベント要求の登録通知を行った場合を想定する。このとき、高優先イベントキュー管理タスク136は、スレーブ状態管理タスク144から高優先イベント要求の発行要求(図8のステップS2に示す高優先イベント要求)を受けると、イベント通信処理タスク146において現在処理中の通常イベント要求に対応する通信フレームの送出処理の完了を待って、スレーブ状態管理タスク144に対して高優先イベント要求の発行を許可する(図8のステップS6に示す高優先処理可能通知の発行)。
具体的には、高優先イベントキュー管理タスク136は、スレーブ状態管理タスク144から高優先イベント要求の発行要求(図8のステップS2に示す高優先イベント要求)を受けると、その高優先イベント要求の発行要求をイベント通信処理タスク146へ通知する。すると、イベント通信処理タスク146は、通常イベント要求Aに対して実行されている送信処理を継続する。そして、図11(B)に示すように、先に実行されていた通常イベント要求Aに対する送信処理が完了すると、通常イベント要求Aをキュー148から削除する一方で、次にキュー148に登録されていた通常イベント要求Bに対する送信処理の実行は一旦停止される。そして、イベント通信処理タスク146は、高優先イベント要求の発行要求を通知された後、現在処理中の通常イベント要求についての処理が完了すると、高優先イベント要求が処理可能である旨である高優先処理可能通知を高優先イベントキュー管理タスク136へ通知する。
すると、図11(C)に示すように、高優先イベント要求に対応するデータがキュー149に登録される。そして、イベント通信の開始の通知を受けて、キュー149に登録されているデータがバスドライバ113へ出力される。
なお、図11(B)に示すように、キュー148に登録されている通常イベント要求に対する処理の実行が一旦停止されている状態であっても、新たな通常イベント要求は受け付けるようになっている。つまり、新たに通常イベント要求が発行されると、その通常イベント要求はキュー148に追加して登録されることになる。これらの通常イベント要求については、高優先イベント要求に対する処理が完了した後、順次実行されることになる。
このように、イベント通信処理タスク146は、現在処理中の通常イベント要求に引き続く後続の通常イベント要求に対する処理を、高優先イベント要求に対する処理の完了まで中断する。すなわち、キュー148に先に登録されている通常イベント要求のうち処理中のものだけが処理された後に、その後の通常イベント要求の処理は中断された状態で、高優先処理可能が通知される。このような処理を採用することで、要求されている高優先イベント要求に対応する通信フレームを最優先で送信できるような状態になった上で、キュー149には対応する必要なデータが登録される。
図11に示すように、通常イベント要求と高優先イベント要求との調停処理を採用することで、例えば、初期化処理などに用いられる通信フレームの到着時刻を保証することができる。
図7および図11においては、通常イベントのキュー148および高優先イベントのキュー149がそれぞれ独立に配置される例を示すが、必ずしも独立に2つ配置する必要はなく、図11に示すような処理方法に従って、通常イベント要求に比較して、高優先イベント要求を優先的に処理する構成であれば、どのような実装形態であってもよい。
<F.変形例>
上述の実施の形態においては、典型例として、CPUユニット100とローカルバス112を介して接続される機能ユニット150との間の初期化処理に適用した場合について例示したが、これに限らず、本実施の形態に従う通信手順は任意の処理に適用可能である。同様の初期化処理については、例えば、通信カプラユニット200とローカルバス212を介して接続される機能ユニット250との間の初期化処理に適用してもよいし、CPUユニット100とフィールドネットワーク114を介して接続される任意のデバイス(通信カプラユニット200を含み得る)との間の初期化処理に適用してもよい。
さらに、CPUユニット100と特定の1または複数の機能ユニット150との間、通信カプラユニット200と特定の1または複数の機能ユニット250との間、複数の機能ユニット150の間、あるいは、複数の機能ユニット250の間で、メッセージ通信によってデータを遣り取りすることで実現される、任意の処理手続きに適用可能である。
<G.利点>
上述したような関連技術に従う初期化処理においては、メッセージ通信は、低優先度のスケジューリングに従ってタイミングが決定されるので、他のメッセージ通信を要求するイベントが発生した場合には、いずれのタイミングで要求した通信フレームを送出できるのかを予測することが難しい。
これに対して、本実施の形態に従うPLC1の初期化処理においては、初期化処理に係る通信フレームの送出を高優先イベント要求とすることができ、他のイベント処理クライエントが発生する通常イベント要求よりも優先的に処理が可能になっている。
また、先に発行された通常イベント要求が処理中である場合に、高優先イベント要求を発行すると、先に処理中の通常イベント要求の処理完了を待つ必要があるが、本実施の形態においては、先に処理中の通常イベント要求の処理が完了した後に、高優先イベント要求自体を発行するように制御する。このような制御方法を採用することで、通常イベント要求と高優先イベント要求との競合、つまり、通常イベント要求が完了しなければ、高優先イベント要求を処理できないといった事態を回避して、優先度に応じたイベント要求の処理を確実に行うことができる。
上述したような関連技術に従う制御方法を採用すると、各イベント要求についての処理時間が保障されないため、時間制約を守るためには、余裕を持った最悪到達時間を想定して通信処理を実行する必要があったが、本実施の形態によれば、高優先イベントに係る通信処理については、到達時間を保証できるので、最悪到達時間などの想定は必要ない。
また、上述したような関連技術に従う制御方法を採用すると、イベント要求の発行後、現実に通信フレームが送信先に到達するまでの最悪到達時間の想定が困難であり、安全サイドに最悪到達時間を想定すると、システム全体の処理遅延につながる可能性がある。これに対して、本実施の形態によれば、到達時間を保証できるので、必要な処理時間などの見積もりが容易になるとともに、その処理時間そのものを短縮化できるので、処理の起動時間などが短縮されて、ユーザビリティを向上させることもできる。
今回開示された実施の形態はすべての点で例示であって制限的なものではないと考えられるべきである。本発明の範囲は、上記した説明ではなく、特許請求の範囲によって示され、特許請求の範囲と均等の意味および範囲内でのすべての変更が含まれることが意図される。
1 PLC、100 CPUユニット、102,202 プロセッサ、104,204 メインメモリ、106,206 ストレージ、108,152,208,252 バス通信回路、109 マスタークロック、110,210 ネットワークインターフェイス、112,212 ローカルバス、113,166 バスドライバ、114 フィールドネットワーク、115 フィールドネットワークドライバ、120 スケジューラ、130 リフレッシュタスク、136 高優先イベントキュー管理タスク、138 高優先イベントキュー、140 システムサービスタスク、141 システムサービス群、142,162 メッセージルーチングタスク、144 スレーブ状態管理タスク、145 イベント処理クライエント、146 イベント通信処理タスク、148,149 キュー、150,250 機能ユニット、153 オーディナリークロック、154,254 通信コントローラ、156,256 機能モジュール、164 状態管理タスク、200 通信カプラユニット、201 コントローラ、FL 通信フレーム、MSGFL メッセージフレーム、Ts システム周期。

Claims (7)

  1. 制御装置を構成する演算装置であって、
    伝送路を介して1または複数の機能ユニットとの間でデータを遣り取りするための通信インターフェイスと、
    前記伝送路を介して所定周期毎に第1の通信フレームを送出する第1の伝送制御手段と、
    前記第1の通信フレームが伝送されていない期間において、任意のイベント要求に応答して、第2の通信フレームを送出する第2の伝送制御手段と、
    処理に応じて第1のイベント要求を発行する第1のイベント発行手段と、
    前記第1のイベント要求より優先度の高い第2のイベント要求を発行する第2のイベント発行手段と、
    前記第2のイベント発行手段により発行される前記第2のイベント要求を優先的に処理するための優先度管理手段とを備え、
    前記優先度管理手段は、前記第2のイベント発行手段から前記第2のイベント要求の発行要求を受けると、前記第2の伝送制御手段において現在処理中の第1のイベント要求に対応する第2の通信フレームの送出処理の完了を待って、前記第2のイベント発行手段に対して前記第2のイベント要求の発行を許可し、
    前記第2の伝送制御手段は、前記現在処理中の第1のイベント要求に引き続く後続の第1のイベント要求に対する処理を、前記第2のイベント要求に対する処理の完了まで中断し、
    前記第2のイベント要求は、特定の機能ユニットが前記伝送路を介して前記演算装置との間で同期通信を確立するための指示を含み、
    前記伝送路を介して接続される前記演算装置および前記1または複数の機能ユニットの各々は、互いに同期したクロックを有しており、
    前記同期通信を確立するための指示は、前記互いに同期したクロックが示すタイミングを含み、
    前記タイミングは、前記第1の通信フレームの送出周期に関連付けられた値に設定される、演算装置。
  2. 前記第2の伝送制御手段は、
    前記第1のイベント要求を順次格納する第1のキューと、
    前記第2のイベント要求を順次格納する第2のキューとを含む、請求項1に記載の演算装置。
  3. 前記優先度管理手段は、前記第2のイベント要求の発行要求を受けると、当該発行要求を前記第2の伝送制御手段へ通知し、
    前記第2の伝送制御手段は、前記第2のイベント要求の発行要求を通知された後、前記現在処理中の第1のイベント要求についての処理が完了すると、前記第2のイベント要求が処理可能である旨を前記優先度管理手段へ通知する、請求項2に記載の演算装置。
  4. 制御装置であって、
    演算装置と、
    前記演算装置と伝送路を介してデータを遣り取り可能に接続された1または複数の機能ユニットとを備え、
    前記演算装置は、
    前記伝送路を介して所定周期毎に第1の通信フレームを送出する第1の伝送制御手段と、
    前記第1の通信フレームが伝送されていない期間において、任意のイベント要求に応答して、第2の通信フレームを送出する第2の伝送制御手段と、
    処理に応じて第1のイベント要求を発行する第1のイベント発行手段と、
    前記第1のイベント要求より優先度の高い第2のイベント要求を発行する第2のイベント発行手段と、
    前記第2のイベント発行手段により発行される前記第2のイベント要求を優先的に処理するための優先度管理手段とを備え、
    前記優先度管理手段は、前記第2のイベント発行手段から前記第2のイベント要求の発行要求を受けると、前記第2の伝送制御手段において現在処理中の第1のイベント要求に対応する第2の通信フレームの送出処理の完了を待って、前記第2のイベント発行手段に対して前記第2のイベント要求の発行を許可し、
    前記第2の伝送制御手段は、前記現在処理中の第1のイベント要求に引き続く後続の第1のイベント要求に対する処理を、前記第2のイベント要求に対する処理の完了まで中断し、
    前記第2のイベント要求は、特定の機能ユニットが前記伝送路を介して前記演算装置との間で同期通信を確立するための指示を含み、
    前記伝送路を介して接続される前記演算装置および前記1または複数の機能ユニットの各々は、互いに同期したクロックを有しており、
    前記同期通信を確立するための指示は、前記互いに同期したクロックが示すタイミングを含み、
    前記タイミングは、前記第1の通信フレームの送出周期に関連付けられた値に設定される、制御装置。
  5. 前記第2の伝送制御手段は、
    前記第1のイベント要求を順次格納する第1のキューと、
    前記第2のイベント要求を順次格納する第2のキューとを含む、請求項4に記載の制御装置。
  6. 演算装置と、前記演算装置と伝送路を介してデータを遣り取り可能に接続された1または複数の機能ユニットとを備えた制御装置における制御方法であって、
    前記伝送路を介して所定周期毎に第1の通信フレームを送出するステップと、
    処理に応じて第1のイベント要求を発行するステップと、
    前記第1のイベント要求より優先度の高い第2のイベント要求を発行するステップと、
    前記第1の通信フレームが伝送されていない期間において、前記第1のイベント要求または前記第2のイベント要求に応答して、第2の通信フレームを送出するステップと、
    前記第2のイベント要求の発行要求を受けると、現在処理中の第1のイベント要求に対応する第2の通信フレームの送出処理の完了を待って、前記第2のイベント要求の発行を許可するステップと、
    前記現在処理中の第1のイベント要求に引き続く後続の第1のイベント要求に対する処理を、前記第2のイベント要求に対する処理の完了まで中断するステップとを備え
    前記第2のイベント要求は、特定の機能ユニットが前記伝送路を介して前記演算装置との間で同期通信を確立するための指示を含み、
    前記伝送路を介して接続される前記演算装置および前記1または複数の機能ユニットの各々は、互いに同期したクロックを有しており、
    前記同期通信を確立するための指示は、前記互いに同期したクロックが示すタイミングを含み、
    前記タイミングは、前記第1の通信フレームの送出周期に関連付けられた値に設定される、制御方法。
  7. 前記第2の通信フレームを送出するステップは、
    前記第1のイベント要求を第1のキューに順次格納するステップと、
    前記第2のイベント要求を第2のキューに順次格納するステップとを含む、請求項6に記載の制御方法。
JP2017020409A 2017-02-07 2017-02-07 演算装置、制御装置および制御方法 Active JP6428805B2 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP2017020409A JP6428805B2 (ja) 2017-02-07 2017-02-07 演算装置、制御装置および制御方法
PCT/JP2017/042373 WO2018146909A1 (ja) 2017-02-07 2017-11-27 演算装置、制御装置および制御方法
EP17895678.5A EP3582038B1 (en) 2017-02-07 2017-11-27 Control device and control method
US16/478,473 US10785014B2 (en) 2017-02-07 2017-11-27 Computation device, control device and control method
CN201780083623.1A CN110178097B (zh) 2017-02-07 2017-11-27 运算装置、控制装置以及控制方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2017020409A JP6428805B2 (ja) 2017-02-07 2017-02-07 演算装置、制御装置および制御方法

Publications (2)

Publication Number Publication Date
JP2018128780A JP2018128780A (ja) 2018-08-16
JP6428805B2 true JP6428805B2 (ja) 2018-11-28

Family

ID=63107374

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2017020409A Active JP6428805B2 (ja) 2017-02-07 2017-02-07 演算装置、制御装置および制御方法

Country Status (5)

Country Link
US (1) US10785014B2 (ja)
EP (1) EP3582038B1 (ja)
JP (1) JP6428805B2 (ja)
CN (1) CN110178097B (ja)
WO (1) WO2018146909A1 (ja)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6428805B2 (ja) * 2017-02-07 2018-11-28 オムロン株式会社 演算装置、制御装置および制御方法
US11212432B2 (en) * 2018-01-04 2021-12-28 Sony Group Corporation Data transmission systems and data transmission methods
JP7110911B2 (ja) * 2018-10-29 2022-08-02 オムロン株式会社 コントローラおよびコントローラの備える通信制御部の制御方法
JP7003952B2 (ja) * 2019-03-14 2022-01-21 オムロン株式会社 制御システム、サポート装置およびサポート装置用のプログラム
JP6923038B2 (ja) * 2019-04-26 2021-08-18 株式会社安川電機 通信システム、通信方法、及びプログラム
JP6903093B2 (ja) * 2019-04-26 2021-07-14 株式会社安川電機 通信システム、通信方法、及びプログラム
JP7251402B2 (ja) * 2019-08-20 2023-04-04 オムロン株式会社 制御システム、制御装置およびプログラム
CN113542090B (zh) * 2020-04-14 2023-07-14 宁波弘讯科技股份有限公司 一种EtherCAT主从站一体网桥控制器及控制方法
JP2023085819A (ja) * 2021-12-09 2023-06-21 富士通株式会社 パケット制御装置及びパケット制御方法

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4796232A (en) * 1987-10-20 1989-01-03 Contel Corporation Dual port memory controller
US4991133A (en) * 1988-10-07 1991-02-05 International Business Machines Corp. Specialized communications processor for layered protocols
EP0755829B1 (en) * 1995-06-29 2004-01-14 Yazaki Corporation Multiplex transmission system
JP3381815B2 (ja) * 1995-06-29 2003-03-04 矢崎総業株式会社 多重伝送システム
US5802560A (en) * 1995-08-30 1998-09-01 Ramton International Corporation Multibus cached memory system
US5881247A (en) * 1995-11-30 1999-03-09 Allen-Bradley Company Llc System having a plurality of frame bytes capable of identifying addressed recipients and assert a busy signal onto the backplane bus to forthrightly abort the message transfer
DE10213860B4 (de) * 2001-03-30 2009-01-22 Omron Corporation Programmierbare Steuerung
KR101203464B1 (ko) * 2006-02-14 2012-11-21 삼성전자주식회사 무선 통신 시스템에서 하향 링크 프레임의 전송 지연을줄이는 방법 및 장치
DE112008004203B4 (de) * 2008-12-25 2015-01-08 Mitsubishi Electric Corporation Kommunikationsverwaltungsvorrichtung, Kommnunikationsvorrichtung und Kommunikationsverfahren
JP2010198600A (ja) * 2009-02-02 2010-09-09 Omron Corp 産業用コントローラ
JP5794449B2 (ja) 2010-03-15 2015-10-14 オムロン株式会社 プログラマブルコントローラ
JP6263836B2 (ja) * 2013-01-15 2018-01-24 オムロン株式会社 制御装置および制御方法
WO2015162734A1 (ja) * 2014-04-23 2015-10-29 三菱電機株式会社 中継装置およびデータ転送方法
WO2016009477A1 (ja) * 2014-07-14 2016-01-21 三菱電機株式会社 制御装置
JP6477161B2 (ja) * 2015-03-31 2019-03-06 オムロン株式会社 情報処理装置、情報処理プログラムおよび情報処理方法
JP6394561B2 (ja) * 2015-10-20 2018-09-26 トヨタ自動車株式会社 車載記録システム及び車載制御装置
JP6428805B2 (ja) * 2017-02-07 2018-11-28 オムロン株式会社 演算装置、制御装置および制御方法

Also Published As

Publication number Publication date
EP3582038B1 (en) 2023-04-26
EP3582038A4 (en) 2021-03-17
EP3582038A1 (en) 2019-12-18
US10785014B2 (en) 2020-09-22
CN110178097B (zh) 2022-08-19
US20190372746A1 (en) 2019-12-05
CN110178097A (zh) 2019-08-27
JP2018128780A (ja) 2018-08-16
WO2018146909A1 (ja) 2018-08-16

Similar Documents

Publication Publication Date Title
JP6428805B2 (ja) 演算装置、制御装置および制御方法
Tovar et al. Real-time fieldbus communications using Profibus networks
EP3116166B1 (en) Control system, control device, and control method
JP5829890B2 (ja) 半導体データ処理装置、タイムトリガ通信システム及び通信システム
JP2000284980A (ja) マルチタスクシステムおよびマルチタスクシステムにおけるメッセージ伝送スケジューリング方法
WO2014103144A1 (ja) インタフェース装置、およびメモリバスシステム
JP2022537607A (ja) データパケットを送信する方法、及びこの方法を実施する装置
JP7396393B2 (ja) 制御システム、装置および制御方法
JP3551905B2 (ja) 管理局及びネットワークシステム並びにネットワークシステムにおける通信方法
US11036205B2 (en) Control device and communication device
JP6772748B2 (ja) 演算装置および制御システム
JP4961589B2 (ja) ネットワークシステムおよびスレーブ同期方法
JP2007249357A (ja) 情報処理装置、分散処理システム及びタスク管理方法
CN107918299B (zh) 运算装置以及控制装置
US11068423B2 (en) Control device and communication device
JP2019159532A (ja) 制御装置および制御システム
JPH11338523A (ja) プログラマブルコントローラにおける入出力制御方式
WO2022185586A1 (ja) 通信方法、通信システムおよびネットワークコントローラ
WO2012117445A1 (ja) 情報処理システム
Bhatia et al. Network Control Systems RTAI framework A Review
JP2009077111A (ja) Ieee1394応用マスタ・スレーブ同期通信システムおよびその方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20180608

A871 Explanation of circumstances concerning accelerated examination

Free format text: JAPANESE INTERMEDIATE CODE: A871

Effective date: 20180608

A975 Report on accelerated examination

Free format text: JAPANESE INTERMEDIATE CODE: A971005

Effective date: 20180712

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20180724

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20180829

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20181002

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20181015

R150 Certificate of patent or registration of utility model

Ref document number: 6428805

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150