Nothing Special   »   [go: up one dir, main page]

JP5927484B2 - 表示装置及びその制御方法 - Google Patents

表示装置及びその制御方法 Download PDF

Info

Publication number
JP5927484B2
JP5927484B2 JP2011246726A JP2011246726A JP5927484B2 JP 5927484 B2 JP5927484 B2 JP 5927484B2 JP 2011246726 A JP2011246726 A JP 2011246726A JP 2011246726 A JP2011246726 A JP 2011246726A JP 5927484 B2 JP5927484 B2 JP 5927484B2
Authority
JP
Japan
Prior art keywords
voltage
transistor
current
line
light emitting
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2011246726A
Other languages
English (en)
Other versions
JP2013104909A (ja
Inventor
やよい 奥井
やよい 奥井
新井 康弘
康弘 新井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Joled Inc
Original Assignee
Joled Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Joled Inc filed Critical Joled Inc
Priority to JP2011246726A priority Critical patent/JP5927484B2/ja
Publication of JP2013104909A publication Critical patent/JP2013104909A/ja
Application granted granted Critical
Publication of JP5927484B2 publication Critical patent/JP5927484B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Description

本発明は、表示装置及びその制御方法に関し、特に電流駆動型の発光素子を用いた画像表示装置及びその制御方法に関する。
電流駆動型の発光素子を用いた画像表示装置として、有機エレクトロルミネッセンス(EL)素子を用いた画像表示装置が知られている。この自発光する有機EL素子を用いた有機EL表示装置は、液晶表示装置に必要なバックライトが不要で装置の薄型化に最適である。また、視野角にも制限がないため、次世代の表示装置として実用化が期待されている。また、有機EL表示装置に用いられる有機EL素子は、各発光素子の輝度がそこに流れる電流値により制御される点で、液晶セルがそこに印加される電圧により制御されるのとは異なる。
有機EL表示装置では、通常、画素を構成する有機EL素子がマトリクス状に配置される。複数の行電極(走査線)と複数の列電極(信号線)との交点に有機EL素子を設け、選択した行電極と複数の列電極との間にデータ信号に相当する電圧を印加するようにして有機EL素子を駆動するものをパッシブマトリクス型の有機ELディスプレイと呼ぶ。
一方、複数の走査線と複数の信号線との交点にスイッチング薄膜トランジスタ(TFT:Thin Film Transistor)を設け、このスイッチングTFTに駆動素子のゲートを接続し、選択した走査線を通じてこのスイッチングTFTをオンさせて信号線からデータ信号を駆動素子に入力する。この駆動素子によって有機EL素子を駆動するものをアクティブマトリクス型の有機EL表示装置と呼ぶ。
アクティブマトリクス型の有機EL表示装置は、各行電極(走査線)を選択している期間のみ、それに接続された有機EL素子が発光するパッシブマトリクス型の有機EL表示装置とは異なり、次の走査(選択)まで有機EL素子を発光させることが可能であるため、走査線数が増大してもディスプレイの輝度減少を招くようなことはない。従って、アクティブマトリクス型の有機EL表示装置は、低電圧で駆動でき、低消費電力化が可能となる。
特許文献1には、アクティブマトリクス型の有機EL表示装置における表示部の回路構成が開示されている。
図12は、特許文献1に記載された従来の有機ELディスプレイ装置における表示部の回路構成図である。同図に記載された有機ELディスプレイ装置500は、表示させる画素501を選択する選択線513と、選択された画素501にデータ電圧を与える信号線511と、選択線513と信号線511との交点に対応してマトリクス状に配置される電流駆動型の有機EL素子527と、電源電圧を印加する電源配線512と、電源配線512と有機EL素子527との間に直列に接続されるp型の第1トランジスタ523及び第2トランジスタ521と、第1トランジスタ523のゲート端子とドレイン端子を接続または遮断するn型の第3トランジスタ524と、第1トランジスタ523のゲート端子と可変電位配線515との間に設けられたコンデンサ526と、第2トランジスタ521のゲート端子と信号線511との間に接続されそのゲート端子が選択線513に接続されるn型の第4トランジスタ522とを備えた構成である。
以下、上記のように構成される画素501の表示動作について説明する。画素501の表示動作は、時間分割階調方式であり、ソースドライバ及びゲートドライバが実行する。
第2トランジスタ521のゲート端子に与えられる電位は、時間分割階調表示データである。時間分割階調表示を行なうには、ゲートドライバにより選択線513がHIGH電位とされた期間に、ソースドライバにより第4トランジスタ522を通して第2トランジスタ521のゲート端子にON電位またはOFF電位が印加される。
一方、第1トランジスタ523の出力電流を設定する動作においては、まず、可変電位配線515の電位を所定の電位Vpにし、制御線514をHIGH電位として第3トランジスタ524を導通状態とする。また、選択線513をHIGHレベルとしてソースドライバから第2トランジスタ521を一瞬導通状態とする電圧を印加し、直ぐに非導通状態となる電圧を印加する。このとき、第1トランジスタ523のゲート−ドレイン間は第3トランジスタ524を通して短絡されているので、第1トランジスタ523のゲート端子電位は低下しON電位となる。その後、第2トランジスタ521が上記のように非導通状態となると、第1トランジスタ523のドレイン端子電位が上昇する。その結果、第1トランジスタ523のゲート端子電位が上昇し、第1トランジスタ523が非導通状態に変化する。このときのソース−ゲート間電圧が、第1トランジスタ523の閾値電圧となる。
その後、制御線514をLOW電位として第3トランジスタ524を非導通状態とし、コンデンサ526の電位を保持して、さらに、可変電位配線515の電位をVpよりVaだけ低い電位に変化させる。これにより、第1トランジスタ523のゲート端子−ソース端子間電圧Vgsは閾値電圧Vth−Vaとなる。
なお、第1トランジスタ523のソース−ドレイン間電圧Vdsとソース−ゲート間電圧Vgsとの間に、|Vds|≧|Vgs| の関係があるとき、つまり第1トランジスタ523が飽和領域で動作するとき、第1トランジスタ523の閾値ばらつきを補償して第1トランジスタ523を流れる電流値を設定することができる。そして、第2トランジスタ521が導通状態になると、第1トランジスタ523から第2トランジスタ521を通して有機EL素子527に、閾値電圧に依らない一定の駆動電流Idsを流すことが可能となる。
特開2006−30946号公報
しかしながら、特許文献1に記載された従来の有機ELディスプレイ装置500は、駆動電流Idsを設定するために、基本的な表示動作に必要な信号線511及び選択線513の電位を変化させるドライバ回路に加え、可変電位配線515及び制御線514の電位を変化させるドライバ回路がそれぞれ必要であり、外部周辺回路の構成が複雑である。
また、特許文献1に記載された画素501の画素回路では、n型及びp型チャネルのTFTを両方用いており、TFTとして安価で製造容易なアモルファスシリコンTFTに代表されるn型チャネルのTFTのみを用いて画素回路を製造することが困難である。
上記課題に鑑み、本発明は、小規模な外部周辺回路により駆動可能な画素回路を有し、簡略化された製造工程による表示装置及びその制御方法を提供することを目的とする。
上記課題を解決するために、本発明の一態様に係る表示装置は、マトリクス状に配置された複数の発光画素を有する表示部を備える表示装置であって、電源電圧を前記複数の発光画素に供給するための電源線と、前記複数の発光画素を初期化するための参照電圧を前記複数の発光画素に供給するための初期化電源線と、制御線と、画素行ごとに配置され、映像信号に対応したデータ電圧を書き込む発光画素を選択するための複数の走査線と、画素列ごとに配置され、選択された発光画素に前記データ電圧を書き込むための複数のデータ線とを備え、前記複数の発光画素のそれぞれは、電流駆動型の発光素子と、前記発光素子に定電流を供給するための定電流駆動部と、前記電源線から前記定電流駆動部を介して前記発光素子へ供給される前記定電流の電流径路を導通及び遮断する定電流スイッチ部とを備え、前記定電流駆動部は、ソース電極及びドレイン電極の一方に前記電源電圧に対応した電圧が印加され、前記電源線からの電流を駆動する電流駆動トランジスタと、前記電流駆動トランジスタのゲート電極とドレイン電極またはソース電極との間の電圧を保持する第1コンデンサと、ゲート電極が前記制御線に接続され、前記第1コンデンサの一方の電極と前記初期化電源線との導通及び非導通を切り換える第1スイッチトランジスタと、ゲート電極が前記制御線に接続され、前記第1コンデンサの他方の電極と前記複数のデータ線のうちの対応するデータ線との導通及び非導通を切り換える第2スイッチトランジスタとを備え、前記定電流スイッチ部は、前記電源線、前記電流駆動トランジスタ、前記発光素子と直列に接続され、前記電流駆動トランジスタにより駆動される電流を前記発光素子へ流すための前記電流径路を導通及び遮断する電流スイッチトランジスタと、前記電流スイッチトランジスタのゲート電極とドレイン電極またはソース電極との間の電圧を保持する第2コンデンサと、ゲート電極が前記複数の走査線のうちの対応する走査線に接続され、前記電流スイッチトランジスタのゲート電極と前記データ線との導通及び非導通を切り換える選択トランジスタとを備えることを特徴とする。
上記構成によれば、従来では、基本的な書き込み動作及び発光動作に必要な配線の電位を変化させるドライバ回路に加えて制御線及び可変電位配線を変化させるドライバ回路が必要であったのに対して、制御線の電位を変化させるドライバ回路のみが新たに必要となるだけであり、外部周辺回路の構成を簡略化できる。
また、本発明の一態様に係る表示装置は、さらに、前記複数の走査線及び前記制御線に接続され、前記第1スイッチトランジスタ、前記第2スイッチトランジスタ及び前記選択トランジスタの導通及び非導通を制御する走査線制御回路と、前記複数のデータ線に接続され、前記走査線制御回路により前記選択トランジスタが導通状態となった場合、前記電流スイッチトランジスタの前記ゲート電極と前記ドレイン電極または前記ソース電極との間の電圧を決定する前記データ電圧を前記データ線に出力し、前記走査線制御回路により前記第1スイッチトランジスタ及び前記第2スイッチトランジスタが導通状態となった場合、前記電流駆動トランジスタの前記ゲート電極と前記ドレイン電極または前記ソース電極との間の電圧を決定する初期化電圧を前記データ線に出力する信号線制御回路とを備えることが好ましい。
上記構成によれば、発光画素列ごとに配置されたデータ線を、時間的に分割して利用することにより、電流駆動トランジスタのゲート−ソース間電圧を決定する初期化電圧と電流スイッチトランジスタのゲート−ソース間電圧を決定するデータ電圧とを出力させることが可能となる。よって、データ線及び信号線制御回路に対し複数の機能を持たせるため、制御回路の規模を小さくすることが可能となり、低コストの表示装置が実現可能である。
また、電流駆動トランジスタのゲート電極−ソース電極間電圧を設定するための初期化期間において、電流は初期化電源線とデータ線との間を流れる。データ線への上記電流の流れ込みは損失に繋がるが、電流駆動トランジスタのゲート電極−ソース電極間電圧を電源線とデータ線との間で設定する場合と比較して、参照電圧及び初期化電圧の電圧値を電源電圧に規制されずに必要最小値に設定することが可能であるため、流れる電流値を最小に抑え、上記電流による損失を最小限にすることができる。
また、本発明の一態様に係る表示装置は、前記電流スイッチトランジスタが導通状態となる場合の前記データ電圧の絶対値は、前記電流スイッチトランジスタが導通状態となる場合のドレイン−ソース間電圧の絶対値より大きく、前記参照電圧と前記初期化電圧との電位差の絶対値は、前記電流駆動トランジスタが導通状態となる場合のドレイン−ソース間電圧の絶対値より小さいことが好ましい。
これにより、電流駆動トランジスタは飽和領域で動作するので、電源電圧やソース電位の変動などがあっても安定して定電流を供給することができる。また、電流スイッチトランジスタは線形領域で動作するので、オン抵抗が小さく電圧降下が抑制されたスイッチング動作及び電流駆動となり、低消費電力化が実現される。
また、本発明の一態様に係る表示装置は、単位表示画像を書き換える時間である1フレーム時間内に前記信号線制御回路が前記初期化電圧を前記データ線に出力する回数は、前記1フレーム時間内に前記信号線制御回路が前記データ電圧を前記データ線に出力する回数よりも少なくてもよい。
この構成によれば、電流源としての電流駆動トランジスタの条件設定に必要な時間が短縮されるため、結果的に発光期間を長く確保することが可能となる。よって、高精細な表示パネルを提供でき、また、有機EL素子に流れる電流のピーク値を低くすることができるので、高効率な輝度制御を実行することが可能となる。
また、前記電流駆動トランジスタは、ソース電極及びドレイン電極の一方が前記電源線に接続され、ソース電極及びドレイン電極の他方が前記第1コンデンサの他方の電極に接続され、ゲート電極が前記第1コンデンサの一方の電極に接続され、前記電流スイッチトランジスタは、ソース電極及びドレイン電極の一方が前記電流駆動トランジスタのソース電極及びドレイン電極の他方に接続され、ソース電極及びドレイン電極の他方が前記発光素子のアノード電極及び前記第2コンデンサの他方の電極に接続され、ゲート電極が前記第2コンデンサの一方の電極に接続されていてもよい。
あるいは、前記電流駆動トランジスタは、ソース電極及びドレイン電極の一方が前記電流スイッチトランジスタのソース電極及びドレイン電極の一方に接続され、ソース電極及びドレイン電極の他方が前記第1コンデンサの他方の電極に接続され、ゲート電極が前記第1コンデンサの一方の電極に接続され、前記電流スイッチトランジスタは、ソース電極及びドレイン電極の一方が前記電源線に接続され、ゲート電極が前記第2コンデンサの一方の電極に接続されていてもよい。
また、前記電流駆動トランジスタ、前記電流スイッチトランジスタ、前記選択トランジスタ、前記第1スイッチトランジスタ及び前記第2スイッチトランジスタは、全て同一の導電型のチャネルを有する薄膜トランジスタであってもよい。
また、前記電流駆動トランジスタ、前記電流スイッチトランジスタ、前記選択トランジスタ、前記第1スイッチトランジスタ及び前記第2スイッチトランジスタは、全てn型のチャネルを有する薄膜トランジスタであることが好ましい。
これにより、特に、n型トランジスタのみを用いて画素回路を構成している場合、アモルファスシリコンTFTの製造プロセスを用いて安価かつ簡易的に表示パネルを製造することが可能となる。
また、前記電流駆動トランジスタは、飽和領域で動作し、前記電流スイッチトランジスタ、前記選択トランジスタ、前記第1スイッチトランジスタ及び前記第2スイッチトランジスタは、線形領域で動作することが好ましい。
これにより、電流駆動トランジスタは飽和領域で動作するので、電源電圧やソース電位の変動などがあっても安定して定電流を供給することができる。また、電流スイッチトランジスタ、選択トランジスタ、第1トランジスタ及び第2トランジスタは線形領域で動作するので、オン抵抗の小さいスイッチングとなり低消費電力化が実現される。
また、前記発光素子は、有機EL素子であってもよい。
また、前記発光素子は、無機EL素子であってもよい。
また、本発明は、このような特徴的な手段を備える表示装置として実現することができるだけでなく、表示装置に含まれる特徴的な手段をステップとする表示装置の制御方法として実現することができる。
本発明の表示装置及びその制御方法によれば、従来に比べドライバ回路が削減された小規模な外部周辺回路により駆動が可能となり、外部周辺回路を簡略化できる。
本発明の表示装置の機能ブロック図である。 本発明の実施の形態1に係る表示装置が有する表示部の回路構成図である。 本発明の表示装置が有する走査線制御回路の内部回路図である。 本発明の表示装置が有する信号線制御回路の内部回路図である。 本発明の実施の形態1に係る表示装置の駆動タイミングチャートである。 本発明の実施の形態1に係る表示装置の電流源設定動作を説明する状態遷移図である。 本発明の実施の形態1に係る表示装置の書き込み動作を説明する状態遷移図である。 本発明の実施の形態2に係る表示装置が有する表示部の回路構成図である。 本発明の実施の形態2に係る表示装置の駆動タイミングチャートである。 本発明の実施の形態2に係る表示装置の電流源設定動作を説明する状態遷移図である。 本発明の実施の形態2に係る表示装置の書き込み動作を説明する状態遷移図である。 特許文献1に記載された従来の有機ELディスプレイ装置における表示部の回路構成図である。
以下、本発明を実施するための形態1及び2について、図面を参照しながら説明する。
(実施の形態1)
<表示装置の構成>
図1は、本発明の実施の形態に係る表示装置の機能ブロック図である。同図に記載された表示装置1は、ディジタル階調制御方式で輝度を変動させるアクティブマトリクス型ディスプレイ装置であり、制御回路2と、走査線制御回路4と、信号線制御回路5と、表示部6とを備える。
制御回路2は、入力された映像信号に応じて、表示部6の画素ごとに発光させるサブフレームを割り当て、走査線制御回路4及び信号線制御回路5に制御信号を出力する。
走査線制御回路4は、表示部6に走査電圧を印加し、信号線制御回路5は表示部にデータ電圧及び初期化電圧を印加する。以下、上述した表示装置1の構成要素について詳細に説明する。
図2は、本発明の実施の形態に係る表示装置が有する表示部の回路構成図である。表示部6は、ディスプレイの解像度(m×n)に応じた、マトリクス状に配置された複数の発光画素が配置された表示部であるが、図2には、表示部6の一部である、1つの発光画素が記載されている。図2に記載された表示部6の発光画素は、電流スイッチトランジスタ11と、スイッチトランジスタ23及び24と、コンデンサ12及び22と、選択トランジスタ13と、有機EL素子14と、電流駆動トランジスタ21と、画素列ごとに配置されたデータ線DTと、画素行ごとに配置された走査線SCNと、制御線BLKと、初期化電源線PIと、電源線PSとを備える。
また、表示部6が有する複数の発光画素は、全て同じ回路構成となっている。
表示部6が有する発光画素は、有機EL素子14に供給する発光電流である定電流を発生させる定電流駆動部と、当該定電流駆動部から有機EL素子14へ供給される上記定電流の電流径路を導通及び遮断する定電流スイッチ部とに大別される。
定電流駆動部は、電流駆動トランジスタ21と、コンデンサ22と、スイッチトランジスタ23及び24とで構成される。定電流駆動部は、電流駆動トランジスタ21を飽和領域で動作させることにより、電流駆動トランジスタ21のソース−ドレイン間電圧Vdsが変動しても定電流を発生し、当該定電流を定電流スイッチ部へ安定供給する。
定電流スイッチ部は、電流スイッチトランジスタ11と、コンデンサ12と、選択トランジスタ13とで構成される。データ線DTから供給される2値のデータ電圧(オン電圧及びオフ電圧)が電流スイッチトランジスタ11のゲート端子に印加されることより、電流スイッチトランジスタ11のソース−ドレイン間は、導通状態または非導通状態となる。これにより、定電流駆動部からの定電流を有機EL素子14へ流す、または、流さないという動作がサブフィールド単位で実行され、ディジタル階調制御がなされる。ここで、電流スイッチトランジスタ11のオンオフ制御におけるスイッチング損失を低減させるため、電流スイッチトランジスタ11は、低オン抵抗である線形領域で動作させることが望ましい。一方、薄膜トランジスタを線形領域で動作させた場合、ソース−ドレイン間電圧Vdsの変動により、薄膜トランジスタのドレイン−ソース電流Idsが変動しやすいという課題がある。上記課題を解消するため、上述した定電流駆動部によりVdsが変動してもIdsが変動しない定電流が供給される。
つまり、飽和領域で動作する電流駆動トランジスタ21を有する定電流駆動部により、電源電圧やソース電位の変動などがあっても安定して定電流を供給することができ、線形領域で動作する電流スイッチトランジスタ11を有する定電流スイッチ部により、低損失なスイッチングによるディジタル階調表示が可能となる。
以下、発光画素の各構成要素及びそれらの接続状態を説明する。
電源線PSは、すべての画素行に配置され、電流駆動トランジスタ21のドレインに接続され、正の電源電圧VTFTを当該接続点に印加することにより、電源電圧を複数の発光画素に供給する。
なお、本実施の形態では、全ての発光画素に対して、同じ電源電圧VTFTが同じタイミングで印加されるので、電源線PSは、全ての電源線が接続された共通線となっていてもよい。
走査線SCNは、画素行ごとに配置され、映像信号に対応したデータ電圧を書き込む発光画素を選択する。
制御線BLKは、すべての画素行に配置され、定電流駆動部を初期化するための機能を有する。
初期化電源線PIは、すべての画素行に配置され、全ての発光画素を初期化するための参照電圧VREFを、全ての発光画素に供給する機能を有する。具体的には、初期化電源線PIは、定電流駆動部を初期化する場合にコンデンサ22の一方の電極に参照電圧VREFを供給する。なお、本実施の形態では、全ての発光画素に対して、同じ参照電圧VREFが同じタイミングで印加されるので、各画素行に配置された初期化電源線PIは共通線となっている。よって、駆動回路などの外部周辺回路を簡略化できる。
データ線DTは、画素列ごとに配置され、選択された発光画素にデータ電圧を書き込むための機能を有する。
有機EL素子14は、電流駆動型の発光素子であり、アノード端子が電流スイッチトランジスタ11のソース端子及びコンデンサ12の一方の電極と接続され、カソード端子が基準端子(基準電圧VEL)に接続されている。
電流駆動トランジスタ21は、ドレイン端子が電源線PSに接続され、ゲート端子がコンデンサ22の一方の電極と接続され、ソース端子がコンデンサ22の他方の電極と接続され、電源線PSからの電流を駆動する。電流駆動トランジスタ21は、ドレイン−ソース間電圧Vdsがゲート−ソース間電圧Vgsに比べて十分大きい領域である飽和領域にて動作させることにより、Vgsに応じて、電源電圧から一定の電流を供給する定電流駆動用の薄膜トランジスタである。なお、電流駆動トランジスタ21は、上述したように、Vdsの変動を受けない安定したIdsを有機EL素子14へ供給するが、映像信号に基づく表示階調の傾向により、フレーム単位で、後述する初期化電圧Vdata2を調整することによりVgsを変化させてIdsの大きさを調整することが可能となる。これにより、全ての階調を高精度に表示することが可能となる。
コンデンサ22は、電流駆動トランジスタ21のゲート電極及びソース電極に接続され、電流駆動トランジスタ21のゲート−ソース間電圧を保持する第1コンデンサである。
電流スイッチトランジスタ11は、ドレイン端子が電流駆動トランジスタ21のソース端子と接続され、ゲート端子がコンデンサ12の他方の端子と接続され、ソース端子がコンデンサ12の一方の端子及び有機EL素子14のアノード端子と接続され、ゲート−ソース間電圧Vgsがドレイン−ソース間電圧Vdsに比べて十分大きい領域である線形領域にて動作する、定電流スイッチング用の薄膜トランジスタである。電流スイッチトランジスタ11は、電流駆動トランジスタ21により駆動される定電流を有機EL素子14へ流すための電流径路を導通及び遮断する。
コンデンサ12は、電流スイッチトランジスタ11のゲート電極とソース電極との間の電圧を保持する第2コンデンサである。
選択トランジスタ13は、ドレイン端子が電流スイッチトランジスタ11のゲート端子と接続され、ゲート端子が走査線SCNと接続され、ソース端子がデータ線DTと接続され、有機EL素子14の発光を決定するデータ電圧を書き込むべき発光画素を選択する。つまり、選択トランジスタ13は、電流スイッチトランジスタ11のゲート電極とデータ線DTとの導通及び非導通を切り換える。
スイッチトランジスタ23は、ドレイン端子が初期化電源線PIと接続され、ゲート端子が制御線BLKと接続され、ソース端子が電流駆動トランジスタ21のゲート端子及びコンデンサ22の一方の電極と接続された第1スイッチトランジスタであり、スイッチトランジスタ24と同期制御されることにより、コンデンサ22の両端電圧である電流駆動トランジスタ21のVgsを確定させる。
スイッチトランジスタ24は、ドレイン端子が電流駆動トランジスタ21のソース端子及びコンデンサ22の他方の電極と接続され、ゲート端子が制御線BLKと接続され、ソース端子がデータ線DTと接続された第2スイッチトランジスタであり、スイッチトランジスタ23と同期制御されることにより、コンデンサ22の両端電圧である電流駆動トランジスタ21のVgsを確定させる。
電流スイッチトランジスタ11、スイッチトランジスタ23及び24、ならびに選択トランジスタ13は、入力された映像信号に基づいてゲート−ソース間に閾値電圧以上の電圧が印加されることにより、ドレイン−ソース間を導通状態とするスイッチ素子である。
電流駆動トランジスタ21、電流スイッチトランジスタ11、スイッチトランジスタ23及び24、ならびに選択トランジスタ13は、同一の導電型のチャネルを有する薄膜トランジスタであることが好ましく、さらには、nチャネルのMOSFETで形成されていることが望ましい。上記トランジスタが、全て、nチャネルのMOSFETで形成されることにより、n型トランジスタのみを用いて画素回路を構成できるので、アモルファスシリコンTFTを用いて安価かつ簡易的に表示パネルを製造することが可能となる。
上記回路構成において、データ線DTがHIGHレベル(Vdata1)となり走査線SCNがHIGHレベル(VSCN)となることで、選択トランジスタ13のゲート−ソース間に、閾値電圧よりも十分大きい信号電圧が印加される。これにより、選択トランジスタ13は線形領域で動作しドレイン−ソース間はオン抵抗の低い導通状態となる。そして、選択トランジスタ13が導通状態になった後、データ線DTから選択トランジスタ13を経由してコンデンサ12が充電される。これにより、電流スイッチトランジスタ11のゲート−ソース間に、閾値電圧よりも十分大きい電圧が印加され、電流スイッチトランジスタ11は線形領域で動作しドレイン−ソース間はオン抵抗の低い導通状態となる。このとき、電源線PS→電流駆動トランジスタ21→電流スイッチトランジスタ11→有機EL素子14の経路で上述した電流駆動トランジスタ21による定電流が流れ有機EL素子14が発光する。
また、本実施の形態では、発光素子として有機EL素子を用いているが、当該発光素子は電流駆動型の発光素子であればよく、例えば、無機EL素子であってもよい。
<走査線制御回路>
次に、走査線制御回路4について説明する。走査線制御回路4は、制御回路2からの制御信号により、データ電圧書き込み期間において、発光画素行を選択するための走査信号を、走査線SCNを介して発光画素を有する表示部6に出力する。また、走査線制御回路4は、制御回路2からの制御信号により、初期化期間において、各発光画素の定電流値を定電流駆動部に設定するための初期化信号を、制御線BLKを介して発光画素を有する表示部6に出力する。
図3は、本発明の表示装置が有する走査線制御回路の内部回路図である。走査線制御回路4は、走査信号の選択電圧であるVSCNまたは非選択電圧Vを選択し、画素行ごとに配置された走査線SCN1〜SCNmに印加する。
画素行数がmである場合には、走査線制御回路4は、m本の走査線SCN1〜SCNmを介して表示部6に接続されている。走査線制御回路4は、任意の順序で1ライン毎に走査線SCN1〜SCNmに対して選択電圧VSCNまたは非選択電圧Vを供給することが可能である。もちろん、走査線SCN1、SCN2、・・・SCNmという様に、行順次に走査電圧を印加することも可能であり、あるいは、全ての走査線に対し同時にVSCNまたはVを供給することも可能である。
図3に記載された回路において、例えば、走査線SCN1に選択電圧VSCNを印加し、その他の走査線に非選択電圧Vを印加する場合には、走査線制御回路4は、スイッチSW41A及びスイッチSW42B、SW43B、・・・SW4mBをON状態とし、スイッチSW41B及びスイッチSW42A、SW43A、・・・SW4mAをOFF状態とする。
さらに、図示しないが、走査線制御回路4は、初期化信号の選択電圧であるVBLKまたは非選択電圧を選択し、制御線BLKに印加する。制御線BLKに選択電圧VBLKまたは非選択電圧を印加する回路についても、選択電圧VSCNまたは非選択電圧Vを印加する回路と同様の構成である。
つまり、走査線制御回路4は、複数の走査線SCN及び制御線BLKに接続され、スイッチトランジスタ23及び24ならびに選択トランジスタ13の導通及び非導通を制御する。
なお、選択電圧VSCN及びVBLKを印加するタイミングについては、後述する。
また、制御線BLKは、全ての発光画素に共通した制御線であってもよく、また、画素行ごとに配置された制御線BLK1〜BLKmであってもよい。
<信号線制御回路>
次に、信号線制御回路5について説明する。信号線制御回路5は、データ電圧書き込み期間において、制御回路2からの制御信号により、走査線制御回路4から出力される走査信号に同期して、映像信号に対応したデータ電圧(オン電圧及びオフ電圧)を、データ線DTを介して電流スイッチトランジスタ11のゲート端子に出力する。また、信号線制御回路5は、初期化期間において、走査線制御回路4から制御線BLKを介して出力される初期化信号の選択電圧VBLKに同期して、定電流駆動部から定電流スイッチ部へ供給される定電流の電流値を決定するための初期化電圧Vdata2を、データ線DTを介して電流駆動トランジスタ21のソース端子に出力する。信号線制御回路5も走査線制御回路4とほぼ同様の回路構成であるが、印加する電圧値を電流駆動トランジスタ21のソース電圧として設定する初期化電圧Vdata2と、電流スイッチトランジスタ11のオン電圧Vdata1とを選択できる構成となっている。
図4は、本発明の表示装置が有する信号線制御回路の内部回路図である。信号線制御回路5は、スイッチSWDによる切替え機能により、初期化電圧Vdata2またはオン電圧Vdata1を選択し、画素列ごとに配置されたデータ線DT1〜DTnに印加する。また、データ信号のオフ電位を供給するためのスイッチをライン毎に配置した回路構成となっている。
画素列数がnである場合には、信号線制御回路5は、n本のデータ線DT1〜DTnを介して表示部6に接続されている。各データ線には、信号線制御回路5の信号に応じて、1ライン毎にデータ線DT1〜DTnにオン電圧Vdata1またはオフ電圧を供給することが可能である。また、全てのデータ線に対し同時に初期化電圧Vdata2またはオフ電圧を供給することも可能である。初期化電圧Vdata2、オン電圧Vdata1またはオフ電圧を印加するタイミングについては、後述する。
以上のように、信号線制御回路5は、制御回路2からの制御信号により、初期化期間において電流駆動トランジスタ21のソース電圧となる初期化電圧Vdata2を出力し、データ電圧書き込み期間においてデータ電圧であるオン電圧またはオフ電圧を、データ線DTを介して表示部6に出力する。また、映像信号に応じた駆動信号により、表示部6の解像度に応じた画素列数n本のデータ線を同時に制御可能とするためのメモリ機能を有している。
つまり、信号線制御回路5は、複数のデータ線DTに接続され、走査線制御回路4により選択トランジスタ13が導通状態となった場合、電流スイッチトランジスタ11のゲート−ソース間電圧を決定するデータ電圧をデータ線DTに出力し、走査線制御回路4によりスイッチトランジスタ23及び24が導通状態となった場合、電流駆動トランジスタ21のゲート−ソース間電圧を決定する初期化電圧Vdata2をデータ線DTに出力する。
なお、制御回路2は、発光画素の表示期間の長さを、電流スイッチトランジスタ11のオンオフ制御により変化させることで、有機EL素子14の発光輝度を制御する制御部として機能する。
<表示装置の動作>
以下、図5〜7を用いて、表示装置1の動作について述べる。図5は、本発明の実施の形態1に係る表示装置の駆動タイミングチャートである。図5の駆動タイミングチャートは、例として、走査線SCN1より行順次に走査した場合の表示装置の動作を表したものであり、上から順に、コンデンサ22の両端電圧V22、コンデンサ12の両端電圧V12、電流駆動トランジスタ21の状態TFT21、電流スイッチトランジスタ11の導通状態TFT11、選択トランジスタ13のゲート電圧V13、スイッチトランジスタ23のゲート電圧V23、スイッチトランジスタ24のゲート電圧V24、制御線BLKの電圧、データ線DTの電圧、走査線SCN1の電圧、・・・、走査線SCN1080の電圧を表している。なお、V22〜V24は、走査線SCN1に接続された画素行に属する発光画素についての動作を表している。また、上記電流駆動トランジスタ21の状態TFT21とは、スイッチトランジスタ23及び24が導通状態でありコンデンサ22が充電状態である場合をハイレベルとし、その他の場合をローレベルとして表している。また、上記電流スイッチトランジスタ11の導通状態TFT11とは、電流スイッチトランジスタ11のドレイン−ソース間が導通状態である場合をハイレベルとし、非導通状態である場合をローレベルとして表している。
以下説明する表示装置1の動作は、初期化動作、書き込み動作及び発光動作という一連の単位を1サブフィールドとし、当該サブフィールドを繰り返し実行する。
[初期化期間(電流源設定期間)]
定電流駆動部から供給される定電流を設定する初期化期間(電流源設定期間)における動作は、入力された映像信号に基づき、各画素の電流源となる電流駆動トランジスタ21のゲート−ソース間電圧Vgsを設定するステップである。
まず、時刻t01〜時刻t02において、電流駆動トランジスタ21のVgsを設定するために、書き込み対象の電流駆動トランジスタ21に直列に接続されている電流スイッチトランジスタ11をオフさせる。オフさせる方法としては、図5のように、行順次に走査線SCNに走査電圧パルスを印加し、データ線DTにオフ電圧を印加して行毎にオフさせてもよいし、全ライン一斉に走査電圧パルスを印加してもよい。また、上記走査電圧パルスの長さは、初期化期間より前の発光期間の長さに応じて変化させてもよい。
初期化期間の準備段階として上記動作を行うことにより、電流駆動トランジスタ21のソース電位が電流スイッチトランジスタ11及び有機EL素子14から切り離されてフローティング状態となるため、時刻t02以降での電流駆動トランジスタ21のソース電位をデータ線DTから任意に設定でき、これによりVgsを任意に調整することが可能となる。
次に、時刻t02において、制御線BLKに正の電圧VBLKを印加し、スイッチトランジスタ23及び24のゲート電圧を閾値電圧以上としドレイン−ソース間の抵抗を下げオンさせる。この動作により、電流駆動トランジスタ21のVgsは、初期化電源線PIとデータ線DTとの電位差により設定される。
図6は、本発明の実施の形態1に係る表示装置の電流源設定動作を説明する状態遷移図である。同図は、行列間で隣接する4つの発光画素6A〜6Dの時刻t02における電気的状態を表している。なお、本実施の形態では、電源線PS、制御線BLK及び初期化電源線PIが全ての発光画素で共通化されている。これらの配線の共通化、及び、初期化電源線PIによる参照電圧VREFの電圧値が初期化電圧Vdata2との電位差のみにより決定できることから参照電圧VREFを低く設定できること、により駆動回路などの外部周辺回路を簡略化できる。
時刻t02において、信号線制御回路5は、データ線DT1及びDT2に対して初期化電圧Vdata2を出力する。また、走査線制御回路4は、制御線BLKに対してHIGHレベルの選択電圧VBLKを出力する。これにより、スイッチトランジスタ23及び24が導通状態となり、電流駆動トランジスタ21のVgsは、(VREF−Vdata2)となる。図6において、矢印(破線)は電圧印加経路を示したものである。
ここで、有機EL表示パネルの場合を想定して具体例にて説明する。例えば、電源線PSの電源電圧VTFTは10V、基準電圧VELは−2Vに設定される。また、電流駆動トランジスタ21のドレイン−ソース間電圧Vdsは5V程度、電流スイッチトランジスタ11のVdsは1V程度となる。かかる場合において、前述したように、電流駆動トランジスタ21を、安定した定電流源として動作させるためには、Vds>>VgsとなるようVgsを設定して飽和領域にて動作させる必要がある。つまり、VREFとVdata2との電位差の絶対値は、電流駆動トランジスタ21のドレイン−ソース間電圧Vdsの絶対値より小さい。本具体例において、電流駆動トランジスタ21のVdsが5V程度であることから、電流駆動トランジスタ21のVgsを1V程度に設定することが望ましい。これより、参照電圧VREFを3V、初期化電圧Vdata2を2Vと設定すればよい。
上述した時刻t02における走査線制御回路4及び信号線制御回路5の動作により、定電流駆動部の設定が完了する。
その後、時刻t02〜時刻t03の期間において、走査線制御回路4は、制御線BLKをLOWレベルとして、スイッチトランジスタ23及び24のゲート電圧を閾値電圧以下とすることにより、電流駆動トランジスタ21のVgsを保持するコンデンサ22の両電極は、初期化電源線PI及びデータ線DTから電気的に切り離される。なお、このとき、スイッチトランジスタ23及び24が十分なオフ状態となるまでにデータ線DTの電圧を変動させると、電流駆動トランジスタ21のVgs電圧が変動してしまう。これを回避するため、データ線DTの電圧をVdata2から立ち下げるタイミングは、制御線BLKの立ち下がりタイミングよりも遅延させた方がよい。
また、時刻t02において、スイッチトランジスタ23及び24が導通状態となり、電流駆動トランジスタ21にVgsが設定されると同時に、電源線PS→電流駆動トランジスタ21→スイッチトランジスタ24→データ線DT→信号線制御回路5の経路で電流が流れる懸念がある。この電流による損失を無くすために、制御線BLKに選択電圧VBLKを印加するタイミングで、電源線PSの電圧を電流駆動トランジスタ21の閾値電圧以下になるように設定することが望ましい。
[書き込み期間(ON/OFF設定期間)]
データ電圧を、選択された発光画素へ書き込む書き込み期間(ON/OFF設定期間)における動作は、各発光画素が有する電流スイッチトランジスタ11の導通状態及び非導通状態を切り換えるステップである。このため、走査線制御回路4は、走査線SCNごとに、選択電圧VSCNまたは非選択電圧Vを印加する。これにより、選択された走査線SCNが接続された画素行に属する発光画素に対して、対応するデータ線DTからのデータ電圧が印加され、電流スイッチトランジスタ11のゲート電圧が制御される。
なお、図5では、制御回路2による処理により、サブフィールド期間t03〜t04及び期間t05〜t06では、1行目の発光画素が発光状態であり、サブフィールド期間t04〜t05では、1行目の発光画素が非発光状態であるものと仮定している。
まず、時刻t03〜時刻t04のサブフィールド期間において、走査線制御回路4は、走査線SCN1〜SCNmに対して、走査信号パルスを印加する。ここで、走査線SCN1に接続された1行目の発光画素について、より具体的に説明する。
図7は、本発明の実施の形態1に係る表示装置が有する画素への書き込み動作を説明する状態遷移図である。同図は、行列間で隣接する4つの発光画素6A〜6Dの時刻t03における電気的状態を表している。
時刻t03において、走査線制御回路4は、走査線SCN1に対して、選択トランジスタ13の閾値電圧以上となる選択電圧VSCNを出力する。これにより、選択トランジスタ13のドレイン−ソース間の抵抗が下がり、選択トランジスタ13が導通状態となる。また、信号線制御回路5は、データ線DTに対し、オン電圧Vdata1を出力する。これにより、電流スイッチトランジスタ11のゲート電圧が閾値電圧以上となり電流スイッチトランジスタ11が導通状態となる。図7において、矢印(破線)は電圧印加経路を示したものであり、矢印(実線)は電流の流れを示したものである。
なお、本実施の形態において、例えば、走査線SCN及び制御線BLKのHIGHレベルの電圧VSCN及びVBLKは+20Vであり、LOWレベルの電圧Vは−10Vに設定されている。また、前述したように、電流スイッチトランジスタ11を、スイッチング損失の小さいスイッチ素子として動作させるためには、Vgs>>VdsとなるようVgsを設定して線形領域にて動作させる必要がある。つまり、電流スイッチトランジスタ11が導通状態となる場合のデータ電圧の絶対値は、電流スイッチトランジスタ11のドレイン−ソース間電圧Vdsの絶対値より大きい。本具体例において、電流スイッチトランジスタ11のVdsが1V程度であることから、電流スイッチトランジスタ11のVgsを8V程度に設定することが望ましい。また、有機EL素子14に印加される電圧は、6V程度であることから、有機EL素子14のアノード電位、つまり電流スイッチトランジスタ11のソース電位は4V程度となる。上記電流スイッチトランジスタ11のVgs及びソース電位より、電流スイッチトランジスタ11に印加されるデータ電圧は、オン電圧として12V、オフ電圧として2V程度に設定すればよい。なお、この場合、オフ電圧とVdata2の電圧とを同じ電圧値に設定しているが、図5に記載された駆動タイミングチャートのように、異なる電圧値とすることも可能であり、本実施の形態の係る表示装置1における各設定電圧値は、上記例示電圧値に限られない。図5に記載された駆動タイミングチャートでは、各配線の電圧の挙動を明確にするため、オフ電圧の電圧値とVdata2電圧の電圧値とが異なっている例を示している。
次に、時刻t03〜時刻t04において、走査線SCN1の走査電圧をVSCNからVに変化させて選択トランジスタ13を非導通状態とし、電流スイッチトランジスタ11のゲート端子とデータ線DTとを電気的に切り離しても、電流スイッチトランジスタ11のゲート−ソース間に接続されたコンデンサ12により、電流スイッチトランジスタ11のVgs電位は保持される。このときのコンデンサ12の容量は、電流スイッチトランジスタ11をオンさせている最大時間幅が経過しても、電流スイッチトランジスタ11の閾値電圧以上の電位を保持できる容量以上とすることが望ましい。
上記動作により電流スイッチトランジスタ11が導通状態となると、電源線PS→電流駆動トランジスタ21→電流スイッチトランジスタ11→有機EL素子14→基準端子の経路で電流が流れ、発光画素6A及び6Bの発光期間が開始する。発光期間は電流スイッチトランジスタ11が非導通状態になるまで継続する。
その後、走査線SCN2、走査線SCN3、・・・、と順次走査することで、すべての発光画素に対して、所望のタイミングで電流スイッチトランジスタ11をオンさせることが可能となる。
以上のように、時刻t03以降において、所望の発光画素に対し走査線ごとに書き込み動作を行うことで、サブフィールドごとに全ての発光画素に対して書き込み及び発光制御を行うことが可能となる。
なお、図5に記載された一連の表示動作では、初期化動作を一度しか行っていないが、サブフィールドごとに行ってもよい。ただし、サブフィールド間で、定電流駆動部の電流設定値を変化させる必要が無い場合は初期化動作を行う必要が無く、サブフィールド間での初期化動作を省略することにより駆動時間を大幅に短縮することが可能となる。つまり、単位表示画像を書き換える時間である1フレーム時間内に信号線制御回路5が初期化電圧Vdata2をデータ線DTに出力する回数は、1フレーム時間内に信号線制御回路5がデータ電圧(オン電圧及びオフ電圧)をデータ線DTに出力する回数よりも少ないことが好ましい。これにより、電流源としての電流駆動トランジスタの条件設定に必要な時間が短縮されるため、結果的に発光期間を長く確保することが可能となる。よって、高精細な表示パネルを提供でき、また、有機EL素子に流れる電流のピーク値を低くすることができるので、高効率な輝度制御を実行することが可能となる。
また、サブフィールド時分割式で輝度を変調する場合、電流スイッチトランジスタ11のオン/オフ時間比率の最大値または最小値によって最大輝度と最小輝度の制約が生ずるが、電流駆動部における電流設定値を変化させることで、輝度調節範囲を広げることが可能である。具体的には、例えば、電流駆動トランジスタ21のVgsの設定値を調整することにより、輝度調節範囲を広げることが可能である。
また、初期化動作に必要な最大時間間隔に応じて、電流駆動トランジスタ21のVgsを保持するコンデンサ22の容量を設定することにより、電流駆動トランジスタ21のVgsを所望の値に保持することが可能となる。
以上、本実施の形態によれば、画素回路に定電流源として機能する定電流駆動部が配置されたことにより、定電流スイッチ部を構成する電流スイッチトランジスタ11は、定電流源である必要はなく、画素回路のオンオフ状態を切り換えるスイッチ機能を有していればよい。よって、例えば、電流スイッチトランジスタ11に印加するデータ電圧、つまり、ゲート−ソース間電圧Vgsを、ドレイン−ソース間電圧Vdsに対して十分大きく設定しておくことにより、薄膜トランジスタの線形領域を利用することができるので、ドレイン−ソース電流Idsのオン抵抗を小さくすることが可能となる。よって、電流スイッチトランジスタ11のドレイン−ソース間に発光電流が流れるときの電圧降下を低減でき、表示パネルの電力損失を大幅に低減することができる。
また、本実施の形態によれば、基本的な書き込み動作及び発光動作に必要な配線の電位を変化させるドライバ回路に対し、制御線BLKの電位を変化させるドライバ動作のみが新たに必要となるだけであり、外部周辺回路の構成を簡略化できる。
また、本実施の形態によれば、電流駆動トランジスタ21のVgsを設定するための初期化期間において、電流は初期化電源線PIからデータ線DTへと流れる。データ線DTへの上記電流の流れ込みは損失に繋がるが、電流駆動トランジスタ21のVgsを電源線PSとデータ線DTとの間で設定する場合と比較して、参照電圧VREFおよび初期化電圧Vdata2の電圧値を電源電圧に規制されずに必要最小値に設定することが可能であるため、流れる電流値を最小に抑え、上記電流による損失を最小限にすることができる。
(実施の形態2)
本実施の形態に係る表示装置が有する画素回路は、実施の形態1に係る画素回路と比較して、定電流駆動部及び定電流スイッチ部の回路構成はそれぞれ同じであるが、定電流駆動部と定電流スイッチ部との配置関係のみが異なる。以下、実施の形態1に係る画素回路と同じ点は説明を省略し、異なる点のみ説明する。
図8は、本発明の実施の形態2に係る表示装置が有する表示部の回路構成図である。図8に記載された表示部6の発光画素は、電流スイッチトランジスタ31と、スイッチトランジスタ43及び44と、コンデンサ32及び42と、選択トランジスタ33と、有機EL素子34と、電流駆動トランジスタ41と、画素列ごとに配置されたデータ線DTと、画素行ごとに配置された走査線SCN及び制御線BLKと、初期化電源線PIと、電源線PSとを備える。
表示部6が有する発光画素は、有機EL素子34に供給する発光電流である定電流を発生させる定電流駆動部と、当該定電流駆動部から有機EL素子34へ供給される上記定電流の電流径路を導通及び遮断する定電流スイッチ部とに大別される。
定電流駆動部は、電流駆動トランジスタ41と、コンデンサ42と、スイッチトランジスタ43及び44とで構成される。定電流駆動部は、電流駆動トランジスタ41を飽和領域で動作させることにより、電流駆動トランジスタ41のVdsが変動しても定電流を発生し、当該定電流を定電流スイッチ部へ安定供給する。
定電流スイッチ部は、電流スイッチトランジスタ31と、コンデンサ32と、選択トランジスタ33とで構成される。データ線DTから供給される2値のデータ電圧(オン電圧及びオフ電圧)が電流スイッチトランジスタ31のゲート端子に印加されることより、電流スイッチトランジスタ31のソース−ドレイン間は、導通状態または非導通状態となる。これにより、定電流駆動部からの定電流を有機EL素子34へ流す、または、流さないという動作がサブフィールド単位で実行され、ディジタル階調制御がなされる。ここで、電流スイッチトランジスタ31のオンオフ制御におけるスイッチング損失を低減させるため、電流スイッチトランジスタ31は、低オン抵抗である線形領域で動作させることが望ましい。一方、薄膜トランジスタを線形領域で動作させた場合、ソース−ドレイン間電圧Vdsの変動により、薄膜トランジスタのドレイン−ソース電流Idsが変動しやすいという課題がある。上記課題を解消するため、上述した定電流駆動部によりVdsが変動してもIdsが変動しない定電流が供給される。
つまり、飽和領域で動作する電流駆動トランジスタ41を有する定電流駆動部により、電源電圧やソース電位の変動などがあっても安定して定電流を供給することができ、線形領域で動作する電流スイッチトランジスタ31を有する定電流スイッチ部により、低損失なスイッチングによるディジタル階調表示が可能となる。
以下、発光画素の各構成要素及びそれらの接続状態を説明する。
電源線PSは、すべての画素行に配置され、電流スイッチトランジスタ31を介して、電流駆動トランジスタ41のドレインに接続されている。
なお、本実施の形態では、全ての発光画素に対して、同じ電源電圧VTFTが同じタイミングで印加されるので、電源線PSは、全ての電源線が接続された共通線となっていてもよい。
有機EL素子34は、電流駆動型の発光素子であり、アノード端子が電流駆動トランジスタ41のソース端子及びコンデンサ42の一方の電極と接続され、カソード端子が基準端子(基準電圧VEL)に接続されている。
電流駆動トランジスタ41は、ドレイン端子が電流スイッチトランジスタ31のソース端子に接続され、ゲート端子がコンデンサ42の他方の電極と接続され、ソース端子がコンデンサ42の一方の電極と接続され、電源線PSからの電流を駆動する。電流駆動トランジスタ41は、VdsがVgsに比べて十分大きい領域である飽和領域にて動作させることにより、Vgsに応じて、電源電圧から一定の電流を供給する定電流駆動用の薄膜トランジスタである。なお、電流駆動トランジスタ41は、上述したように、Vdsの変動を受けない安定したIdsを有機EL素子34へ供給するが、映像信号に基づく表示階調の傾向により、フレーム単位で、後述する初期化電圧Vdata2を調整することによりVgsを変化させてIdsの大きさを調整することが可能となる。これにより、全ての階調を高精度に表示することが可能となる。
コンデンサ42は、電流駆動トランジスタ41のゲート電極及びソース電極に接続され、電流駆動トランジスタ41のゲート−ソース間電圧を保持する第1コンデンサである。
電流スイッチトランジスタ31は、ドレイン端子が電源線PSと接続され、ゲート端子がコンデンサ32の他方の端子と接続され、ソース端子が電流駆動トランジスタ41のドレイン端子と接続され、VgsがVdsに比べて十分大きい領域である線形領域にて動作する、定電流スイッチング用の薄膜トランジスタである。電流スイッチトランジスタ31は、電流駆動トランジスタ41により駆動される定電流を有機EL素子34へ流すための電流径路を導通及び遮断する。
コンデンサ32は、電流スイッチトランジスタ31のゲート電極とドレイン電極との間の電圧を保持する第2コンデンサである。
選択トランジスタ33は、ドレイン端子が電流スイッチトランジスタ31のゲート端子と接続され、ゲート端子が走査線SCNと接続され、ソース端子がデータ線DTと接続され、有機EL素子34の発光を決定するデータ電圧を書き込むべき発光画素を選択する。つまり、選択トランジスタ33は、電流スイッチトランジスタ31のゲート電極とデータ線DTとの導通及び非導通を切り換える。
スイッチトランジスタ43は、ドレイン端子が初期化電源線PIと接続され、ゲート端子が制御線BLKと接続され、ソース端子が電流駆動トランジスタ41のゲート端子及びコンデンサ42の他方の電極と接続された第1スイッチトランジスタであり、スイッチトランジスタ44と同期制御されることにより、コンデンサ42の両端電圧である電流駆動トランジスタ41のVgsを確定させる。
スイッチトランジスタ44は、ドレイン端子が電流駆動トランジスタ41のソース端子及びコンデンサ42の一方の電極と接続され、ゲート端子が制御線BLKと接続され、ソース端子がデータ線DTと接続された第2スイッチトランジスタであり、スイッチトランジスタ43と同期制御されることにより、コンデンサ42の両端電圧である電流駆動トランジスタ41のVgsを確定させる。
電流スイッチトランジスタ31、スイッチトランジスタ43及び44、ならびに選択トランジスタ33は、入力された映像信号に基づいてゲート−ソース間に閾値電圧以上の電圧が印加されることにより、ドレイン−ソース間を導通状態とするスイッチ素子である。
電流駆動トランジスタ41、電流スイッチトランジスタ31、スイッチトランジスタ43及び44、ならびに選択トランジスタ33は、同一の導電型のチャネルを有する薄膜トランジスタであることが好ましく、さらには、nチャネルのMOSFETで形成されていることが望ましい。上記トランジスタが、全て、nチャネルのMOSFETで形成されることにより、n型トランジスタのみを用いて画素回路を構成できるので、アモルファスシリコンTFTを用いて安価かつ簡易的に表示パネルを製造することが可能となる。
上記回路構成において、データ線DTがHIGHレベル(Vdata1)となり走査線SCNがHIGHレベル(VSCN)となることで、選択トランジスタ33のゲート−ソース間に、閾値電圧よりも十分大きい信号電圧が印加される。これにより、選択トランジスタ33は線形領域で動作しドレイン−ソース間はオン抵抗の低い導通状態となる。そして、選択トランジスタ33が導通状態になった後、データ線DTから選択トランジスタ33を経由してコンデンサ32が充電される。これにより、電流スイッチトランジスタ31のゲート−ソース間に、閾値電圧よりも十分大きい電圧が印加され、電流スイッチトランジスタ31は線形領域で動作しドレイン−ソース間はオン抵抗の低い導通状態となる。このとき、電源線PS→電流スイッチトランジスタ31→電流駆動トランジスタ41→有機EL素子34の経路で上述した電流駆動トランジスタ41による定電流が流れ有機EL素子34が発光する。
なお、図8では、コンデンサ32が電流スイッチトランジスタ31のゲート−ドレイン間に接続されているが、電流スイッチトランジスタ31のゲート−ソース間にも寄生容量が生ずる(図示せず)。電流スイッチトランジスタ31のゲート−ソース間電圧及びゲート−ドレイン間電圧の合計がドレイン−ソース間電圧と一致する。よって、前述のドレイン−ゲート間電圧をコンデンサ32で保持することは、ゲート−ソース間電圧を保持することと等価的である。
<表示装置の動作>
以下、図9〜11を用いて、実施の形態2に係る表示装置の動作について述べる。図9は、本発明の実施の形態に係る表示装置の駆動タイミングチャートである。図9の駆動タイミングチャートは、図5に記載された実施の形態1に係る表示装置の駆動タイミングチャートと同様に、上から順に、V42、V32、TFT41、TFT31、V33、V43、V44、制御線BLKの電圧、データ線DTの電圧、走査線SCN1の電圧、・・・、走査線SCN1080の電圧を表している。
[初期化期間(電流源設定期間)]
定電流駆動部から供給される定電流を設定する初期化期間(電流源設定期間)における動作は、入力された映像信号に基づき、各画素の電流源となる電流駆動トランジスタ41のゲート−ソース間電圧Vgsを設定するステップである。
まず、時刻t11〜時刻t12において、電流駆動トランジスタ41のVgsを設定するために、書き込み対象の電流駆動トランジスタ41に直列に接続されている電流スイッチトランジスタ31をオフさせる。オフさせる方法としては、図9のように、行順次に走査線SCNに走査電圧パルスを印加し、データ線DTにオフ電圧を印加して行毎にオフさせてもよいし、全ライン一斉に走査電圧パルスを印加してもよい。また、上記走査電圧パルスの長さは、初期化期間より前の発光期間の長さに応じて変化させてもよい。
初期化期間の準備段階として上記動作を行うことにより、電流駆動トランジスタ41のドレイン電位が電源線PSから切り離されてフローティング状態となるため、時刻t12以降での電流駆動トランジスタ41のVgsを任意に調整することが可能となる。
次に、時刻t12において、制御線BLKに正の電圧VBLKを印加し、スイッチトランジスタ43及び44のゲート電圧を閾値電圧以上としドレイン−ソース間の抵抗を下げオンさせる。この動作により、電流駆動トランジスタ41のVgsは、データ線DTと初期化電源線PIとの電位差により設定される。上述したように、電流駆動トランジスタ41のVgsを設定する際に、電流スイッチトランジスタ31をオフ状態としているため、電流駆動トランジスタ41のドレイン端子は切り離されている。このため、データ線DTや初期化電源線PIへの不要な電流の流入が無いので、書き込みに必要な電力を最小にすることが可能となり、低損失な表示装置が実現可能である。
図10は、本発明の実施の形態2に係る表示装置の電流源設定動作を説明する状態遷移図である。同図は、行列間で隣接する4つの発光画素6A〜6Dの時刻t12における電気的状態を表している。なお、本実施の形態では、電源線PS、制御線BLK及び初期化電源線PIが全ての発光画素で共通化されている。これらの配線の共通化、及び、初期化電源線PIによる参照電圧VREFの電圧値が初期化電圧Vdata2との電位差のみにより決定できることから参照電圧VREFを低く設定できること、により駆動回路などの外部周辺回路を簡略化できる。
時刻t12において、信号線制御回路5は、データ線DT1及びDT2に対して初期化電圧Vdata2を出力する。また、走査線制御回路4は、制御線BLKに対してHIGHレベルの選択電圧VBLKを出力する。また、走査線制御回路4は、走査線SCNに対してLOWレベルの非選択電圧Vを出力する。これにより、スイッチトランジスタ43及び44が導通状態となり、電流駆動トランジスタ41のVgsは、(VREF−Vdata2)となる。図10において、矢印(破線)は電圧印加経路を示したものである。
ここで、前述したように、電流駆動トランジスタ41を、安定した定電流源として動作させるためには、Vds>>VgsとなるようVgsを設定して飽和領域にて動作させる必要がある。つまり、VREFとVdata2との電位差の絶対値は、電流駆動トランジスタ41のドレイン−ソース間電圧Vdsの絶対値より小さい。
但し、時刻t12〜時刻t13の初期化期間において、スイッチトランジスタ44が導通状態であることから、データ線DTからスイッチトランジスタ44を介して有機EL素子34へ電流が流れ込んで有機EL素子34が発光してしまう恐れがある。また同様に、スイッチトランジスタ43が導通状態であることから、初期化電源線PIからスイッチトランジスタ43を介して有機EL素子34へ電流が流れ込んで有機EL素子34が発光してしまう恐れがある。これを回避するため、データ線DTの初期化電圧Vdata2及び初期化電源線の参照電圧VREFは、基準電位VELに有機EL素子34の順方向降下電圧を足した電圧よりも小さくなるよう設定される必要がある。この条件を確保することにより、有機EL素子34のpn接合部が逆バイアスとなり、データ線DT→スイッチトランジスタ44→有機EL素子34、及び、初期化電源線PI→スイッチトランジスタ43→有機EL素子34の経路で不要な電流は流れず、電流駆動トランジスタ41のVgsを任意に設定することが可能となる。
ここで、有機EL表示パネルの場合を想定して具体例にて説明する。例えば、電源線PSの電源電圧VTFTは10V、基準電圧VELは―2Vに設定される。また、電流駆動トランジスタ41のドレイン−ソース間電圧Vdsは5V程度、電流スイッチトランジスタ31のVdsは1V程度となる。この場合、電流駆動トランジスタ41のVgsを1V程度に設定する、つまり、初期化電圧Vdata2を2V、及び参照電圧VREFを3Vと設定すれば、上述したように電流駆動トランジスタ41のVds>>Vgsとなる。
上述した時刻t12における走査線制御回路4及び信号線制御回路5の動作により、定電流駆動部の設定が完了する。
その後、時刻t12〜時刻t13の期間において、走査線制御回路4は、制御線BLKをLOWレベルとして、スイッチトランジスタ43及び44のゲート電圧を閾値電圧以下とすることにより、電流駆動トランジスタ41のVgsを保持するコンデンサ42の両電極は、初期化電源線PI及びデータ線DTから電気的に切り離される。なお、このとき、スイッチトランジスタ43及び44が十分なオフ状態となるまでにデータ線DTの電圧を変動させると、電流駆動トランジスタ41のVgs電圧が変動してしまう。これを回避するため、データ線DTの電圧をVdata2から立ち下げるタイミングは、制御線BLKの立ち下がりタイミングよりも遅延させた方がよい。
[書き込み期間(ON/OFF設定期間)]
データ電圧を、選択された発光画素へ書き込む書き込み期間(ON/OFF設定期間)における動作は、各発光画素が有する電流スイッチトランジスタ31の導通状態及び非導通状態を切り換えるステップである。このため、走査線制御回路4は、走査線SCNごとに、選択電圧VSCNまたは非選択電圧Vを印加する。これにより、選択された走査線SCNが接続された画素行に属する発光画素に対して、対応するデータ線DTからのデータ電圧が印加され、電流スイッチトランジスタ31のゲート電圧が制御される。
なお、図9では、制御回路2による処理により、サブフィールド期間t13〜t14及び期間t15〜t16では、1行目の発光画素が発光状態であり、サブフィールド期間t14〜t15では、1行目の発光画素が非発光状態であるものと仮定している。
まず、時刻t13〜時刻t14のサブフィールド期間において、走査線制御回路4は、走査線SCN1〜SCNmに対して、走査信号パルスを印加する。ここで、走査線SCN1に接続された1行目の発光画素について、より具体的に説明する。
図11は、本発明の実施の形態2に係る表示装置が有する画素への書き込み動作を説明する状態遷移図である。同図は、行列間で隣接する4つの発光画素6A〜6Dの時刻t13における電気的状態を表している。
時刻t13において、走査線制御回路4は、走査線SCN1に対して、選択トランジスタ33の閾値電圧以上となる選択電圧VSCNを出力する。これにより、選択トランジスタ33のドレイン−ソース間の抵抗が下がり、選択トランジスタ33が導通状態となる。また、信号線制御回路5は、データ線DTに対し、オン電圧Vdata1を出力する。これにより、電流スイッチトランジスタ31のゲート電圧が閾値電圧以上となり電流スイッチトランジスタ31が導通状態となる。このとき、スイッチトランジスタ44のソース電圧も変化するが、スイッチトランジスタ44のゲート電圧が閾値電圧以下であるため、電流駆動トランジスタ41のVgsに影響は無い。図11において、矢印(破線)は電圧印加経路を示したものであり、矢印(実線)は電流の流れを示したものである。
なお、本実施の形態において、例えば、走査線SCN及び制御線BLKのHIGHレベルの電圧VSCN及びVBLKは+20Vであり、LOWレベルの電圧Vは−10Vに設定されている。また、前述したように、電流スイッチトランジスタ31を、スイッチング損失の小さいスイッチ素子として動作させるためには、Vgs>>VdsとなるようVgsを設定して線形領域にて動作させる必要がある。つまり、電流スイッチトランジスタ31が導通状態となる場合のデータ電圧の絶対値は、電流スイッチトランジスタ31のドレイン−ソース間電圧Vdsの絶対値より大きい。本具体例において、電流スイッチトランジスタ31のVdsが1V程度であることから、電流スイッチトランジスタ31のVgsを8V程度に設定することが望ましい。また、有機EL素子34に印加される電圧は、6V程度であり、電流駆動トランジスタ41のVdsが5Vであることから、電流スイッチトランジスタ31のソース電位は9V程度となる。上記電流スイッチトランジスタ31のVgs及びソース電位より、電流スイッチトランジスタ31に印加されるデータ電圧は、オン電圧として17V、オフ電圧として2V程度に設定すればよい。なお、この場合、オフ電圧とVdata2の電圧とを同じ電圧値に設定しているが、図9に記載された駆動タイミングチャートのように、異なる電圧値とすることも可能であり、例えば、オフ電圧を7Vと高く設定することも可能である。すなわち、本実施の形態の係る表示装置における各設定電圧値は、上記例示電圧値に限られない。図9に記載された駆動タイミングチャートでは、各配線の電圧の挙動を明確にするため、オフ電圧の電圧値とVdata2電圧の電圧値とが異なっている例を示している。
次に、時刻t13〜時刻t14において、走査線SCN1の走査電圧をVSCNからVに変化させて選択トランジスタ33を非導通状態とし、電流スイッチトランジスタ31のゲート端子とデータ線DTとを電気的に切り離しても、電流スイッチトランジスタ31のゲート−ソース間に接続されたコンデンサ32により、電流スイッチトランジスタ31のVgs電位は保持される。このときのコンデンサ32の容量は、電流スイッチトランジスタ31をオンさせている最大時間幅が経過しても、電流スイッチトランジスタ31の閾値電圧以上の電位を保持できる容量以上とすることが望ましい。
上記動作により電流スイッチトランジスタ31が導通状態となると、電源線PS→電流スイッチトランジスタ31→電流駆動トランジスタ41→有機EL素子34→基準端子の経路で電流が流れ、発光画素6A及び6Bの発光期間が開始する。発光期間は電流スイッチトランジスタ31が非導通状態になるまで継続する。
その後、走査線SCN2、走査線SCN3、・・・、と順次走査することで、すべての発光画素に対して、所望のタイミングで電流スイッチトランジスタ31をオンさせることが可能となる。
以上のように、時刻t13以降において、所望の発光画素に対し走査線ごとに書き込み動作を行うことで、サブフィールドごとに全ての発光画素に対して書き込み及び発光制御を行うことが可能となる。
なお、図9に記載された一連の表示動作では、初期化動作を一度しか行っていないが、サブフィールドごとに行ってもよい。ただし、サブフィールド間で、定電流駆動部の電流設定値を変化させる必要が無い場合は初期化動作を行う必要が無く、サブフィールド間での初期化動作を省略することにより駆動時間を大幅に短縮することが可能となる。つまり、単位表示画像を書き換える時間である1フレーム時間内に信号線制御回路5が初期化電圧Vdata2をデータ線DTに出力する回数は、1フレーム時間内に信号線制御回路5がデータ電圧(オン電圧及びオフ電圧)をデータ線DTに出力する回数よりも少ないことが好ましい。これにより、電流源としての電流駆動トランジスタの条件設定に必要な時間が短縮されるため、結果的に発光期間を長く確保することが可能となる。よって、高精細な表示パネルを提供でき、また、有機EL素子に流れる電流のピーク値を低くすることができるので、高効率な輝度制御を実行することが可能となる。
また、サブフィールド時分割式で輝度を変調する場合、電流スイッチトランジスタ31のオン/オフ時間比率の最大値または最小値によって最大輝度と最小輝度の制約が生ずるが、電流駆動部における電流設定値を変化させることで、輝度調節範囲を広げることが可能である。具体的には、例えば、電流駆動トランジスタ41のVgsの設定値を調整することにより、輝度調節範囲を広げることが可能である。
また、初期化動作に必要な最大時間間隔に応じて、電流駆動トランジスタ41のVgsを保持するコンデンサ42の容量を設定することにより、電流駆動トランジスタ41のVgsを所望の値に保持することが可能となる。
以上、本実施の形態によれば、画素回路に定電流源として機能する定電流駆動部が配置されたことにより、定電流スイッチ部を構成する電流スイッチトランジスタ31は、定電流源である必要はなく、画素回路のオンオフ状態を切り換えるスイッチ機能を有していればよい。よって、例えば、電流スイッチトランジスタ31に印加するデータ電圧、つまり、ゲート−ソース間電圧Vgsを、ドレイン−ソース間電圧Vdsに対して十分大きく設定しておくことにより、薄膜トランジスタの線形領域を利用することができるので、ドレイン−ソース電流Idsのオン抵抗を小さくすることが可能となる。よって、電流スイッチトランジスタ31のドレイン−ソース間に発光電流が流れるときの電圧降下を低減でき、表示パネルの電力損失を大幅に低減することができる。
また、本実施の形態によれば、基本的な書き込み動作及び発光動作に必要な配線の電位を変化させるドライバ回路に対し、制御線BLKの電位を変化させるドライバ動作のみが新たに必要となるだけであり、外部周辺回路の構成を簡略化できる。
また、本実施の形態によれば、電流駆動トランジスタ41のVgsを設定するための初期化期間において、電流は初期化電源線PIからデータ線DTへと流れる。データ線DTへの上記電流の流れ込みは損失に繋がるが、電流駆動トランジスタ41のVgsを電源線PSとデータ線DTとの間で設定する場合と比較して、参照電圧VREFおよび初期化電圧Vdata2の電圧値を電源電圧に規制されずに必要最小値に設定することが可能であるため、流れる電流値を最小に抑え、上記電流による損失を最小限にすることができる。
以上、本発明に係る表示装置及びその制御方法について実施に形態1及び2に基づき説明したが、本発明に係る表示装置及びその制御方法は、上述した実施の形態1及び2に限定されるものではない。実施の形態1及び2に対して、本発明の主旨を逸脱しない範囲で当業者が思いつく各種変形を施して得られる変形例や、本発明に係る表示装置を内蔵した各種機器も本発明に含まれる。
なお、飽和領域を利用した定電流源である電流駆動トランジスタ21及び41のチャネル幅を、電流スイッチトランジスタ11及び31よりも広くすることが好ましい。これにより、電流駆動トランジスタ21及び41のドレイン−ソース間に発光電流が流れるときの電圧降下を低減でき、表示パネルの電力損失を低減することが可能である。
また、上記実施の形態1及び2では、各トランジスタのゲート電圧がHIGHレベルの場合にオン状態になるn型トランジスタとして記述しているが、これらをすべてp型トランジスタで形成し、走査線の極性を反転させた表示装置でも、上述した各実施の形態と同様の効果を奏する。あるいは、n型トランジスタ及びp型トランジスタが混在した構成の表示装置であってもよい。
また、本発明に係る実施の形態1及び2では、各トランジスタは、ゲート、ソース及びドレインを有するFETであることを前提として説明してきたが、これらのトランジスタには、ベース、コレクタ及びエミッタを有するバイポーラトランジスタが適用されてもよい。この場合にも、本発明の目的が達成され同様の効果を奏する。
本発明の表示装置及びその制御方法は、特に、ディジタル階調制御方式で輝度を変動させるアクティブ型ディスプレイに有用である。
1 表示装置
2 制御回路
4 走査線制御回路
5 信号線制御回路
6 表示部
6A、6B、6C、6D 発光画素
11、31 電流スイッチトランジスタ
12、22、32、42 コンデンサ
13、33 選択トランジスタ
14、34、527 有機EL素子
21、41 電流駆動トランジスタ
23、24、43、44 スイッチトランジスタ
500 有機ELディスプレイ装置
501 画素
511 信号線
512 電源配線
513 選択線
514 制御線
515 可変電位配線
521 第2トランジスタ
522 第4トランジスタ
523 第1トランジスタ
524 第3トランジスタ
525、526 コンデンサ

Claims (10)

  1. マトリクス状に配置された複数の発光画素を有する表示部を備える表示装置であって、
    電源電圧を前記複数の発光画素に供給するための電源線と、
    前記複数の発光画素を初期化するための参照電圧を前記複数の発光画素に供給するための初期化電源線と、
    制御線と、
    画素行ごとに配置され、映像信号に対応したデータ電圧を書き込む発光画素を選択するための複数の走査線と、
    画素列ごとに配置され、選択された発光画素に前記データ電圧を書き込むための複数のデータ線とを備え、
    前記複数の発光画素のそれぞれは、
    電流駆動型の発光素子と、
    前記発光素子に定電流を供給するための定電流駆動部と、
    前記電源線から前記定電流駆動部を介して前記発光素子へ供給される前記定電流の電流径路を導通及び遮断する定電流スイッチ部とを備え、
    前記定電流駆動部は、
    ソース電極及びドレイン電極の一方に前記電源電圧に対応した電圧が印加され、前記電源線からの電流を駆動する電流駆動トランジスタと、
    前記電流駆動トランジスタのゲート電極とソース電極との間の電圧を保持する第1コンデンサと、
    ゲート電極が前記制御線に接続され、前記第1コンデンサの一方の電極と前記初期化電源線との導通及び非導通を切り換える第1スイッチトランジスタと、
    ゲート電極が前記制御線に接続され、前記第1コンデンサの他方の電極と前記複数のデータ線のうちの対応するデータ線との導通及び非導通を切り換える第2スイッチトランジスタとを備え、
    前記定電流スイッチ部は、
    前記電源線、前記電流駆動トランジスタ、前記発光素子と直列に接続され、前記電流駆動トランジスタにより駆動される電流を前記発光素子へ流すための前記電流径路を導通及び遮断する電流スイッチトランジスタと、
    前記電流スイッチトランジスタのゲート電極とソース電極または前記電源線との間の電圧を保持する第2コンデンサと、
    ゲート電極が前記複数の走査線のうちの対応する走査線に接続され、前記電流スイッチトランジスタのゲート電極と前記データ線との導通及び非導通を切り換える選択トランジスタとを備え
    前記表示装置は、さらに、
    前記複数の走査線及び前記制御線に接続され、前記第1スイッチトランジスタ、前記第2スイッチトランジスタ及び前記選択トランジスタの導通及び非導通を制御する走査線制御回路と、
    前記複数のデータ線に接続され、前記走査線制御回路により前記選択トランジスタが導通状態となった場合、前記電流スイッチトランジスタの前記ゲート電極と前記ソース電極との間の電圧を決定する前記データ電圧を、当該データ電圧の絶対値が前記電流スイッチトランジスタが導通状態となる場合のドレイン−ソース間電圧の絶対値より大きくなるよう前記データ線に出力し、前記走査線制御回路により前記第1スイッチトランジスタ及び前記第2スイッチトランジスタが導通状態となった場合、前記電流駆動トランジスタの前記ゲート電極と前記ソース電極との間の電圧を決定する初期化電圧を、前記参照電圧と前記初期化電圧との電位差の絶対値が前記電流駆動トランジスタが導通状態となる場合のドレイン−ソース間電圧の絶対値より小さくなるよう前記データ線に出力する信号線制御回路とを備える
    表示装置。
  2. 単位表示画像を書き換える時間である1フレーム時間内に前記信号線制御回路が前記初期化電圧を前記データ線に出力する回数は、前記1フレーム時間内に前記信号線制御回路が前記データ電圧を前記データ線に出力する回数よりも少ない
    請求項に記載の表示装置。
  3. 前記電流駆動トランジスタは、ドレイン電極が前記電源線に接続され、ソース電極が前記第1コンデンサの他方の電極に接続され、ゲート電極が前記第1コンデンサの一方の電極に接続され、
    前記電流スイッチトランジスタは、ドレイン電極が前記電流駆動トランジスタのソース電極に接続され、ソース電極が前記発光素子のアノード電極及び前記第2コンデンサの他方の電極に接続され、ゲート電極が前記第2コンデンサの一方の電極に接続されている
    請求項1または2に記載の表示装置。
  4. 前記電流駆動トランジスタは、ドレイン電極が前記電流スイッチトランジスタのソース電極に接続され、ソース電極が前記第1コンデンサの他方の電極に接続され、ゲート電極が前記第1コンデンサの一方の電極に接続され、
    前記電流スイッチトランジスタは、ドレイン電極が前記電源線に接続され、ゲート電極が前記第2コンデンサの一方の電極に接続されている
    請求項1または2に記載の表示装置。
  5. 前記電流駆動トランジスタ、前記電流スイッチトランジスタ、前記選択トランジスタ、前記第1スイッチトランジスタ及び前記第2スイッチトランジスタは、全て同一の導電型のチャネルを有する薄膜トランジスタである
    請求項1〜のうちいずれか1項に記載の表示装置。
  6. 前記電流駆動トランジスタ、前記電流スイッチトランジスタ、前記選択トランジスタ、前記第1スイッチトランジスタ及び前記第2スイッチトランジスタは、全てn型のチャネルを有する薄膜トランジスタである
    請求項に記載の表示装置。
  7. 前記電流駆動トランジスタは、飽和領域で動作し、
    前記電流スイッチトランジスタ、前記選択トランジスタ、前記第1スイッチトランジスタ及び前記第2スイッチトランジスタは、線形領域で動作する
    請求項1〜のうちいずれか1項に記載の表示装置。
  8. 前記発光素子は、有機EL素子である
    請求項1〜のうちいずれか1項に記載の表示装置。
  9. 前記発光素子は、無機EL素子である
    請求項1〜のうちいずれか1項に記載の表示装置。
  10. マトリクス状に配置された複数の発光画素に電源電圧を供給するための電源線と、
    前記複数の発光画素を初期化するための参照電圧を前記複数の発光画素に供給するための初期化電源線と、
    画素列ごとに配置され、選択された発光画素にデータ電圧を書き込むための複数のデータ線とを備え、
    前記複数の発光画素のそれぞれは、
    電流駆動型の発光素子と、
    ソース電極及びドレイン電極の一方に前記電源電圧に対応した電圧が印加され、前記電源線からの電流を駆動する電流駆動トランジスタと、
    前記電流駆動トランジスタのゲート電極とソース電極との間の電圧を保持する第1コンデンサと、
    前記第1コンデンサの一方の電極と前記初期化電源線との導通及び非導通を切り換える第1スイッチトランジスタと、
    前記第1コンデンサの他方の電極と前記複数のデータ線のうちの対応するデータ線との導通及び非導通を切り換える第2スイッチトランジスタと、
    前記電流駆動トランジスタにより駆動される電流を前記発光素子へ流すための電流径路を導通及び遮断する電流スイッチトランジスタと、
    前記電流スイッチトランジスタのゲート電極とソース電極または前記電源線との間の電圧を保持する第2コンデンサと、
    前記電流スイッチトランジスタのゲート電極と前記データ線との導通及び非導通を切り換える選択トランジスタとを備えた、
    表示装置の制御方法であって、
    前記第1スイッチトランジスタ及び前記第2スイッチトランジスタを導通状態とし、かつ、前記選択トランジスタを非導通状態とし、前記参照電圧との電位差により前記電流駆動トランジスタの前記ゲート電極と前記ソース電極との間の電圧を決定する初期化電圧を、当該初期化電圧と前記参照電圧との電位差の絶対値が、前記電流駆動トランジスタが導通状態となる場合のドレイン−ソース間電圧の絶対値より小さくなるよう前記データ線に出力し、前記参照電圧と前記初期化電圧との電位差を前記第1コンデンサに充電する初期化ステップと、
    前記初期化ステップの後、前記選択トランジスタを導通状態とし、前記データ電圧を、当該データ電圧の絶対値が前記電流スイッチトランジスタが導通状態となる場合のドレイン−ソース間電圧の絶対値より大きくなるよう前記データ線に出力し、前記データ電圧と前記電流スイッチトランジスタのソース電圧または前記電源線の電圧との電位差を前記第2コンデンサに充電するデータ電圧書き込みステップとを含む
    表示装置の制御方法。
JP2011246726A 2011-11-10 2011-11-10 表示装置及びその制御方法 Active JP5927484B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2011246726A JP5927484B2 (ja) 2011-11-10 2011-11-10 表示装置及びその制御方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2011246726A JP5927484B2 (ja) 2011-11-10 2011-11-10 表示装置及びその制御方法

Publications (2)

Publication Number Publication Date
JP2013104909A JP2013104909A (ja) 2013-05-30
JP5927484B2 true JP5927484B2 (ja) 2016-06-01

Family

ID=48624505

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011246726A Active JP5927484B2 (ja) 2011-11-10 2011-11-10 表示装置及びその制御方法

Country Status (1)

Country Link
JP (1) JP5927484B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11545074B2 (en) 2018-10-04 2023-01-03 Samsung Electronics Co., Ltd. Display device having configuration for constant current setting to improve contrast and driving method therefor

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102416435B1 (ko) * 2017-08-28 2022-07-04 삼성디스플레이 주식회사 표시장치

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100924739B1 (ko) * 2001-09-21 2009-11-05 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치 및 그 구동방법
JP4210830B2 (ja) * 2002-08-02 2009-01-21 日本電気株式会社 電流駆動回路および画像表示装置
JP4393980B2 (ja) * 2004-06-14 2010-01-06 シャープ株式会社 表示装置
KR101091439B1 (ko) * 2008-10-07 2011-12-07 파나소닉 주식회사 화상 표시 장치 및 그 제어 방법
CN102150196B (zh) * 2009-09-08 2013-12-18 松下电器产业株式会社 显示面板装置以及其控制方法
WO2011070615A1 (ja) * 2009-12-09 2011-06-16 パナソニック株式会社 表示装置及びその制御方法
KR101596978B1 (ko) * 2010-04-05 2016-02-23 가부시키가이샤 제이올레드 유기 el 표시 장치 및 그 제어 방법
JP5552117B2 (ja) * 2010-04-05 2014-07-16 パナソニック株式会社 有機el表示装置の表示方法および有機el表示装置
JP5909729B2 (ja) * 2011-10-17 2016-04-27 株式会社Joled 表示装置及びその制御方法
JP5909731B2 (ja) * 2011-10-17 2016-04-27 株式会社Joled 表示装置及びその制御方法
JP5843145B2 (ja) * 2011-11-10 2016-01-13 株式会社Joled 表示装置
JP2013104908A (ja) * 2011-11-10 2013-05-30 Panasonic Corp 表示装置及びその制御方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11545074B2 (en) 2018-10-04 2023-01-03 Samsung Electronics Co., Ltd. Display device having configuration for constant current setting to improve contrast and driving method therefor

Also Published As

Publication number Publication date
JP2013104909A (ja) 2013-05-30

Similar Documents

Publication Publication Date Title
JP6142178B2 (ja) 表示装置および駆動方法
JP3750616B2 (ja) 画像表示装置及び該画像表示装置に用いられる制御方法
EP2226786B1 (en) Image display device and method of controlling the same
JP5560206B2 (ja) 有機el表示装置及びその制御方法
JP4915195B2 (ja) 表示装置
JP5843145B2 (ja) 表示装置
JP5230806B2 (ja) 画像表示装置およびその駆動方法
JP5414808B2 (ja) 表示装置およびその駆動方法
KR101842721B1 (ko) 표시장치
JP4952886B2 (ja) 表示装置及びその駆動制御方法
JP5399521B2 (ja) 表示装置およびその駆動方法
JP2013104908A (ja) 表示装置及びその制御方法
JP5909731B2 (ja) 表示装置及びその制御方法
JP5927484B2 (ja) 表示装置及びその制御方法
CN113614824B (zh) 显示装置及其驱动方法
US10482814B2 (en) Display device and method for driving same
JP5909729B2 (ja) 表示装置及びその制御方法
KR20090087796A (ko) 능동 유기 발광 다이오드 디스플레이
JP5778545B2 (ja) 表示装置及びその駆動方法
JP2012163787A (ja) 表示装置及びその駆動方法
JP4915194B2 (ja) 表示装置
JP6041286B2 (ja) 表示装置及びその駆動方法
JP2012163632A (ja) 表示装置及びその駆動方法
KR20090087797A (ko) 능동 유기 발광 다이오드 디스플레이

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20140829

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A712

Effective date: 20150219

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20150630

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20150714

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150825

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20160209

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20160307

R150 Certificate of patent or registration of utility model

Ref document number: 5927484

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S303 Written request for registration of pledge or change of pledge

Free format text: JAPANESE INTERMEDIATE CODE: R316303

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S803 Written request for registration of cancellation of provisional registration

Free format text: JAPANESE INTERMEDIATE CODE: R316803

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250