JP2006060048A - Electronic element, its manufacturing method, display method, and arithmetic operation unit - Google Patents
Electronic element, its manufacturing method, display method, and arithmetic operation unit Download PDFInfo
- Publication number
- JP2006060048A JP2006060048A JP2004240886A JP2004240886A JP2006060048A JP 2006060048 A JP2006060048 A JP 2006060048A JP 2004240886 A JP2004240886 A JP 2004240886A JP 2004240886 A JP2004240886 A JP 2004240886A JP 2006060048 A JP2006060048 A JP 2006060048A
- Authority
- JP
- Japan
- Prior art keywords
- electronic device
- polyimide
- surface tension
- layer
- polyimide material
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Formation Of Insulating Films (AREA)
- Thin Film Transistor (AREA)
Abstract
Description
本発明は、電子素子、その製造方法、表示装置および演算装置に関するものである。 The present invention relates to an electronic element, a manufacturing method thereof, a display device, and a calculation device.
液晶表示装置、PDP(プラズマディスプレイパネル)、有機EL(Electroluminescence)
ディスプレイ等のフラットパネルディスプレイは、電極、MIM( Metal-Insulator-Metal)、MIS(Metal-Insulator-Semiconductor)素子やTFT等の能動素子或いは発光素子など薄膜層をパターニングして構成される部位を具備している。図11は、上記MIM、MIS、TFT素子の概略図(断面図)である。図11(a)におけるMIM素子は、基板101上に、第一の電極材料102、絶縁材料103、第二の電極材料104が順次積層されてなる。図11(b)におけるMIS素子は、基板101上に、第一の電極材料102、絶縁材料103、半導体材料105、第二の電極材料104が順次積層されてなる。図11(c)におけるTFT素子は、電界効果型トランジスタ構成(プレナー型)であり、ゲート電極106、ゲート絶縁膜107、ソース電極108、ドレイン電極109、半導体層110を備え、ソース電極108およびドレイン電極109間のギャップ111はチャネル長に相当する。
Liquid crystal display, PDP (plasma display panel), organic EL (Electroluminescence)
A flat panel display such as a display has a portion formed by patterning a thin film layer such as an electrode, an MIM (Metal-Insulator-Metal) element, an MIS (Metal-Insulator-Semiconductor) element, an active element such as a TFT, or a light-emitting element. is doing. FIG. 11 is a schematic view (cross-sectional view) of the MIM, MIS, and TFT elements. The MIM element in FIG. 11A is formed by sequentially laminating a
また、近年その一部若しくは全部に有機材料を用いた電子素子が、低コスト化や大面積化容易性等の製造上のメリットや無機材料にない機能発現の可能性から注目されている。
一方、図11に示したような電子素子においては、その特性発現のため、材料の絶縁機能が必要不可欠である。ここで、絶縁材料として求められる物性として、高い抵抗値及び絶縁耐圧が必要であり、一般的にその値は体積抵抗値として1×1014Ω・cm以上、絶縁耐圧として1MV/cm以上が要求される。
有機材料でこれらの値を両立することを目的として、ポリイミド材料が検討されている。しかし、従来の電子素子においては、所望の抵抗値・絶縁耐圧を得ることができず、信頼性が不十分であるとともに、十分な電子素子特性が得られないという欠点がある。
In recent years, electronic devices using organic materials for a part or all of them have been attracting attention because of their merit in manufacturing such as cost reduction and ease of enlargement, and the possibility of functions not found in inorganic materials.
On the other hand, in the electronic element as shown in FIG. 11, the insulating function of the material is indispensable for the expression of the characteristics. Here, as a physical property required as an insulating material, a high resistance value and a withstand voltage are required. In general, the values require a volume resistance value of 1 × 10 14 Ω · cm or more and a withstand voltage of 1 MV / cm or more. Is done.
Polyimide materials have been studied for the purpose of making these values compatible with organic materials. However, the conventional electronic device has the disadvantages that a desired resistance value and dielectric strength cannot be obtained, reliability is insufficient, and sufficient electronic device characteristics cannot be obtained.
また、特許文献1によれば、光や熱などの物理的外部刺激によりキャリア移動度が変化する有機半導体材料を用いた電界効果型トランジスタが提案されている。このトランジスタ作製においては、図11(c)に示されるソース電極108およびドレイン電極109間のギャップ111(チャネル長)を微細に形成する必要がある。これは、下記式(1)で示されるスイッチング周波数(fc)がチャネル長の二乗に反比例するためであり、高速のスイッチング特性発現のためにはチャネルの微細形成は不可欠である。
fc=μVd/2πL2 (1)
(式中、μはキャリア移動度、Vdはソース・ドレイン電圧、Lはチャネル長である)
また、半導体材料のキャリア移動度向上により、素子に大きな電流を流すことが可能となるため、現在その移動度向上を目指した研究が盛んに行われている。
fc = μVd / 2πL 2 (1)
(Where μ is carrier mobility, Vd is source / drain voltage, and L is channel length)
In addition, since it is possible to flow a large current through the element by improving the carrier mobility of the semiconductor material, research aimed at improving the mobility is being actively conducted.
ところで、薄膜層を微細にパターニングする方法としては、フォトリソグラフィー法が一般に使用される。その工程は以下の通りである。
(1)薄膜層を有する基板上にフォトレジスト層を塗布する(レジスト塗布)。
(2)加熱により溶剤を除去する(プリベーク)。
(3)マスクを通して紫外光を照射する(露光)。
(4)アルカリ溶液で露光部のレジストを除去する(現像)。
(5)加熱により未露光部(パターン部)のレジストを硬化する(ポストベーク)。
(6)エッチング液に浸漬又はエッチングガスに暴露し、レジストのない部分の薄膜層を除去する。
(7)アルカリ溶液または酸素ラジカルでレジストを除去する(レジスト剥離)。
しかし上記のプロセスの場合、高価な設備と工程の長さがコストを上昇させる原因となっていた。
近年、製造コストを低減するために印刷法によるパターン形成が試みられている。特許文献2にはオルガノシロキサンを、例えば絶縁材料層の様な電極を形成しようとする面に塗布し、UV露光により電極を配線する部位のみを親水化し、ここに超微粒子の金コロイド液、PEDOT(polyethylene-dioxythiophene)溶液といった導電性インクをインクジェットにより塗布する方法が開示されている。この場合、フォトリソグラフィー法よりも簡単なプロセスで電極パターンを微細形成することが可能となる。しかし、オルガノシロキサン自体には絶縁性という機能が無いため、絶縁材料塗布→オルガノシロキサン塗布→露光といったステップを踏む必要があった。
By the way, as a method of finely patterning a thin film layer, a photolithography method is generally used. The process is as follows.
(1) A photoresist layer is applied on a substrate having a thin film layer (resist application).
(2) The solvent is removed by heating (pre-baking).
(3) Irradiate ultraviolet light through a mask (exposure).
(4) The resist in the exposed area is removed with an alkaline solution (development).
(5) The unexposed portion (pattern portion) resist is cured by heating (post-bake).
(6) Immersion in an etching solution or exposure to an etching gas to remove the thin film layer where there is no resist.
(7) The resist is removed with an alkaline solution or oxygen radical (resist stripping).
However, in the case of the above-described process, expensive equipment and the length of the process have caused the cost to increase.
In recent years, pattern formation by a printing method has been attempted in order to reduce manufacturing costs. In Patent Document 2, organosiloxane is applied to a surface on which an electrode such as an insulating material layer is to be formed, and only the portion where the electrode is wired is made hydrophilic by UV exposure. A method of applying a conductive ink such as a (polyethylene-dioxythiophene) solution by inkjet is disclosed. In this case, the electrode pattern can be finely formed by a simpler process than the photolithography method. However, since the organosiloxane itself does not have an insulating function, it is necessary to take steps of insulating material application → organosiloxane application → exposure.
絶縁材料としてのポリイミド材料は、一般に下記式(2)の脱水反応を経てポリアミック酸をイミド化して得られる。なお式(2)中、Xは任意の連結基であり、nは所望の分子量に応じた繰り返し単位数である。 A polyimide material as an insulating material is generally obtained by imidizing polyamic acid through a dehydration reaction represented by the following formula (2). In the formula (2), X is an arbitrary linking group, and n is the number of repeating units corresponding to the desired molecular weight.
しかし本発明者らの検討によれば、イミド化率が低い場合、未反応のポリアミック酸が薄膜中に残存し、所望の抵抗値・絶縁耐圧を得ることが出来ないことが判明した。その理由は、式(2)に示されるポリアミック酸が薄膜中に残存するため、これが大気中の水分を吸収することにより薄膜の抵抗値が下がるためである。 However, according to the study by the present inventors, it has been found that when the imidization rate is low, unreacted polyamic acid remains in the thin film, and a desired resistance value and withstand voltage cannot be obtained. The reason is that the polyamic acid represented by the formula (2) remains in the thin film, and this reduces the resistance value of the thin film by absorbing moisture in the atmosphere.
一方、式 (2)の反応においては、脱水反応によって生じた水とポリアミック酸溶液中に溶存している水によって、アミド結合が加水分解されジカルボン酸が生成し、さらに加熱により酸無水物が生成する、以下の式(3)に例示される副反応が生じる。 On the other hand, in the reaction of formula (2), the amide bond is hydrolyzed to form dicarboxylic acid by the water generated by the dehydration reaction and the water dissolved in the polyamic acid solution, and further the acid anhydride is formed by heating. The side reaction illustrated in the following formula (3) occurs.
この反応によって、ポリアミック酸は低分子化し、ポリイミド薄膜中に酸無水物の不純物が混入することになり、ポリイミド薄膜の絶縁耐圧等、薄膜の信頼性を損ねる原因となっていた。これは特に図11(a)〜(c)の素子において、膜厚方向の絶縁破壊といった不具合として現れる。
さらに、式(3)に示されるカルボン酸無水物存在下において、半導体材料が積層された場合、その界面においてカルボン酸無水物がドーパントとなり、半導体材料の特性を変化させる場合があり、これは電子素子特性の劣化の原因となっていた。
また、印刷法によるパターン形成により、ポリイミド材料層上に電子素子構成材料を塗布する場合、式(3)に示される様な副反応が生じると、塗工液の溶媒にポリアミック酸、酸無水物等が溶出し、素子特性・信頼性の劣化といった問題が生じていた。
As a result of this reaction, polyamic acid has a low molecular weight, and impurities of acid anhydride are mixed in the polyimide thin film, which has been a cause of impairing the thin film reliability such as the dielectric breakdown voltage of the polyimide thin film. This particularly appears as a defect such as dielectric breakdown in the film thickness direction in the elements shown in FIGS.
Furthermore, when a semiconductor material is laminated in the presence of a carboxylic acid anhydride represented by the formula (3), the carboxylic acid anhydride may become a dopant at the interface, which may change the characteristics of the semiconductor material. It was a cause of deterioration of device characteristics.
In addition, when an electronic device constituent material is applied on a polyimide material layer by pattern formation by a printing method, if a side reaction as shown in Formula (3) occurs, polyamic acid or acid anhydride is used as a solvent for the coating solution. And the like were eluted, resulting in problems such as deterioration of device characteristics and reliability.
したがって本発明の目的は、十分な信頼性および電子素子特性が得られ、低コストかつ容易に微細なパターンの形成が可能となる電子素子、その製造方法、該電子素子を有する表示装置および演算装置を提供することである。 Accordingly, an object of the present invention is to provide an electronic element that can obtain sufficient reliability and electronic element characteristics, and that can easily form a fine pattern at low cost, a manufacturing method thereof, a display device and an arithmetic unit having the electronic element. Is to provide.
請求項1の発明は、ポリイミド材料を絶縁材料として有する電子素子において、前記ポリイミド材料のイミド化率が80%以上であり、かつ前記ポリイミド材料中に残存するジカルボン酸無水物が3%以下であることを特徴とする電子素子である。
請求項2の発明は、前記電子素子が、ポリイミド材料層と半導体材料層とを積層して構成されていることを特徴とする請求項1に記載の電子素子である。
請求項3の発明は、前記電子素子が、ポリイミド材料層上に塗布成膜可能な材料を成膜して構成されていることを特徴とする請求項1に記載の電子素子である。
請求項4の発明は、前記電子素子が、電界効果型トランジスタであることを特徴とする請求項1〜3のいずれかに記載の電子素子である。
請求項5の発明は、前記ポリイミド材料層の表面が、エネルギー付与により形成された臨界表面張力の大きな高表面エネルギー部と、臨界表面張力の小さな低表面エネルギー部との二つの部位を有し、前記高表面エネルギー部の部位に導電層が形成されていることを特徴とする請求項4に記載の電子素子である。
請求項6の発明は、前記低表面エネルギー部の臨界表面張力と高表面エネルギー部の臨界表面張力との差が10mN/m以上であることを特徴とする請求項5に記載の電子素子である。
請求項7の発明は、前記低表面エネルギー部の臨界表面張力が、40mN/m以下であることを特徴とする請求項5または6に記載の電子素子である。
請求項8の発明は、前記ポリイミド材料層が、少なくとも第一の材料および第二の材料を含むポリイミド組成物からなり、前記第一の材料が、前記第二の材料と比較してエネルギーの付与によって臨界表面張力が大きく変化する材料であり、前記第二の材料が、濡れ性変化以外の機能を有する材料であることを特徴とする請求項5に記載の電子素子である。
請求項9の発明は、前記ポリイミド材料層が、膜厚方向に対して材料の分布を有し、最表層部における前記第一の材料の濃度が前記第二の材料の濃度よりも高いことを特徴とする請求項8に記載の電子素子である。
請求項10の発明は、前記第一の材料が、側鎖に疎水性基を含むポリイミドであることを特徴とする請求項8または9に記載の電子素子である。
請求項11の発明は、ポリイミド材料を絶縁材料として有する絶縁層を備えた電子素子の製造方法において、前記ポリイミド材料のイミド化率が80%以上であり、かつ前記ポリイミド材料中に残存するジカルボン酸無水物が3%以下であり、前記絶縁層が、ポリイミド材料の前駆体を塗布し加熱することにより形成され、前記加熱が、湿度1%以下の低湿度環境下で行われることを特徴とする電子素子の製造方法である。
請求項12の発明は、前記絶縁層が、エネルギー付与により臨界表面張力が変化するものであり、より臨界表面張力の大きな高表面エネルギー部と、より臨界表面張力の小さな低表面エネルギー部との二つの部位を有し、前記高表面エネルギー部の部位に導電層を形成することを特徴とする請求項11に記載の電子素子の製造方法である。
請求項13の発明は、臨界表面張力を変化させるエネルギーの付与が、紫外線照射であることを特徴とする請求項12に記載の電子素子の製造方法である。
請求項14の発明は、前記導電層を形成する方法が、インクジェット法であることを特徴とする請求項12に記載の電子素子の製造方法である。
請求項15の発明は、請求項1〜10のいずれかに記載の電子素子を用いたことを特徴とする表示装置である。
請求項16の発明は、請求項1〜10のいずれかに記載の電子素子を用いたことを特徴とする演算装置である。
In the electronic device having a polyimide material as an insulating material, the imidization ratio of the polyimide material is 80% or more, and the dicarboxylic anhydride remaining in the polyimide material is 3% or less. This is an electronic element.
The invention according to claim 2 is the electronic element according to
The invention according to claim 3 is the electronic element according to
The invention according to claim 4 is the electronic device according to any one of
In the invention of
The invention according to claim 6 is the electronic device according to
The invention according to claim 7 is the electronic device according to
In the invention according to claim 8, the polyimide material layer is made of a polyimide composition including at least a first material and a second material, and the first material imparts energy as compared with the second material. The electronic device according to
The invention according to claim 9 is that the polyimide material layer has a material distribution in the film thickness direction, and the concentration of the first material in the outermost layer is higher than the concentration of the second material. The electronic device according to claim 8.
The invention of
According to an eleventh aspect of the present invention, there is provided a method for manufacturing an electronic device including an insulating layer having a polyimide material as an insulating material, wherein the imidization ratio of the polyimide material is 80% or more and the dicarboxylic acid remaining in the polyimide material Anhydride is 3% or less, the insulating layer is formed by applying a polyimide material precursor and heating, and the heating is performed in a low humidity environment with a humidity of 1% or less. It is a manufacturing method of an electronic device.
The invention according to
The invention of claim 13 is the method of manufacturing an electronic device according to
The invention according to claim 14 is the method of manufacturing an electronic device according to
A fifteenth aspect of the invention is a display device using the electronic device according to any one of the first to tenth aspects.
A sixteenth aspect of the invention is an arithmetic device using the electronic device according to any one of the first to tenth aspects.
本発明によれば、十分な信頼性および電子素子特性が得られ、低コストかつ容易に微細なパターンの形成が可能となる電子素子、その製造方法、該電子素子を有する表示装置および演算装置が提供される。 ADVANTAGE OF THE INVENTION According to this invention, sufficient reliability and an electronic element characteristic are obtained, the electronic element which can form a fine pattern easily at low cost, its manufacturing method, the display apparatus and arithmetic unit which have this electronic element Provided.
本発明の電子素子は、ポリイミド材料を絶縁材料とし、前記ポリイミド材料のイミド化率が80%以上であり、かつ前記ポリイミド材料中に残存するジカルボン酸無水物が3%以下であることを特徴としている。これにより、高抵抗かつ良好な耐絶縁性を有する、高い信頼性を提供する電子素子が得られる。 The electronic device of the present invention is characterized in that a polyimide material is an insulating material, the imidization ratio of the polyimide material is 80% or more, and the dicarboxylic anhydride remaining in the polyimide material is 3% or less. Yes. As a result, an electronic device that has high resistance and good insulation resistance and that provides high reliability can be obtained.
本発明において、イミド化率は、Ar、N2等のガス中における熱走査IR分析において、1360cm−1又は1720cm−1付近のイミド環に基づくピーク強度変化により得ることができる。具体的には、まず、ポリイミド材料を常温にてIR分析を行い、この時のイミド環に基づくピーク強度をxとする。その後ポリイミド材料を、このピーク強度が変化しなくなるまで昇温する。そのときのピーク強度をyとする。この時、100x/yの値が80以上であればイミド化率が80%以上とみなす。このときの昇温速度は5℃/min.以下が好ましい。さらに好ましくは1℃/min.以下である。本発明では、イミド化率が望ましくは90%以上である。 In the present invention, the imidization ratio, Ar, in the thermal scanning IR analysis in gas such as N 2, may be obtained by the peak intensity changes based on the imide ring around 1360 cm -1 or 1720 cm -1. Specifically, first, IR analysis is performed on the polyimide material at room temperature, and the peak intensity based on the imide ring at this time is defined as x. Thereafter, the temperature of the polyimide material is increased until the peak intensity does not change. The peak intensity at that time is y. At this time, if the value of 100x / y is 80 or more, the imidization rate is regarded as 80% or more. The temperature rising rate at this time is preferably 5 ° C./min. Or less. More preferably, it is 1 degrees C / min. Or less. In the present invention, the imidization rate is desirably 90% or more.
ジカルボン酸無水物は、1850cm−1付近にピークを有し、ピーク強度xに対しこのピーク強度が3%以下であれば、ポリイミド材料中に残存するジカルボン酸無水物が3%以下とみなす。このジカルボン酸無水物の存在比を小さくする方法の一つとして、ポリイミド材料を高温で加熱する方法が挙げられる。例えば、加熱温度は200〜350℃である。これにより、式(2)のイミド化反応が促進されるだけでなく、ジカルボン酸無水物が熱分解により消失する場合があるためである。
また、XPSによる評価方法も可能である。XPSでジカルボン酸無水物を評価する場合、イミド環とのピーク強度比は、IRスペクトルの強度比とは異なるため、予め検量線を作成することが必要となる。また、薄膜表面近傍の評価となるが、検出感度は一般にIRよりも高い。
本発明におけるポリイミド材料は、電子素子内部に用いられる他、絶縁性基板として用いることも可能である。絶縁性基板として用いることで、高信頼性の基板を得ることが可能となる。
The dicarboxylic acid anhydride has a peak in the vicinity of 1850 cm −1 , and if the peak intensity is 3% or less with respect to the peak intensity x, the dicarboxylic acid anhydride remaining in the polyimide material is regarded as 3% or less. One method for reducing the abundance ratio of the dicarboxylic acid anhydride is to heat the polyimide material at a high temperature. For example, the heating temperature is 200 to 350 ° C. This is because not only the imidization reaction of the formula (2) is promoted, but the dicarboxylic acid anhydride may disappear due to thermal decomposition.
An evaluation method using XPS is also possible. When evaluating the dicarboxylic acid anhydride by XPS, the peak intensity ratio with the imide ring is different from the intensity ratio of the IR spectrum, and therefore it is necessary to prepare a calibration curve in advance. Moreover, although it becomes evaluation near the surface of a thin film, detection sensitivity is generally higher than IR.
The polyimide material in the present invention can be used as an insulating substrate in addition to being used inside an electronic element. By using it as an insulating substrate, a highly reliable substrate can be obtained.
本発明の好適な形態によれば、電子素子が、ポリイミド材料層と半導体材料層とを積層して構成されている。このため、良好な電子素子特性が得られる。これは、ポリイミド材料のイミド化率が向上することで高抵抗化が実現され、さらに半導体材料と積層される場合、式(3)に示されるジカルボン酸無水物が半導体材料のドーパントなることがないためである。 According to a preferred embodiment of the present invention, the electronic element is configured by laminating a polyimide material layer and a semiconductor material layer. For this reason, good electronic element characteristics can be obtained. This is because high resistance is realized by improving the imidization ratio of the polyimide material, and further, when laminated with a semiconductor material, the dicarboxylic acid anhydride represented by the formula (3) does not become a dopant of the semiconductor material. Because.
また本発明の好適な形態によれば、電子素子が、ポリイミド材料層上に塗布成膜可能な材料を成膜して構成されている。このため、電子素子作製において、安価な印刷法による製造設備を用いることが可能となり、電子素子の低コスト化が実現可能となる。また、ポリアミック酸等の低分子化合物が、ポリイミド材料層中に残存していないため、塗布成膜可能な材料の塗工液が、ポリイミド材料層の表面に付着した際に、ポリアミック酸等の低分子化合物と接触することがないため、良好な電子素子特性が実現可能となる。
本発明において、塗布成膜可能な材料としては、導電性材料、半導体材料、絶縁材料が挙げられる。
導電性材料としては、クロム(Cr)、Ta(タンタル)、チタン(Ti)、銅(Cu)、アルミニウム(Al )、モリブデン(Mo)、タングステン(W)、ニッケル(Ni)、金(Au) 、パラジウム(Pd)、白金(Pt)、銀(Ag)、錫(Sn)等の金属、或いは、(1)ポリアセチレン系導電性高分子、ポリパラフェニレン及びその誘導体、ポリフェニレンビニレン及びその誘導体等のポリフェニレン系導電性高分子、(2)ポリピロール及びその誘導体、ポリチオフェン、ポリエチレンジオキシチオフェン(PEDOT)およびその誘導体、ポリフラン及びその誘導体等の複素環系導電性高分子、並びに、(3)ポリアニリン及びその誘導体等のイオン性導電性高分子よりなる群から選ばれる少なくとも1種の導電性高分子を溶媒に分散又は溶解した塗工液が用いられる。また、これら導電性高分子は、適当なドーパントをドーピングすることにより導電率を高くして用いてもよい。ドーピングに用いられるドーパントとしては、ポリスルホン酸、ポリスチレンスルホン酸(PSS)、ナフタレンスルホン酸、アルキルナフタレンスルホン酸などの蒸気圧の低いものを用いるのが好ましい。
According to a preferred embodiment of the present invention, the electronic element is configured by depositing a material that can be applied and formed on the polyimide material layer. For this reason, it becomes possible to use a manufacturing facility by an inexpensive printing method in manufacturing the electronic device, and it is possible to realize cost reduction of the electronic device. In addition, since a low molecular compound such as polyamic acid does not remain in the polyimide material layer, when a coating liquid of a material that can be applied and deposited adheres to the surface of the polyimide material layer, a low molecular compound such as polyamic acid is used. Since it does not come into contact with the molecular compound, good electronic device characteristics can be realized.
In the present invention, examples of materials that can be applied and formed include conductive materials, semiconductor materials, and insulating materials.
Examples of conductive materials include chromium (Cr), Ta (tantalum), titanium (Ti), copper (Cu), aluminum (Al), molybdenum (Mo), tungsten (W), nickel (Ni), and gold (Au). Metal such as palladium (Pd), platinum (Pt), silver (Ag), tin (Sn), or (1) polyacetylene-based conductive polymer, polyparaphenylene and its derivatives, polyphenylene vinylene and its derivatives, etc. Polyphenylene-based conductive polymers, (2) polypyrrole and derivatives thereof, polythiophene, polyethylenedioxythiophene (PEDOT) and derivatives thereof, heterocyclic conductive polymers such as polyfuran and derivatives thereof, and (3) polyaniline and its derivatives Dissolve in a solvent at least one conductive polymer selected from the group consisting of ionic conductive polymers such as derivatives. Or dissolved coating solution is used. In addition, these conductive polymers may be used by increasing the conductivity by doping an appropriate dopant. As the dopant used for doping, it is preferable to use a dopant having a low vapor pressure such as polysulfonic acid, polystyrene sulfonic acid (PSS), naphthalene sulfonic acid, and alkyl naphthalene sulfonic acid.
本発明で用いられる半導体材料としては、CdS等の無機半導体材料、フルオレン、ポリフルオレン誘導体、ポリフルオレノン、フルオレノン誘導体及び、ポリ−N−ビニルカルバゾール誘導体、ポリ−γ−カルバゾリルエチルグルタメート誘導体、ポリビニルフェナントレン誘導体、ポリシラン誘導体、オキサゾール誘導体、オキサジアゾール誘導体、イミダゾール誘導体、モノアリールアミン、トリアリールアミン誘導体等のアリールアミン誘導体、ベンジジン誘導体、ジアリールメタン誘導体、トリアリールメタン誘導体、スチリルアントラセン誘導体、ピラゾリン誘導体、ジビニルベンゼン誘導体、ヒドラゾン誘導体、インデン誘導体、インデノン誘導体、ブタジエン誘導体、ピレン−ホルムアルデヒド、ポリビニルピレン等のピレン誘導体、α−フェニルスチルベン誘導体、ビススチルベン誘導体等のスチルベン誘導体、エナミン誘導体、ポリアルキルチオフェン等のチオフェン誘導体よりなる群から選ばれる少なくとも1種の有機半導体材料、或いは、ペンタセン、テトラセン、ビスアゾ、トリスアゾ系色素、ポリアゾ系色素、トリアリールメタン系色素、チアジン系色素、オキサジン系色素、キサンテン系色素、シアニン系色素、スチリル系色素、ピリリウム系色素、キナクリドン系色素、インジゴ系色素、ペリレン系色素、多環キノン系色素、ビスベンズイミダゾール系色素、インダンスロン系色素、スクアリリウム系色素、アントラキノン系色素、及び、銅フタロシアニン、チタニルフタロシアニン等のフタロシアニン系色素よりなる群から選ばれる少なくとも1種の有機半導体材料を溶媒に分散又は溶解した塗工液が用いられる。 Examples of semiconductor materials used in the present invention include inorganic semiconductor materials such as CdS, fluorene, polyfluorene derivatives, polyfluorenone, fluorenone derivatives, poly-N-vinylcarbazole derivatives, poly-γ-carbazolylethyl glutamate derivatives, polyvinyl Phenanthrene derivatives, polysilane derivatives, oxazole derivatives, oxadiazole derivatives, imidazole derivatives, arylamine derivatives such as monoarylamines, triarylamine derivatives, benzidine derivatives, diarylmethane derivatives, triarylmethane derivatives, styrylanthracene derivatives, pyrazoline derivatives, Pyrene derivatives such as divinylbenzene derivatives, hydrazone derivatives, indene derivatives, indenone derivatives, butadiene derivatives, pyrene-formaldehyde, polyvinylpyrene , Stilbene derivatives such as α-phenylstilbene derivatives and bisstilbene derivatives, at least one organic semiconductor material selected from the group consisting of thiophene derivatives such as enamine derivatives and polyalkylthiophenes, or pentacene, tetracene, bisazo, trisazo Dyes, polyazo dyes, triarylmethane dyes, thiazine dyes, oxazine dyes, xanthene dyes, cyanine dyes, styryl dyes, pyrylium dyes, quinacridone dyes, indigo dyes, perylene dyes, polycyclic At least one selected from the group consisting of quinone dyes, bisbenzimidazole dyes, indanthrone dyes, squarylium dyes, anthraquinone dyes, and phthalocyanine dyes such as copper phthalocyanine and titanyl phthalocyanine The machine semiconductor material dispersed or dissolved in a solvent coating solution is used.
本発明で用いられる絶縁性材料としては、ポリイミド樹脂、スチレン樹脂、ポリエチレン系樹脂、ポリプロピレン、塩化ビニル系樹脂、ポリエステルアルキド樹脂、ポリアミド、ポリウレタン、ポリカーボネート、ポリアリレート、ポリスルホン、ジアリルフタレート樹脂、ポリビニルブチラール樹脂、ポリエーテル樹脂、ポリエステル樹脂、アクリル樹脂、シリコーン樹脂、エポキシ樹脂、フェノール樹脂、尿素樹脂、メラミン樹脂、PFA、PTFE、PVDF 等のフッ素系樹脂、パリレン樹脂、エポキシアクリレート、ウレタン−アクリレート等の光硬化性樹脂、及び一般式M(OR)n、又は、MR(OR’)n-1 [式中、R、R’は、アルキル基、フェニル基等の有機基であり、M は、周期表のIVA〜VIIA族、VIII族又はIB〜VIB族に属する金属であり、nは整数である。]で示される金属アルコキシドを溶媒に溶解又は分散した塗工液が用いられる。 Insulating materials used in the present invention include polyimide resin, styrene resin, polyethylene resin, polypropylene, vinyl chloride resin, polyester alkyd resin, polyamide, polyurethane, polycarbonate, polyarylate, polysulfone, diallyl phthalate resin, polyvinyl butyral resin. , Polyether resin, Polyester resin, Acrylic resin, Silicone resin, Epoxy resin, Phenol resin, Urea resin, Melamine resin, PFA, PTFE, PVDF and other fluorine resins, Parylene resin, Epoxy acrylate, Urethane-acrylate, etc. Resin, and general formula M (OR) n or MR (OR ') n-1 [wherein R and R' are organic groups such as an alkyl group and a phenyl group; Group IVA to VIIA, Group VIII or IB to VIB A metal belonging to, n is an integer. ] The coating liquid which melt | dissolved or disperse | distributed the metal alkoxide shown by a solvent is used.
また本発明の好適な形態によれば、電子素子が、電界効果型トランジスタである。このため、電子素子作製において、安価な印刷法による製造設備を用いることが可能となり、電子素子の低コスト化が実現可能となる。また、本発明におけるポリイミド材料をゲート絶縁膜として使用すれば、高抵抗、高信頼性、かつ良好な電気特性の電界効果型トランジスタを得ることが可能となる。 According to a preferred embodiment of the present invention, the electronic element is a field effect transistor. For this reason, it becomes possible to use a manufacturing facility by an inexpensive printing method in manufacturing the electronic device, and it is possible to realize cost reduction of the electronic device. If the polyimide material in the present invention is used as a gate insulating film, a field effect transistor having high resistance, high reliability, and good electrical characteristics can be obtained.
また本発明の好適な形態によれば、前記の電界効果型トランジスタにおいて、ポリイミド材料層の表面が、エネルギー付与により臨界表面張力が変化したものであり、より臨界表面張力の大きな高表面エネルギー部と、より臨界表面張力の小さな低表面エネルギー部との二つの部位を有し、前記高表面エネルギー部の部位に導電層が形成されているものである。
このため、導電層が高表面エネルギー部位に容易に付着し、安価な印刷法による製造設備を用いつつ、微細な電極パターンを簡便に形成可能であるため、高い動作周波数のトランジスタを低コストで作製可能となる。また、低表面エネルギー部の部位に半導体材料層、とくに有機半導体材料層を形成すれば、良好な界面を形成することができ、とくに好ましい。
According to a preferred embodiment of the present invention, in the field effect transistor, the surface of the polyimide material layer has a critical surface tension changed by energy application, and a high surface energy portion having a larger critical surface tension, The low surface energy part has a smaller critical surface tension and a conductive layer is formed at the high surface energy part.
For this reason, the conductive layer easily attaches to the high surface energy site, and it is possible to easily form fine electrode patterns while using low-cost printing equipment, so high-frequency transistors can be manufactured at low cost. It becomes possible. In addition, it is particularly preferable to form a semiconductor material layer, particularly an organic semiconductor material layer, at a low surface energy portion, because a good interface can be formed.
また本発明の好適な形態によれば、低表面エネルギー部の臨界表面張力と高表面エネルギー部の臨界表面張力との差が10mN/m以上である。
高表面エネルギー部と低表面エネルギー部とのパターン形状に従って導電性材料を含有する液体を親液性である高表面エネルギー部にのみ確実に付着させ、導電層を形成するためには、表面エネルギー差が大きいことが必要であるが、この差を10mN/m以上とすることにより、確実に電子素子構成材料を含有した液体を、ポリイミド材料層上に付着させることができる。
According to a preferred embodiment of the present invention, the difference between the critical surface tension of the low surface energy part and the critical surface tension of the high surface energy part is 10 mN / m or more.
In order to ensure that the liquid containing the conductive material adheres only to the high surface energy part that is lyophilic according to the pattern shape of the high surface energy part and the low surface energy part, and to form a conductive layer, the surface energy difference However, when the difference is set to 10 mN / m or more, the liquid containing the electronic element constituent material can be reliably attached onto the polyimide material layer.
本発明における臨界表面張力は以下の様に定義される。
図1は固体11表面上で液滴12が接触角θで平衡状態にある時の模式図で、ヤングの式(4)が成立する。
γS=γSL+γL・cosθ (4)
ここでγSは固体の表面張力、γSLは固体と液体の界面張力、γLは液体の表面張力である。表面張力は表面エネルギーと実質的に同義であり、全く同じ値となる。cosθ=1の時、θ=0°となり液体は完全に濡れる。この時のγLの値はγS −γSLとなり、これをその固体の臨界表面張力γCと呼ぶ。γCは表面張力のわかっている何種類かの液体を用いて、液体の表面張力と接触角の関係をプロットし、θ=0°( cosθ=1)となる表面張力を求めることにより容易に決定できる(Zismanプロット)。γCの大きい固体表面には液体が濡れやすく(親液性)、γCの小さい固体表面には液体が濡れにくい(疎液性)。
The critical surface tension in the present invention is defined as follows.
FIG. 1 is a schematic diagram when the
γ S = γ SL + γ L · cosθ (4)
Here, γ S is the surface tension of the solid, γ SL is the interface tension between the solid and the liquid, and γ L is the surface tension of the liquid. The surface tension is substantially synonymous with the surface energy and has exactly the same value. When cos θ = 1, θ = 0 ° and the liquid gets completely wet. The value of γ L at this time is γ S −γ SL , which is called the critical surface tension γ C of the solid. γ C can be easily obtained by plotting the relationship between the liquid surface tension and the contact angle using several types of liquids with known surface tensions, and obtaining the surface tension at which θ = 0 (cos θ = 1). Can be determined (Zisman plot). Liquids are easy to wet on solid surfaces with large γ C (lyophilic), and liquids are difficult to wet on solid surfaces with small γ C (lyophobic).
表1はガラス基板上に成膜した各々の材料の、低表面エネルギー部の臨界表面張力と高表面エネルギー部の臨界表面張力との差(Δγc)、並びにポリアニリン(水溶液系導電性高分子)の選択付着性を評価したものである。選択付着性はエネルギー付与部と未付与部とからなるパターンの境界を含むエリアにポリアニリン水溶液を滴下し、余分の溶液を除去した後に未付与部に対するポリアニリンの付着(パターン不良)の有無を観察した。なお、表1において、材料Aはポリビニルフェノールであり、Bはポリイミドであり、Cは含フッ素アクリレートポリマーであり、Dは側鎖に疎水性基を有するポリイミドである。 Table 1 shows the difference (Δγc) between the critical surface tension of the low surface energy part and the critical surface tension of the high surface energy part of each material deposited on the glass substrate, and the polyaniline (aqueous conductive polymer). This is an evaluation of selective adhesion. For selective adhesion, an aqueous polyaniline solution was dropped on an area including the boundary of the pattern consisting of the energy imparted part and the unapplied part, and after removing the excess solution, the presence or absence of polyaniline adhering to the unapplied part (pattern defect) was observed. . In Table 1, material A is polyvinylphenol, B is polyimide, C is a fluorine-containing acrylate polymer, and D is polyimide having a hydrophobic group in the side chain.
よってΔγcは10mN/m以上であることが望ましく、15mN/m以上であることがさらに望ましいことが判る。 Therefore, it is understood that Δγc is desirably 10 mN / m or more, and more desirably 15 mN / m or more.
また本発明において、低表面エネルギー部の臨界表面張力は、40mN/m以下であるのが好ましい。このため、高い移動度の半導体材料が得られ、かつ導電性材料のパターン不良を抑えることが可能なる。FET特性における移動度は、半導体材料を成膜する絶縁材料表面の臨界表面張力に依存し、この値が40mN/mを超えると急激に減少する傾向にある。図2は、臨界表面張力(mN/m)と移動量(cm2/Vs)の関係を示す図である。A〜Fのそれぞれ異なる臨界表面張力を有する6種類の材料を用い、前記関係を調べた。従って、低表面エネルギー部の臨界表面張力を40mN/m以下とすることで、高い移動度が得られ素子に大きな電流を流すことが可能となる。 In the present invention, the critical surface tension of the low surface energy part is preferably 40 mN / m or less. For this reason, a semiconductor material with high mobility can be obtained, and pattern defects of the conductive material can be suppressed. Mobility in FET characteristics depends on the critical surface tension of the surface of the insulating material on which the semiconductor material is deposited, and tends to decrease rapidly when this value exceeds 40 mN / m. Figure 2 is a diagram showing the relationship between the critical surface tension (mN / m) and the movement amount (cm 2 / Vs). The relationship was examined using six types of materials having different critical surface tensions A to F. Therefore, by setting the critical surface tension of the low surface energy part to 40 mN / m or less, high mobility can be obtained and a large current can be passed through the device.
また本発明の好適な形態によれば、ポリイミド材料層が、少なくとも第一の材料および第二の材料を含むポリイミド組成物からなり、前記第一の材料が、前記第二の材料と比較してエネルギーの付与によって臨界表面張力が大きく変化する材料であり、前記第二の材料が、濡れ性変化以外の機能を有する材料である。このため、ポリイミド材料層に表面張力変化以外の機能を持たせることが可能となる。例えば、第一の材料として濡れ性変化は大きいが絶縁機能に問題がある材料を用いる場合、第二の材料として電気絶縁性に優れた材料を採用することで所望の機能を発現することができる。前記例において、電気絶縁性に優れた第二の材料とエネルギーの付与によって臨界表面張力が大きく変化する第一の材料の組成割合は、後者/前者として、例えば質量比で50/50〜99/1である。第一の材料の質量比が増加するにつれ電気絶縁性が低くなり電子素子の絶縁層としては不向きとなる。一方で第二の材料の質量比が増すと濡れ性変化が小さくなるため、導電層のパターニングが良好でなくなる。それゆえ両者の混合比は望ましくは60/40〜95/5、更に望ましくは70/30〜95/5である。なお、第一の材料が下記で説明する側鎖に疎水性基を含むポリイミドである場合、第二の材料としては、下記化10のように側鎖を持たないポリイミド等が挙げられる。
According to a preferred embodiment of the present invention, the polyimide material layer is composed of a polyimide composition including at least a first material and a second material, and the first material is compared with the second material. It is a material whose critical surface tension is greatly changed by application of energy, and the second material is a material having a function other than a change in wettability. For this reason, it becomes possible to give functions other than a surface tension change to a polyimide material layer. For example, when using a material that has a large change in wettability as the first material but has a problem with the insulation function, a desired function can be exhibited by adopting a material with excellent electrical insulation as the second material. . In the above example, the composition ratio of the second material excellent in electrical insulation and the first material whose critical surface tension is greatly changed by applying energy is, for example, 50/50 to 99 / mass as the latter / former. 1. As the mass ratio of the first material increases, the electrical insulation becomes lower, making it unsuitable as an insulating layer for electronic devices. On the other hand, when the mass ratio of the second material is increased, the wettability change is reduced, so that the patterning of the conductive layer is not good. Therefore, the mixing ratio of the two is preferably 60/40 to 95/5, and more preferably 70/30 to 95/5. When the first material is a polyimide containing a hydrophobic group in the side chain described below, examples of the second material include a polyimide having no side chain as shown in
図3は、少なくとも第一の材料および第二の材料を含むポリイミド組成物からなるポリイミド材料層の断面図である。ポリイミド材料層における第一の材料および第二の材料の存在形態はとくに制限されないが、例えば図3の形態では、基板21上に、ポリイミド組成物の層200が設けられ、層200に含まれる第一の材料231および第二の材料221が海島構造となっている。
FIG. 3 is a cross-sectional view of a polyimide material layer made of a polyimide composition containing at least a first material and a second material. The presence form of the first material and the second material in the polyimide material layer is not particularly limited. For example, in the form of FIG. 3, a
また本発明の好適な形態によれば、電子素子におけるポリイミド材料層が、膜厚方向に対して材料の分布を有し、最表層部における第一の材料の濃度が第二の材料の濃度よりも高いものである。本発明においてさらに望ましくは、最表層部における第一の材料濃度は100%に近いことが好ましい。このため、濡れ性変化機能を確実に発現可能となる。図4(a)〜(e)は、膜厚方向に材料の分布を有する、第一の材料および第二の材料を含むポリイミド組成物からなるポリイミド材料層の断面図である。
図4(a)のような構造は、基板21上に、第二の材料221からなる層22を作製した後に第一の材料231からなる層23を順次積層して作製することが可能である。作製方法としては、真空蒸着などの真空プロセスを用いることも可能であるし、溶剤を用いた塗布プロセスを使用することも可能である。
図4(b)のような、第一の材料231が表層部に向かって濃度が増加し、第二の材料221が表層部に向かって濃度が減少する構造を得るためのプロセスとしては、第一の材料231と第二の材料221を混合した溶液を基板21上に塗布、乾燥する方法が挙げられる。これは第一の材料231の極性が第二の材料221と比較して小さい場合、又は第一の材料231の分子量が小さい場合などでは、乾燥時に溶媒が蒸発するまでの間に第一の材料231が表面側に移行し層を形成する。なおこのような塗布プロセスを用いた場合は、第一の材料からなる層と第二の材料からなる層は、界面によって明確に分離されない場合が多いが、本発明においては、最表層部における第一の材料濃度が第二の材料濃度よりも高ければ適用可能である。また図4(c)〜(e)に示されるような、第一の材料231の分布が局在化しているものも、本発明に適用可能である。また、例えば第一の材料が3種類以上の材料からなる場合は、3層以上の積層構造からなっていても構わないし、層構造を持たずに膜厚方向に対して所定の濃度分布で材料が混在していてもよい。
According to a preferred embodiment of the present invention, the polyimide material layer in the electronic device has a material distribution in the film thickness direction, and the concentration of the first material in the outermost layer portion is higher than the concentration of the second material. Is also expensive. More desirably in the present invention, the first material concentration in the outermost layer is preferably close to 100%. For this reason, the wettability changing function can be surely expressed. 4A to 4E are cross-sectional views of a polyimide material layer made of a polyimide composition including a first material and a second material, having a material distribution in the film thickness direction.
The structure as shown in FIG. 4A can be produced by sequentially laminating the
As a process for obtaining a structure in which the concentration of the
また本発明では、第一の材料が、側鎖に疎水性基を含むポリイミドであることが好ましい。この形態によれば、エネルギーの付与によってはっ水部と親水部の差が大きくなるため、確実に電子素子構成材料を含有した液体を、ポリイミド材料層上に付着させることができる。
側鎖に疎水性基を含むポリイミドは、例えば、下記概念的構造式に示すように、ポリイミドや(メタ)アクリレート等の骨格を有する主鎖Lに直接或いは図示しない結合基を介して疎水性基を有する側鎖Rが結合しているものを挙げることができる。
In the present invention, the first material is preferably polyimide containing a hydrophobic group in the side chain. According to this embodiment, since the difference between the water repellent part and the hydrophilic part is increased by the application of energy, the liquid containing the electronic element constituent material can be reliably attached onto the polyimide material layer.
The polyimide containing a hydrophobic group in the side chain is, for example, a hydrophobic group directly or via a bonding group (not shown) on the main chain L having a skeleton such as polyimide or (meth) acrylate, as shown in the following conceptual structural formula. And a side chain R having a bond.
疎水性基としては、末端構造が−CF2CH3、−CF2CF3、−CF(CF3)2、−C(CF3)3、−CF2H、−CFH2等である基が挙げられる。分子鎖同士を配向しやすくするためには炭素鎖長の長い基が好ましく、炭素数4以上のものがより好ましい。さらには、アルキル基の水素原子の2個以上がフッ素原子に置換されたポリフルオロアルキル基(以下、「Rf基」と記す。)が好ましく、特に炭素数4〜20のRf基が好ましく、とりわけ、炭素数6〜12のRf基が好ましい。Rf基は直鎖構造であっても分岐構造であってもよいが、直鎖構造の方が好ましい。さらに、疎水性基は、アルキル基の水素原子の実質的に全てがフッ素原子に置換されたパーフルオロアルキル基が好ましい。パーフルオロアルキル基はCnF2n+1−(ただし、nは4〜16の整数)で表わされる基が好ましく、特に、nが6〜12の整数である場合の該基が好ましい。パーフルオロアルキル基は直鎖構造であっても分岐構造であってもよく、直鎖構造が好ましい。 Examples of the hydrophobic group include groups having a terminal structure of —CF 2 CH 3 , —CF 2 CF 3 , —CF (CF 3 ) 2 , —C (CF 3 ) 3 , —CF 2 H, —CFH 2, etc. Can be mentioned. In order to facilitate the orientation of molecular chains, a group having a long carbon chain length is preferable, and a group having 4 or more carbon atoms is more preferable. Furthermore, a polyfluoroalkyl group in which two or more of the hydrogen atoms of the alkyl group are substituted with fluorine atoms (hereinafter referred to as “Rf group”) is preferable, and an Rf group having 4 to 20 carbon atoms is particularly preferable. The Rf group having 6 to 12 carbon atoms is preferred. The Rf group may have a linear structure or a branched structure, but a linear structure is preferred. Further, the hydrophobic group is preferably a perfluoroalkyl group in which substantially all of the hydrogen atoms of the alkyl group are substituted with fluorine atoms. The perfluoroalkyl group is preferably a group represented by C n F 2n + 1 — (where n is an integer of 4 to 16), particularly preferably when n is an integer of 6 to 12. The perfluoroalkyl group may have a linear structure or a branched structure, and a linear structure is preferred.
上記材料については特許第2796575号公報等に詳しく記載されて周知であり、加熱状態で液体又は固体と接触させたときに親液性となり、空気中で加熱すると疎液性となる性質を有する。即ち、(接触媒体の選択と)熱エネルギーの付与によって臨界表面張力を変化させることができる。 The above materials are well-known and described in detail in Japanese Patent No. 2796575 and have the property of becoming lyophilic when brought into contact with a liquid or solid in a heated state and becoming lyophobic when heated in air. That is, the critical surface tension can be changed by applying thermal energy (selecting the contact medium).
さらに、疎水性基としては、フッ素原子を含まない−CH2CH3、−CH(CH3)2、−C(CH3)3等の末端構造を有する基を挙げることができる。この場合にも、分子鎖同士を配向しやすくするためには炭素鎖長の長い基が好ましく、炭素数4以上のものがより好ましい。疎水性基は直鎖構造であっても分岐構造であってもよいが、直鎖構造の方が好ましい。上記アルキル基はハロゲン原子、シアノ基、フェニル基、ヒドロキシル基、カルボキシル基又は炭素数1〜12の直鎖、分岐鎖もしくは環状のアルキル基やアルコキシ基で置換されたフェニル基を含有していてもよい。Rの結合部位が多いほど表面エネルギーが低く(臨界表面張力が小さく)、疎液性となると考えられる。これがエネルギーの付与によって、結合の一部が切断される、或いは、配向状態が変化するために臨界表面張力が増加し、親液性になるものと推察される。 Furthermore, examples of the hydrophobic group include groups having a terminal structure such as —CH 2 CH 3 , —CH (CH 3 ) 2 , and —C (CH 3 ) 3 that do not contain a fluorine atom. Also in this case, in order to facilitate the orientation of molecular chains, a group having a long carbon chain length is preferable, and a group having 4 or more carbon atoms is more preferable. The hydrophobic group may have a linear structure or a branched structure, but a linear structure is preferred. The alkyl group may contain a halogen group, a cyano group, a phenyl group, a hydroxyl group, a carboxyl group, or a phenyl group substituted with a linear, branched or cyclic alkyl group having 1 to 12 carbon atoms or an alkoxy group. Good. It is considered that the more R binding sites, the lower the surface energy (the smaller the critical surface tension) and the more lyophobic. It is presumed that, due to the application of energy, part of the bond is broken, or the orientation state changes, so that the critical surface tension increases and becomes lyophilic.
また、本発明で用いられる側鎖に疎水性基を有するポリイミドの疎水性基は、以下の式(5)から(9)で示される化学式の何れかを持つことも可能である。 Further, the hydrophobic group of the polyimide having a hydrophobic group in the side chain used in the present invention can have any one of chemical formulas represented by the following formulas (5) to (9).
式(5)において、Xは−CH2−または−CH2CH2−であり、A1は1,4−シクロヘキシレン、1,4−フェニレンまたは1〜4個のフッ素で置換された1,4−フェニレンであり、A2、A3およびA4はそれぞれ独立して単結合、1,4−シクロヘキシレン、1,4−フェニレンまたは1〜4個のフッ素で置換された1,4−フェニレンであり、B1、B2、B3はそれぞれ独立して単結合または−CH2CH2−であり、B4は炭素数1〜10までのアルキレンであり、R3、R4、R5、R6、およびR7はそれぞれ独立して炭素数が1〜10までのアルキルであり、pは1以上の整数である。 In the formula (5), X is —CH 2 — or —CH 2 CH 2 —, and A 1 is 1,4-cyclohexylene, 1,4-phenylene, or 1,1 substituted with 1 to 4 fluorines. 1,4-phenylene which is 4-phenylene and each of A 2 , A 3 and A 4 is independently a single bond, 1,4-cyclohexylene, 1,4-phenylene or 1 to 4 fluorines B 1 , B 2 and B 3 are each independently a single bond or —CH 2 CH 2 —, B 4 is alkylene having 1 to 10 carbon atoms, and R 3 , R 4 , R 5 , R 6 , and R 7 are each independently alkyl having 1 to 10 carbon atoms, and p is an integer of 1 or more.
式(6)において、T、UおよびVはそれぞれ独立してベンゼン環またはシクロヘキサン環であり、これらの環上の任意のHは炭素数1〜3のアルキル、炭素数1〜3のフッ素置換アルキル、F、ClまたはCNで置換されていてもよく、mおよびnはそれぞれ独立して0〜2の整数であり、hは0〜5の整数であり、RはH、F、Cl、CNまたは1価の有機基であり、mが2の場合の2個のUまたはnが2の場合の2個のVはそれぞれ同じでも異なっていても良い。 In the formula (6), T, U and V are each independently a benzene ring or a cyclohexane ring, and any H on these rings is alkyl having 1 to 3 carbon atoms or fluorine-substituted alkyl having 1 to 3 carbon atoms. , F, Cl or CN, m and n are each independently an integer from 0 to 2, h is an integer from 0 to 5, and R is H, F, Cl, CN or Two U in the case of a monovalent organic group and m being 2 or two V in the case where n is 2 may be the same or different.
式(7)において、連結基ZはCH2、CFH、CF2、CH2CH2またはCF2Oであり、環Yは1,4−シクロへキシレンまたは1〜4個のHがFまたはCH3で置き換えられてもよい1,4−フェニレンであり、A1〜A3はそれぞれ独立して単結合、1,4−シクロへキシレンまたは1〜4個のHがFまたはCH3で置き換えられてもよい1,4−フェニレンであり、B1〜B3はそれぞれ独立して単結合、炭素数1〜4のアルキレン、酸素原子、炭素数1〜3のオキシアルキレンまたは炭素数1〜3のアルキレンオキシであり、RはH、任意のCH2がCF2で置き換えられてもよい炭素数1〜10のアルキル、または1個のCH2がCF2で置き換えられてもよい炭素数1〜9のアルコキシもしくはアルコキシアルキルであり、ベンゼン環に対するアミノ基の結合位置は任意の位置である。但し、ZがCH2である場合には、B1〜B3のすべてが同時に炭素数1〜4のアルキレンであることはなく、ZがCH2CH2であって、環Yが1,4−フェニレンである場合には、A1およびA2がともに単結合であることはなく、またZがCF2Oである場合には、環Yが1,4−シクロへキシレンであることはない。
In the formula (7), the linking group Z is CH 2 , CFH, CF 2 , CH 2 CH 2 or CF 2 O, and the ring Y is 1,4-cyclohexylene or 1 to 4 Hs are F or CH. 1 , 4-phenylene which may be replaced by 3 , A 1 to A 3 are each independently a single bond, 1,4-cyclohexylene or 1 to 4 H are replaced by F or CH 3 and it is also be 1,4-phenylene,
式(8)において、R2は水素原子または炭素数1〜12のアルキル基であり、Z1はCH2基であり、mは0〜2であり、環Aはベンゼン環またはシクロヘキサン環であり、lは0または1であり、各Y1は独立に酸素原子またはCH2基であり、各n1は独立に0または1である。 In the formula (8), R 2 is a hydrogen atom or an alkyl group having 1 to 12 carbon atoms, Z 1 is a CH 2 group, m is 0 to 2, ring A is a benzene ring or a cyclohexane ring, l is 0 or 1, each Y 1 is independently an oxygen atom or a CH 2 group, and each n 1 is independently 0 or 1.
式(9)において、各Y2は独立に酸素原子またはCH2基であり、R3、R4は独立に水素原子、炭素数1〜12のアルキル基またはパーフルオロアルキル基であり、少なくとも一方は炭素数3以上のアルキル基、またはパーフルオロアルキル基であり、各n2は独立に0または1である。 In formula (9), each Y 2 is independently an oxygen atom or a CH 2 group, R 3 and R 4 are independently a hydrogen atom, an alkyl group having 1 to 12 carbon atoms or a perfluoroalkyl group, at least one of which is carbon It is an alkyl group of several or more, or a perfluoroalkyl group, and each n 2 is independently 0 or 1.
これらの材料についての詳細は、特開2002−162630号、特開2003−96034号、特開2003−267982号公報等に詳しく記載されている。またこれら疎水性基の主鎖骨格を構成するテトラカルボン酸二無水物については、脂肪族系、脂環式、芳香族系など種々の材料を用いることが可能である。具体的には、ピロメリット酸二無水物、シクロブタンテトラカルボン酸二無水物、ブタンテトラカルボン酸二無水物などである。この他特開平11−193345号、特開平11−193346号、特開平11−193347号公報等に詳しく記載されている材料についても用いることが可能である。
上述したように、上記(5)〜(9)の疎水性基を含むポリイミドは単独で用いても良いし、他の材料と混合し用いても良い。ただし、混合して用いる場合は、耐熱性、耐溶剤性、親和性を考慮すると、混合する材料もポリイミドであることが望ましい。
Details of these materials are described in detail in JP-A No. 2002-162630, JP-A No. 2003-96034, JP-A No. 2003-267982, and the like. As for the tetracarboxylic dianhydride constituting the main chain skeleton of the hydrophobic group, various materials such as aliphatic, alicyclic, and aromatic can be used. Specifically, pyromellitic dianhydride, cyclobutane tetracarboxylic dianhydride, butane tetracarboxylic dianhydride, and the like. In addition, materials described in detail in JP-A-11-193345, JP-A-11-193346, JP-A-11-193347, and the like can also be used.
As described above, the polyimides containing the hydrophobic groups (5) to (9) may be used alone or in combination with other materials. However, when mixed and used, considering the heat resistance, solvent resistance, and affinity, the material to be mixed is also preferably polyimide.
次に本発明の製造方法について説明する。本発明の製造方法は、前記の、イミド化率が80%以上であり、かつジカルボン酸無水物が3%以下であるポリイミド材料を用い、電子素子の絶縁層を形成する際に、ポリイミド材料の前駆体を、例えば電極上に塗布し加熱することにより形成するものであり、前記加熱工程が、湿度1%以下の低湿度環境下で行われることを特徴としている。また、絶縁層としては、前述したように、エネルギー付与により臨界表面張力が変化するものであり、より臨界表面張力の大きな高表面エネルギー部と、より臨界表面張力の小さな低表面エネルギー部との二つの部位を有し、前記高表面エネルギー部の部位に導電層を形成することが好ましい。 Next, the manufacturing method of this invention is demonstrated. The manufacturing method of the present invention uses the polyimide material having an imidization rate of 80% or more and a dicarboxylic acid anhydride of 3% or less, and when forming an insulating layer of an electronic element, The precursor is formed by, for example, applying the precursor onto an electrode and heating, and the heating step is performed in a low humidity environment with a humidity of 1% or less. As described above, the insulating layer has a critical surface tension that changes due to energy application, and includes a high surface energy part having a higher critical surface tension and a low surface energy part having a lower critical surface tension. It is preferable that the conductive layer is formed at the site of the high surface energy part.
ポリイミド材料の前駆体としては、とくに制限されず、所望のポリイミドが得られるような、種々材料を選択すればよい。また、前記加熱工程において、湿度1RH%以下の低湿度環境下を採用している。このため、式(3)に見られるようなポリアミック酸の加水分解による副生成物がなく、良好な電気特性が得られ、信頼性の高い電子素子が製造可能となる。
本発明では、ポリイミド前駆体の塗布工程においても1%以下の低湿度環境が好ましい。これは塗布工程において、ポリイミド前駆体、またはポリイミド前駆体の溶媒が吸水し、その後加熱されることによって、式(3)のポリアミック酸の加水分解反応が起こる可能性があるためである。
また塗布工程が低湿度環境でない場合、塗布後の溶媒の蒸発によって、ポリイミド材料の薄膜が冷却され、これにより大気中の水分が凝結し薄膜に付着するため、加熱工程が十分に低湿度環境でない場合には、薄膜表面に水分が付着したまま加熱が行われることとなり、これもまた加水分解反応の原因となりうる。本発明はさらに好ましくは、塗布工程、加熱工程とも湿度0. 1%以下である。
また本発明では、加熱工程においては、低酸素濃度であることが好ましい。一般に大気中には21%の酸素が含まれているが、加熱工程におけるポリイミド組成物の酸化劣化の可能性があるため、2〜3%以下の濃度であることが好ましい。
以上の低湿度、及び低酸素濃度の環境を実現するためには、加熱工程をAr、He等の不活性ガス雰囲気下とすることが好ましい。また、N2ガスも適用可能である。
The precursor of the polyimide material is not particularly limited, and various materials may be selected so that a desired polyimide can be obtained. In the heating process, a low humidity environment with a humidity of 1 RH% or less is employed. For this reason, there are no by-products due to hydrolysis of the polyamic acid as seen in the formula (3), good electrical characteristics can be obtained, and a highly reliable electronic device can be manufactured.
In the present invention, a low-humidity environment of 1% or less is preferable also in the polyimide precursor coating step. This is because in the coating step, the polyimide precursor or the polyimide precursor solvent absorbs water and is then heated to cause a hydrolysis reaction of the polyamic acid of formula (3).
In addition, when the coating process is not in a low humidity environment, the polyimide material thin film is cooled by evaporation of the solvent after coating, which causes moisture in the atmosphere to condense and adhere to the thin film, so the heating process is not sufficiently low in the humidity environment. In some cases, heating is performed with moisture adhering to the surface of the thin film, which may also cause a hydrolysis reaction. In the present invention, it is more preferable that the humidity is 0.1% or less in both the coating process and the heating process.
Moreover, in this invention, it is preferable that it is a low oxygen concentration in a heating process. Generally, 21% oxygen is contained in the atmosphere. However, since there is a possibility of oxidative deterioration of the polyimide composition in the heating step, the concentration is preferably 2 to 3% or less.
In order to realize the above low humidity and low oxygen concentration environment, the heating process is preferably performed in an inert gas atmosphere such as Ar or He. N 2 gas is also applicable.
また本発明によれば、臨界表面張力を変化させるエネルギーの付与が紫外線照射であることが好ましい。従って、微細なパターンを容易に形成可能となる。図5は、紫外線照射を利用して臨界表面張力を変化させる工程を説明するための図である。図5(a)に示すように、基板51上に電極52およびポリアミド材料層53を順次設ける。そしてポリアミド材料層53の表面に露光マスク54を通して紫外線55を照射する。これにより図5(b)に示すように、ポリアミド材料層53の表面に、高表面エネルギー部56と低表面エネルギー部57からなるパターンが形成される。紫外線としては100nmから300nmの比較的短い波長の光が含まれるのが望ましい。
Further, according to the present invention, it is preferable that the application of energy for changing the critical surface tension is ultraviolet irradiation. Therefore, a fine pattern can be easily formed. FIG. 5 is a diagram for explaining a process of changing the critical surface tension using ultraviolet irradiation. As shown in FIG. 5A, an
また本発明の好適な形態によれば、導電層を形成する方法が、インクジェット法である。これにより、高表面エネルギー部のみに電子素子構成材料を形成可能となる。
図6は、インクジェット法により導電層を形成する工程を説明するための図である。先の図5で説明したように、基板51上に電極52およびポリアミド材料層53を順次設ける。そしてポリアミド材料層53の表面に露光マスク54を通して紫外線55を照射する。これにより、ポリアミド材料層53の表面に、高表面エネルギー部56と低表面エネルギー部57からなるパターンが形成される(図6(a))。本発明の形態の一つによれば、導電層の形成にインクジェット法を用いる。電極配線の微細化に伴い電極間距離が小さくなり、導電性材料を付与する際にこれが短絡する場合が生じる。インクジェット法を用いることにより、図6(b)に示したように、高表面エネルギー部56のみ導電層58を付与することが可能となるため、微細加工において信頼性の高い製造プロセスを提供可能となる。
According to a preferred embodiment of the present invention, the method for forming the conductive layer is an ink jet method. Thereby, an electronic element constituent material can be formed only in the high surface energy part.
FIG. 6 is a diagram for explaining a process of forming a conductive layer by an inkjet method. As described above with reference to FIG. 5, the
また本発明は、前記の電子素子を用いた表示装置を提供する。このため、従来よりも製造工程が低減し、安価な表示装置が提供可能となる。表示装置としては、とくに制限されないが、例えば液晶表示装置が挙げられる。図7は、本発明の電子素子を能動素子として用いた、液晶表示素子の配線図である。階調信号線からは各々の画素の階調にしたがって電圧が印加されている。走査線からは一ラインごと順次ON/OFFの信号電圧が印加され、一画面の走査が終了した後、次画面の走査が開始される。動画対応の場合、この間隔は50Hz以上(1/50sec.以下)である事が望ましい。コンデンサは、一画面から次画面の走査に移るまでの時間、階調信号の電圧を充電する機能を有する。 The present invention also provides a display device using the electronic element. For this reason, a manufacturing process reduces compared with the past, and an inexpensive display apparatus can be provided. Although it does not restrict | limit especially as a display apparatus, For example, a liquid crystal display device is mentioned. FIG. 7 is a wiring diagram of a liquid crystal display element using the electronic element of the present invention as an active element. A voltage is applied from the gradation signal line according to the gradation of each pixel. A signal voltage of ON / OFF is sequentially applied from the scanning line for each line, and after the scanning of one screen is completed, the scanning of the next screen is started. In the case of video support, it is desirable that this interval is 50 Hz or more (1/50 sec. Or less). The capacitor has a function of charging the voltage of the gradation signal for the time from the transition from one screen to the next screen.
また本発明は、前記の電子素子を用いた演算装置を提供する。このため、従来よりも製造工程が低減し、安価な演算装置が提供可能となる。演算装置としては、とくに制限されず、従来から公知の演算装置に、本発明の電子素子を利用することができる。
図8は、演算回路の例を示す図である。p-ch、n-chはそれぞれ正孔輸送材を用いたトランジスタと、電子輸送材を用いたトランジスタを示している。図8の演算回路は、NOT演算回路の例であるが、この他にもOR、NAND、NOR、XOR演算回路等が図9(a)に例示される様に層間絶縁膜201を介して集積/接続され、また層間絶縁膜201上で微細な配線電極202が接続されることにより、高集積化された演算素子が構成される。この演算素子におけるトランジスタ203は、周知のように、ゲート電極204、ゲート絶縁膜205、ソース電極206、ドレイン電極207、半導体208を備える(図9(b))。なお、図9の構成において、層間絶縁膜として本発明のポリイミド材料を使用することも可能である。
The present invention also provides an arithmetic device using the electronic element. For this reason, a manufacturing process reduces compared with the past, and an inexpensive arithmetic unit can be provided. The arithmetic device is not particularly limited, and the electronic element of the present invention can be used for a conventionally known arithmetic device.
FIG. 8 is a diagram illustrating an example of an arithmetic circuit. p-ch and n-ch respectively indicate a transistor using a hole transport material and a transistor using an electron transport material. The arithmetic circuit of FIG. 8 is an example of a NOT arithmetic circuit, but other OR, NAND, NOR, XOR arithmetic circuits, etc. are integrated via an interlayer insulating film 201 as illustrated in FIG. 9A. In addition, a
以下、本発明を実施例によってさらに説明するが、本発明は下記例に制限されない。
実施例1〜4、比較例1〜2
図11(c)に示したような、電界効果型トランジスタからなる能動素子を形成した。図11(c)におけるTFT素子は、電界効果型トランジスタ構成(プレナー型)であり、ゲート電極106、ゲート絶縁膜107、ソース電極108、ドレイン電極109、半導体層110を備える。ソース電極、ドレイン電極は、金電極(蒸着により形成:幅4mm)を用いた。ゲート電極はAlを用い、チャネル長は、50μm±5μmとした。
半導体層における半導体は、下記式に示される化合物を用いた。
EXAMPLES Hereinafter, although an Example demonstrates this invention further, this invention is not restrict | limited to the following example.
Examples 1-4, Comparative Examples 1-2
An active element made of a field effect transistor as shown in FIG. 11C was formed. The TFT element in FIG. 11C has a field effect transistor configuration (planar type), and includes a
As the semiconductor in the semiconductor layer, a compound represented by the following formula was used.
また、ゲート絶縁膜は、下記ポリイミドの前駆体をゲート電極上に塗布し、所定の成膜条件にて過熱し、下記のポリイミドを得た。ポリイミドの成膜条件を変化させ、熱走査IR分析によるイミド化率、ジカルボン酸無水物の存在比の異なったポリイミド薄膜を各々用いてTFTを作製した。なお下記式中、Xの芳香環はベンゼン環またはナフタレン環である。 Moreover, the following polyimide precursor was apply | coated on the gate electrode, and the gate insulating film was heated on the predetermined film-forming conditions, and the following polyimide was obtained. A TFT was prepared using polyimide thin films having different imidation ratios by thermal scanning IR analysis and different abundance ratios of dicarboxylic anhydrides by changing the polyimide film formation conditions. In the following formula, the aromatic ring of X is a benzene ring or a naphthalene ring.
得られたTFTの電気特性を、図10に示した評価装置により評価した。ここで第一の電源電圧は30 V、第二の電源電圧は+1V 〜 -30V (1V step)とし、電気特性は、第二の電源電圧が-30Vのときの電流計1が示す電流値(ON電流)、及び第二の電源電圧が0FFの時の電流計1が示す電流値(OFF電流)によって評価した。また、回路の保護のため、電流計2の値の許容最大電流値は1mAとした。結果を下記表2に示す。
The electrical characteristics of the obtained TFT were evaluated using the evaluation apparatus shown in FIG. Here, the first power supply voltage is 30 V, the second power supply voltage is + 1V to -30V (1V step), and the electrical characteristics are the current values indicated by the
実施例5
上記実施例におけるポリイミドの前駆体に、下記式の材料の前駆体を5質量%添加した材料を用い、純度99.99%以上のアルゴンガス雰囲気下(湿度1%以下)にて加熱し、ポリイミド組成物の薄膜を得た。この薄膜にソース、ドレイン電極成膜部にUV照射を行った後、ソース・ドレイン電極材料としてPEDOT/PSSをインクジェットにて塗布し、チャネル長5μmとしてパターニングを行った。この時のUV照射部と非照射部との臨界表面張力の差は21mN/mであった。
また、上記実施例と同様に能動素子を作製し、第一の電源電圧を30V、第二の電源電圧を-30Vとしたとき、電流計1の値として7.9×10−6(A)が得られた。
Example 5
Using a material obtained by adding 5% by mass of a precursor of the material of the following formula to the polyimide precursor in the above examples, heating was performed in an argon gas atmosphere (
In addition, when an active element is manufactured in the same manner as in the above embodiment, the first power supply voltage is 30 V and the second power supply voltage is -30 V, the value of
比較例3
実施例5のポリイミド組成物を大気雰囲気下にて加熱を行った以外は、実施例5と同様に実験を行い、素子作製・評価を行ったが、素子が破壊され測定値が得られなかった。
Comparative Example 3
Except that the polyimide composition of Example 5 was heated in an air atmosphere, an experiment was conducted in the same manner as in Example 5 to produce and evaluate the element. However, the element was destroyed and no measured value was obtained. .
本発明によれば、十分な信頼性および電子素子特性が得られ、低コストかつ容易に微細なパターンの形成が可能となる電子素子、その製造方法、該電子素子を有する表示装置および演算装置が提供される。 ADVANTAGE OF THE INVENTION According to this invention, sufficient reliability and an electronic element characteristic are obtained, the electronic element which can form a fine pattern easily at low cost, its manufacturing method, the display apparatus and arithmetic unit which have this electronic element Provided.
11 固体
12 液滴
21 基板
51 基板
52 電極
53 ポリアミド材料層
54 露光マスク
55 紫外線
56 高表面エネルギー部
57 低表面エネルギー部
58 導電層
106,207 ゲート電極
107,205 ゲート絶縁膜
108,206 ソース電極
109,207 ドレイン電極
110,208 半導体層
201 層間絶縁膜
202 配線電極
221 第二の材料
231 第一の材料
DESCRIPTION OF
Claims (16)
An arithmetic device using the electronic device according to claim 1.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004240886A JP4575725B2 (en) | 2004-08-20 | 2004-08-20 | Electronic device and manufacturing method thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004240886A JP4575725B2 (en) | 2004-08-20 | 2004-08-20 | Electronic device and manufacturing method thereof |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2006060048A true JP2006060048A (en) | 2006-03-02 |
JP4575725B2 JP4575725B2 (en) | 2010-11-04 |
Family
ID=36107257
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004240886A Expired - Fee Related JP4575725B2 (en) | 2004-08-20 | 2004-08-20 | Electronic device and manufacturing method thereof |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4575725B2 (en) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008091866A (en) * | 2006-09-08 | 2008-04-17 | Lg Philips Lcd Co Ltd | Organic semiconductor thin-film transistor and method for manufacturing it |
KR101274036B1 (en) * | 2006-09-08 | 2013-06-12 | 고쿠리츠다이가쿠호진 토쿄고교 다이가꾸 | Organic thin film transistor and method for fabricating of the same |
KR101451581B1 (en) * | 2007-06-29 | 2014-10-16 | 엘지디스플레이 주식회사 | Organic thin film transistor and method for fabricating of the same |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5662985B2 (en) | 2011-11-02 | 2015-02-04 | 富士フイルム株式会社 | Conductive pattern-forming substrate, circuit board and method for producing them |
JP5875496B2 (en) | 2012-09-26 | 2016-03-02 | 富士フイルム株式会社 | Pattern forming method and pattern forming apparatus |
JP5982341B2 (en) | 2013-09-25 | 2016-08-31 | 富士フイルム株式会社 | Pattern quality control chart, pattern quality control method, and pattern formation method |
Citations (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63257233A (en) * | 1987-04-14 | 1988-10-25 | Nitto Electric Ind Co Ltd | Manufacture of semiconductor device |
JPS6424231A (en) * | 1987-07-21 | 1989-01-26 | Alps Electric Co Ltd | Thin film transistor |
JPH0228215A (en) * | 1988-07-14 | 1990-01-30 | Kuraray Co Ltd | Polyamideimide elastomer and production thereof |
JPH05152362A (en) * | 1991-11-30 | 1993-06-18 | Nitto Denko Corp | Manufacture of semiconductor device |
JPH0790081A (en) * | 1993-09-20 | 1995-04-04 | Toshiba Chem Corp | Polyimide resin |
JPH088170A (en) * | 1994-06-23 | 1996-01-12 | Fujitsu Ltd | Method of forming polyimide resin film, and device for forming polyimide resin film |
JPH09225273A (en) * | 1996-02-23 | 1997-09-02 | Nitto Denko Corp | Laminated asymmetric membrane and its production |
JP2000206509A (en) * | 1999-01-19 | 2000-07-28 | Alps Electric Co Ltd | Tft type liquid crystal display device |
JP2001064416A (en) * | 1999-08-31 | 2001-03-13 | Nippon Zeon Co Ltd | Polyimide film and its production |
JP2001300951A (en) * | 2000-04-19 | 2001-10-30 | Jsr Corp | Film manufacturing method and film manufactured thereby |
JP2004023021A (en) * | 2002-06-20 | 2004-01-22 | Canon Inc | Organic semiconductor device, method for fabricating the same, and the organic semiconductor apparatus |
WO2004055920A2 (en) * | 2002-12-14 | 2004-07-01 | Plastic Logic Limited | Electronic devices |
JP2004193197A (en) * | 2002-12-09 | 2004-07-08 | Hitachi Chem Co Ltd | Formation method of organic polymer film, and multilayer wiring |
WO2005069400A1 (en) * | 2004-01-16 | 2005-07-28 | Cambridge University Technical Services Limited | Ambipolar, light-emitting field-effect transistors |
-
2004
- 2004-08-20 JP JP2004240886A patent/JP4575725B2/en not_active Expired - Fee Related
Patent Citations (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63257233A (en) * | 1987-04-14 | 1988-10-25 | Nitto Electric Ind Co Ltd | Manufacture of semiconductor device |
JPS6424231A (en) * | 1987-07-21 | 1989-01-26 | Alps Electric Co Ltd | Thin film transistor |
JPH0228215A (en) * | 1988-07-14 | 1990-01-30 | Kuraray Co Ltd | Polyamideimide elastomer and production thereof |
JPH05152362A (en) * | 1991-11-30 | 1993-06-18 | Nitto Denko Corp | Manufacture of semiconductor device |
JPH0790081A (en) * | 1993-09-20 | 1995-04-04 | Toshiba Chem Corp | Polyimide resin |
JPH088170A (en) * | 1994-06-23 | 1996-01-12 | Fujitsu Ltd | Method of forming polyimide resin film, and device for forming polyimide resin film |
JPH09225273A (en) * | 1996-02-23 | 1997-09-02 | Nitto Denko Corp | Laminated asymmetric membrane and its production |
JP2000206509A (en) * | 1999-01-19 | 2000-07-28 | Alps Electric Co Ltd | Tft type liquid crystal display device |
JP2001064416A (en) * | 1999-08-31 | 2001-03-13 | Nippon Zeon Co Ltd | Polyimide film and its production |
JP2001300951A (en) * | 2000-04-19 | 2001-10-30 | Jsr Corp | Film manufacturing method and film manufactured thereby |
JP2004023021A (en) * | 2002-06-20 | 2004-01-22 | Canon Inc | Organic semiconductor device, method for fabricating the same, and the organic semiconductor apparatus |
JP2004193197A (en) * | 2002-12-09 | 2004-07-08 | Hitachi Chem Co Ltd | Formation method of organic polymer film, and multilayer wiring |
WO2004055920A2 (en) * | 2002-12-14 | 2004-07-01 | Plastic Logic Limited | Electronic devices |
WO2005069400A1 (en) * | 2004-01-16 | 2005-07-28 | Cambridge University Technical Services Limited | Ambipolar, light-emitting field-effect transistors |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008091866A (en) * | 2006-09-08 | 2008-04-17 | Lg Philips Lcd Co Ltd | Organic semiconductor thin-film transistor and method for manufacturing it |
KR101274036B1 (en) * | 2006-09-08 | 2013-06-12 | 고쿠리츠다이가쿠호진 토쿄고교 다이가꾸 | Organic thin film transistor and method for fabricating of the same |
KR101451581B1 (en) * | 2007-06-29 | 2014-10-16 | 엘지디스플레이 주식회사 | Organic thin film transistor and method for fabricating of the same |
Also Published As
Publication number | Publication date |
---|---|
JP4575725B2 (en) | 2010-11-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4629997B2 (en) | Thin film transistor and thin film transistor array | |
KR101508780B1 (en) | Method for Fabricating Organic Thin Film Transistor and Organic Thin Film Transistor Using The Same | |
KR100649189B1 (en) | Method of manufacturing organic thin film transistor, organic thin film transistor manufactured by the method, and flat panel display device having the organic thin film transistor | |
JP2008535218A (en) | Polymer gate dielectric for thin film transistors | |
JP5428128B2 (en) | Electronic element, current control device, arithmetic device and display device | |
US9929345B1 (en) | Curable polymeric materials and their use for fabricating electronic devices | |
TW200910658A (en) | Process for preparing an electronic device | |
KR20070083571A (en) | Field effect transistor | |
JP2008041951A (en) | Laminated structure, electronic element using the same, manufacturing method of them, electronic element array, and display device | |
JP2004128469A (en) | Field-effect transistor | |
US7781762B2 (en) | Organic transistor, method for manufacturing the same, and electronic apparatus including the same | |
WO2009099227A1 (en) | Laminated structure, method of manufacturing a laminated structure, electronic element, electronic element array, image displaying medium, and image displaying device | |
KR20110132978A (en) | Thin transistor, method of manufacturing the same, and electronic device | |
JP5256583B2 (en) | Organic semiconductor device and method for manufacturing organic semiconductor device | |
JP4575725B2 (en) | Electronic device and manufacturing method thereof | |
JP4678574B2 (en) | Multilayer structure, electronic element using the multilayer structure, electronic element array, and display device | |
JP2006060113A5 (en) | ||
JP4695360B2 (en) | Manufacturing method of electronic device | |
JP4419425B2 (en) | Organic thin film transistor element | |
JP2008147346A (en) | Method of manufacturing organic thin-film transistor, and organic thin-film transistor manufactured by the method | |
JP2004128467A (en) | Field-effect transistor | |
JP2005251809A (en) | Thin film transistor, method of manufacturing the same, circuit thereof, electronic device, and electronic apparatus | |
JP4272441B2 (en) | Organic active device and display device having the same | |
JP4860954B2 (en) | Contact hole / interlayer insulating film forming method, display element, display device, semiconductor arithmetic element, and computer | |
JP2004281477A (en) | Organic thin film transistor and its fabricating method |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20070806 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20080109 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100608 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100728 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20100817 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20100820 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4575725 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130827 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |