Nothing Special   »   [go: up one dir, main page]

JP2003099001A - アクティブマトリクス型表示装置及びその駆動方法 - Google Patents

アクティブマトリクス型表示装置及びその駆動方法

Info

Publication number
JP2003099001A
JP2003099001A JP2001291596A JP2001291596A JP2003099001A JP 2003099001 A JP2003099001 A JP 2003099001A JP 2001291596 A JP2001291596 A JP 2001291596A JP 2001291596 A JP2001291596 A JP 2001291596A JP 2003099001 A JP2003099001 A JP 2003099001A
Authority
JP
Japan
Prior art keywords
current
signal line
transistor
source signal
source
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2001291596A
Other languages
English (en)
Other versions
JP5589250B2 (ja
Inventor
Hitoshi Tsuge
仁志 柘植
Hiroshi Takahara
博司 高原
Katsumi Adachi
克己 足達
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP2001291596A priority Critical patent/JP5589250B2/ja
Publication of JP2003099001A publication Critical patent/JP2003099001A/ja
Application granted granted Critical
Publication of JP5589250B2 publication Critical patent/JP5589250B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Electroluminescent Light Sources (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

(57)【要約】 【課題】 電流駆動を行うアクティブマトリクス型表示
装置においてソース信号線の浮遊容量に起因する電流波
形のなまりによる表示むらを減少させる。 【解決手段】 浮遊容量に蓄積された電荷をすばやく表
示階調に対応したものにするため、ソース信号線に流す
電流値を増加させる。そのために各画素の駆動トランジ
スタのチャネルサイズをソース信号線につながっている
ときと表示素子につながっている場合において変化させ
るような構成として、例えば2型パネルにおいてはソー
ス信号線に流す電流値を10倍とし、ソース信号線の浮
遊容量が25pFあっても水平走査期間が75μ秒で駆
動可能とした。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、有機電界発光素子
など、電流量により階調表示を行う表示装置に関するも
のである。
【0002】
【従来の技術】有機発光素子は、自発光素子であるた
め、液晶表示装置で必要とされるバックライトが不要で
あり、視野角が広いなどの利点から、次世代表示装置と
して期待されている。
【0003】
【発明が解決しようとする課題】有機発光素子のよう
に、素子の発光強度と素子に印加される電界が比例関係
とならず、素子の発光強度と素子を流れる電流密度が比
例関係にあるため、素子の膜厚のばらつき及び入力信号
値のばらつきに対し、発光強度のばらつきは電流制御に
より階調表示を行う方が小さくすることができる。
【0004】半導体層を有するトランジスタを用いたア
クティブマトリクス型表示装置の例を図34に示す。各
画素は79に示すように、複数のトランジスタ(スイッ
チング素子)73と蓄積容量74ならびに有機発光素子
72からなる。
【0005】トランジスタ73は1フレームのうち行選
択期間(期間A)にはゲートドライバ70からの出力に
より73a及び73bのトランジスタを導通させ、73
dのトランジスタは非導通状態とする。非選択期間(期
間B)には、逆に73dのトランジスタを導通状態と
し、73a及び73bのトランジスタを非導通状態とす
る。
【0006】この操作により期間Aにおいて、ソースド
ライバ71から出力される電流値に応じて、トランジス
タ73cを流れる電流量が決められ、トランジスタ73
cのソースドレイン間電流とゲート電圧の関係からゲー
ト電圧が決まり、ゲート電圧に応じた電荷が蓄積容量7
4に蓄積される。期間Bでは期間Aで蓄積された電荷量
に応じて、トランジスタ73cのゲート電圧が設定され
るため、期間Aでトランジスタ73cに流れた電流と同
一の電流が期間Bにおいてもトランジスタ73cを流
れ、トランジスタ73dを通じて、有機発光素子72を
発光させる。ソース信号線の電流量に応じ、蓄積容量7
4の電荷量が変わり、有機発光素子72の発光強度が変
化する。
【0007】表示パターンとして、あるソース信号線
に、点灯、非点灯の順に電流を流した場合と、非点灯、
非点灯の順に電流を流した場合で、非点灯時画素の輝度
が異なることがわかった。点灯、非点灯の順の場合、非
点灯画素は点灯時の輝度を1、非点灯時の輝度を0とす
ると、0.5程度点灯した。また、1度点灯信号を流し
た後、残りの同一フレーム期間内で非点灯信号を流し続
けた場合、非点灯画素の輝度は0.5から徐々に減少
し、フレーム周波数が60Hz、表示行数が220行の
場合、6から7行目より輝度は0となることがわかっ
た。
【0008】一方、非点灯の後に点灯信号を流した場合
は、点灯輝度ははじめ0.8であったが、3行目より輝
度1で表示できた。
【0009】このことは、ソースドライバの出力は表示
画素に応じて、電流値を変化させているが、各画素へ供
給される電流波形が、ソース信号線の配線抵抗および浮
遊容量によりなまり、所望の電流値が各画素へ蓄積容量
74の電荷として蓄えられていないことを示す。つま
り、所望の電流値を書き込む能力が小さいことがわかっ
た。
【0010】特に、電流値小から電流値大への変化に比
べ、電流値大から電流値小への変化は2倍程度かかるこ
とがわかった。
【0011】フレーム周波数を遅くし、1行ごとの書き
込み時間を多く取ることで、波形なまりの影響が小さく
なり、上記課題が改善することを確認した。
【0012】フレーム周波数を遅くすると、トランジス
タ73のオフ特性が悪い場合、蓄積容量74の電荷量は
トランジスタ73のリークにより変化し、その上、有機
発光素子72の電流量も変化することで、フリッカが発
生する。
【0013】従って、フリッカのない表示を得るために
は、電流波形のなまりを低減し、1つ前に表示される画
素に流す電流値によらず、所望の電流値が選択期間内に
流れるようにする必要がある。
【0014】
【課題を解決するための手段】上記課題を解決するため
に、本発明のアクティブマトリクス型表示装置は、ソー
ス信号線に所定の電圧を印加する手段と、所定の電流量
を流す手段と、ソース信号線に前記電圧印加手段、前記
電流を流す手段とを切りかえる切り替え手段を具備し、
映像信号の変化によりソース信号線に流れる電流量変化
を早くしたことを特徴とする。
【0015】
【発明の実施の形態】以下、本発明の実施形態につい
て、図面を参照しながら説明を行う。
【0016】(実施の形態1)図2は本発明の第1の実
施の形態における1つのソース信号線につながる2画素
分の有機発光素子の駆動回路を示した図である。
【0017】本発明では、表示階調に応じた所望の電流
を流す電流源10と、所定の電圧を印加するための電圧
源18を設け、電源切り替え手段19によりソース信号
線に入力する電源を切り替えられるようにしたというこ
とが特徴である。
【0018】携帯電話およびモニターなどの表示部の各
画素の大きさは横100μm、縦250μm程度であ
り、100カンデラ/平方メートルの輝度を得るための
ソース信号線に必要な電流値は、表示色及び外部量子効
率により異なるが、およそ1μA程度である。
【0019】EL素子16に対して1μAを流すには、
ソースドライバ側で電源切り替え手段19は電流源10
を選択し、電流源10は流れる電流値を1μAとする。
【0020】選択行ではゲート信号線(1)12にトラ
ンジスタ17が導通する信号、ゲート信号線(2)13
には非導通の信号を印加し、非選択行では逆にゲート信
号線(1)12に非導通信号、ゲート信号線(2)13
に導通信号を印加する。
【0021】これにより、選択行(この例では1行目と
する)においては、ソース信号線11の電流がトランジ
スタ17b、17cを通じて画素内部に流れる。画素内
の電流経路はトランジスタ17aを通してEL電源線1
5aとつながっているのみであるため、トランジスタ1
7aにも1μAの電流が流れ、蓄積容量14aにはこの
時のゲート電圧分の電荷が蓄積される。非選択期間にな
ると、トランジスタ17dが導通し、トランジスタ17
b、17cは非導通となるため、選択期間で蓄積容量1
4aに蓄積された電荷に基づいてトランジスタ17aに
流れる電流が規定され、EL素子16aに1μAの電流
が流れる。
【0022】このことからEL素子16aに所望の電流
値(例えば1μA)を流すには選択期間において、トラ
ンジスタ17aが所望の電流値を流すようなゲート電圧
を与えるよう蓄積容量14aに電荷を蓄えさせる必要が
ある。
【0023】しかしながら、ソース信号線11に浮遊容
量20が存在すると、ソース信号線11の配線抵抗と浮
遊容量20の時定数で決まる波形のなまりが観測され
る。電流値により階調表示を行う場合、この波形なまり
はソース信号線に流れる電流値によっても異なり、電流
値が小さいほど立ち上がり、立ち下がりに時間がかか
る。例えば、配線容量が100pF、配線抵抗500オ
ームの時、電流源10の電流値を変化させたときにソー
ス信号線の電流値及び接点1001の電流値が0.24
μAから40nAへ変化するのに必要な時間は300μ
秒、40nAから0.24μAへ変化するのに必要な時
間は250μ秒であった。
【0024】低電流領域では単位時間あたりの電荷の移
動量が少ないため、浮遊容量20にたまった電荷を充放
電することが難しいのである。
【0025】例えば、図35に示すように、ゲート信号
線(1)12のオン期間を64μ秒、256μ秒と変化
させたとき、256μ秒では入力電流に対し、ほぼ同一
の出力電流が得られたのに対し、64μ秒においては、
低電流(0.7μA以下)を中心に、入力に対し、出力
電流が異なることがわかった。
【0026】このため、従来の電流による階調表示方法
では、1水平走査期間の最小時間は300μ秒必要であ
る。これでは、携帯電話のように走査線数が220本の
場合、1フレームは10Hz程度で駆動させる必要があ
り、トランジスタ17のオフ特性によっては、蓄積容量
14の電荷量が変化し、EL素子16に流れる電流が変
化することによるフリッカが発生する。
【0027】また、ソース信号線に電圧値を印加する場
合には、電圧値によらずソース信号線の配線抵抗と浮遊
容量20の時定数のみで決まるため、接点1001の電
圧値は1μ秒程度と電流源10により接点1001の電
流値に対応する電圧値を決める時に比べ高速である。
【0028】そこで1水平走査期間を短くするために、
本発明では電流波形の変化において、低電流(黒表示)
から高電流(白表示)へ変化する時の方が、高電流(白
表示)から低電流(黒表示)へ変化する時よりもはやい
ということを利用しようと考えた。
【0029】図3(a)に示すように、1水平走査期間
の始めに電源切り替え手段19を電圧源18側に切り替
え、この電圧源18を用いて、ソース信号線22aの電
圧を黒信号電流値が流れている状態と同じ電圧にする
(ディスチャージ電圧印加期間24)。次に、電源切り
替え手段19を電流源10側に切り替え、この電流源1
0により映像信号に応じた所望の電流値をソース信号線
22aに流す(映像信号電流印加期間25)。
【0030】図4に入力電流に対する出力電流の電圧印
加期間依存性を示す。入力電流が1μAの時は電圧印加
時間によらず、出力もほぼ1μAである。入力電流が4
0nAと小さい場合(黒表示を想定)、電圧印加期間が
ないと出力は0.65μA、4μ秒以上で0.38μA
であり、4μ秒以上にしても出力に影響はない。従っ
て、電流表示期間を長くしたいことから、ディスチャー
ジ電圧印加期間24は最大でも4μ秒あればよく、望ま
しくは0.5μ秒から3μ秒あれば、ソース信号線が黒
の電圧値になる。また、映像信号電流印加期間25も黒
表示から所望の電流になるための時間は、最も時間のか
かる黒表示から白表示に250μ秒程度であり、中間調
表示においても白表示から黒表示に変化する時間よりも
短く270μ秒程度であることから、1水平走査期間は
270μ秒程度で済み、従来の300μ秒に比べて90
%短縮でき、低フリッカの表示が可能となった。
【0031】更に、ディスチャージ電圧印加期間24に
おいて、0.01カンデラ/平方メートル以下の輝度と
なるような、ソース電圧を印加することで、黒表示時の
輝度を低下させ、黒がしまる映像を表示することができ
る。例えば、EL電源線15から供給される電圧に近い
電圧をソース信号線11に印加すればよい。電流駆動時
においてソース信号線11にEL電源電圧に近い電圧を
与えるには、微小電流(数nA)の供給が必要であり、
数nA電流でのソース信号線電圧の規定にはこれまで述
べたように数百μ秒から1m秒かかるため、困難であ
る。このように、本発明における電圧挿入は、短時間で
黒表示を行うために有効である。
【0032】なお、ある行(N行:Nは自然数)から次
の行(M行:MはNでない自然数)へ走査行が移る際
に、全ての行が非選択となる期間が存在する場合には、
図3(b)に示すように、ゲート制御信号がアクティブ
(全ての行が非選択状態)の時に、黒表示になる電圧値
を印加し、選択期間には選択行に対応する映像信号電流
をいれてもよいし、更に図3(c)に示すように、黒電
圧印加期間は全行非選択状態と、1行選択期間の一部に
またがってもよい。
【0033】黒電圧印加は、ソース信号線11の浮遊容
量20に黒状態まで電荷を充電することが目的であるた
め、ソース信号線11につながる画素トランジスタが非
導通状態であっても、導通状態であっても問題はない。
【0034】本来の階調表示に必要な電流書き込み時間
を長くするため、全行非選択期間が存在する場合、電圧
印加期間は、全行非選択期間を含むようにすることがよ
い。
【0035】また、電圧印加期間にソース信号線11に
印加する電圧は必ずしも黒を表示する電圧でなくてもよ
いが、電流源10により、所定の電流値に対応する電圧
値まで変化させるのに、白表示に比べ黒表示の方が時間
がかかるため、電圧源18の電圧値は白信号時電圧と黒
信号値電圧の中間値より黒信号電圧値側の値であること
が望ましい。
【0036】(実施の形態2)実施の形態1において、
ディスチャージ電圧印加期間24を設け、黒信号を表示
する電圧を印加することで、ソース信号線が黒を示す電
流に容易に変化できるようにした。
【0037】これにより、黒および黒付近の階調は電圧
変化量が小さくなったため、1水平走査期間が200μ
秒から230μ秒で表示可能であった。また、白表示時
は電流量が最大であるため、ソース信号線11に存在す
る浮遊容量20の電荷の放電速度が速く、変化量が大き
いにもかかわらず1水平走査期間が180μ秒程度で、
表示可能であった。一方で、白と黒の中間付近より黒よ
りの階調は、電流量も白表示時の半分以下なので、浮遊
容量20の電荷放電速度が半分となるため1水平期間が
250μ秒程度と最もかかる。
【0038】そこで、ディスチャージ電圧印加期間24
において、黒信号を表示する電圧を印加するのではな
く、次に表示する映像信号の階調に応じて、数段階の異
なる電圧を印加することを考えた。
【0039】これを実現するための、本発明の表示装置
のソースドライバ71の内部ブロックを図5に示す。階
調データ検出手段52により入力映像信号の階調を検出
し、その検出結果により、ソース信号用電流源53に流
れる電流量を制御すると同時に、複数の電圧源54aか
ら54cのうちの1つを選択する。また、水平同期信号
によって電圧印加期間制御部51の出力を変化させ、電
圧印加期間と電流印加期間を制御する。
【0040】図2において、ソース信号線11から信号
を画素に書き込む場合、トランジスタ17b、17cが
導通状態、トランジスタ17dが非導通状態であること
からこの時の1画素分の等価回路を図6(a)に示す。
【0041】電流源125によって所定の電流Iをソー
ス信号線124に流す場合、トランジスタ121にも電
流量がIの電流が流れる。図6(a)でわかるように、
トランジスタ121のソースまたはドレインとゲートは
同一電位となるため、トランジスタ121のゲート電圧
とドレイン電流が図6(b)に示すような関係にある場
合、ソース信号線124の電位は、電流値により変化す
る。
【0042】例えば、ソース信号線124に流れる電流
がI1からI2に変化する場合、ソース信号線124の
電位はVdd−V1からVdd−V2に変化する。電流
がI1からI3に変化する場合についても同様である。
【0043】電流値変化に要する時間は図6(c)に示
すように、変化後の電流値により異なり、I1からI2
へは126の実線で示すようにt4−t1時間がかか
り、127の点線で示すようにI1からI3へはt3−
t1時間かかり、電流値が小さいほど変化に時間がかか
ることがわかる。これは、ソース信号線124にある浮
遊容量123の充放電を低電流を用いて行うと、時間が
かかるためである。
【0044】そこで、低電流領域(黒に近い階調)では
変化に時間がかかることを考慮し、表示階調ごともしく
は複数の表示階調ごとに異なる電圧値を印加するように
して、変化量を少なくし、書き込み時間の短縮を図っ
た。
【0045】例えば、16階調表示の場合は階調1、
2、4に対応する電圧を準備し、階調1では対応する電
圧を電圧印加期間に印加し、階調2、3では階調2に対
応する電圧を印加し、階調4以上の場合では階調4に対
応する電圧を印加することで、書き込みに必要な時間、
特に時間がかかった低電流領域での書き込み時間が短縮
でき、1水平走査期間は表示階調によらず220μ秒あ
ればよい。
【0046】他の階調数の場合でも同様に、図5の複数
の電圧源で印加する電圧値はそれぞれ、階調表現に必要
な最大電圧値と最小電圧値から電圧源54の数で等間隔
に割り振った電圧値よりも、低電流領域よりに、電圧値
を設定する方がよい。
【0047】また、用意する電源数はソース信号線12
4の取り得る電圧振幅にもよるが、ソースドライバの回
路規模増大と、電源数増加による画質改善の兼ね合いか
ら多くても5つ程度が望ましい。
【0048】(実施の形態3)電流により階調制御を行
う表示デバイスとして、有機発光素子が挙げられる。有
機発光素子を用いたマルチカラー表示装置を実現する方
法のひとつとして、赤色発光素子、緑色発光素子、青色
発光素子を並べてマルチカラー化する方法がある。
【0049】発光色ごとに発光効率および、有機層中の
キャリアの移動度、電極から有機層へのエネルギー差が
異なることから、電流と輝度、電圧と輝度、電流と電圧
の関係は発光色ごとに異なる。例えば、図36(a)に
示すように、同一電圧値に対して輝度が異なり、その結
果、発光開始電圧も素子GがV1に対し、素子RがV2
と異なる値をとる。また、図36(b)に示すように発
光開始電流も異なる。
【0050】実施の形態1においては電圧印加期間での
電圧値は1種類であった。この形態において図36に示
す2種類の素子GとRで構成された表示装置に同一電圧
値で電圧印加を行うと、素子Rの黒表示電流値であるJ
2に対応する電圧を全てのソース信号線に印加した場
合、素子Gにつながるソース信号線では黒表示に対応す
る電位とならず、最も時間のかかる黒表示に対し、ソー
ス信号線の電位を変化させる必要が出てくる。逆に、J
1に対応する電圧をソース信号線に印加した場合、素子
Rに対しては、黒表示電圧値よりも高い電圧値が印加さ
れ、電圧印加期間が存在しない場合に比べ、ソース信号
の電圧振幅が大きくなるという問題がある。
【0051】そこで、ソース信号線により発光開始電流
値が異なる素子が形成されている場合、少なくとも発光
開始電流値が異なる素子が形成されたソース信号線ごと
に、異なる電圧源を設け、黒信号電圧を調整できるよう
にすればよい。図36のR、G素子で形成された表示装
置の場合は、図7の構成での電圧源54を2つ用意し、
素子Rが並ぶソース信号線と素子Gが並ぶソース信号線
でそれぞれ異なる電圧源を設ける。
【0052】また、更に書き込み時間を短縮するために
は、実施の形態2で行ったようにそれぞれの信号線に対
し、更に複数の電圧源を用意し、階調に応じて印加電圧
値を変化させればよい。
【0053】(実施の形態4)フレーム周波数が早くな
ればなるほど1水平走査期間が短くなるため、周波数が
早い場合は、実施の形態2で実施した複数の電圧源の電
圧値は書き込みに時間がかかる黒表示付近に対応する電
圧値を中心に用意する。一方、フレーム周波数をゆっく
りとすると、電圧変化に要する時間を長く取れることか
ら、電圧値の取り方を白表示側にシフトさせてもよい。
これにより、白表示時の輝度を向上させることが可能で
あり、コントラストの向上につながる。
【0054】携帯情報端末など、低電力駆動が要求され
る表示装置では、図8に示すボタン184の操作時には
全画面を表示するが、待ち受け時などボタン184が長
時間操作されない場合には、一部分のみ表示を行うパー
シャル表示モードにして低電力化を図ることもある。こ
のパーシャル表示モード時には表示ライン数が少なくな
るためフレーム周波数を下げることもでき、全画面表示
時と異なる発振周波数を用いて回路を動作させることが
可能である。
【0055】図9に複数の発振器と切り替え回路、分周
回路を持ち、複数フレーム周波数に対応した表示装置の
コントローラ、ソースドライバ部のブロック図を示す。
階調表示はメモリ86から読み出されたデータを階調制
御部87で電流源90の制御もしくは選択によりセレク
タ88を介してソース信号線に出力することで行う。印
加電圧の電圧値は電圧制御手段85と電圧発生部89に
より決められ、更に電圧制御手段85は発振周波数検出
手段83の出力を受け、周波数により電圧値を変更する
ことが可能である。これにより、フレーム周波数の違い
により電圧印加期間の複数の電圧源の電圧値を変更し、
最適な階調表示を行うことが可能となる。
【0056】携帯情報端末の他にも、例えばテレビとし
て用いた場合、映像信号送信方式が異なるとフレームレ
ートも異なる。両方式に対応した表示装置を作成する場
合、図10に示したテレビにおいて、映像信号処理回路
194により送信方式を検出し、複数の電圧源の電圧値
の組み合わせを変化させることで、最適な階調表示を行
うことが可能である。
【0057】(実施の形態5)実施の形態1で行った黒
電圧印加は、図2のトランジスタ17aの電流対電圧特
性を用いて、黒表示時の電流値に対応する電圧値を印加
していた。しかし、同一電流に対する電圧値がロット
間、基板の位置により変化する可能性があるため、最適
な黒電圧値を印加するには表示装置ごとに入力電圧値を
調整する必要がある。
【0058】表示装置ごとに調整することは製造工程を
複雑にするため、望ましくない。そこで、電圧値のばら
つきが、ロット間にくらべ、表示装置内の画素間では小
さいことから、少なくとも表示装置内に1つのテスト用
トランジスタを作成し、トランジスタに黒表示時の電流
を流したときに必要なトランジスタのゲート電圧を検出
し、その結果に応じた電圧値をソース信号線に印加する
ことを考えた。回路構成を図11に示す。
【0059】ソース信号線100には黒信号を表す電流
値を流す。この時、トランジスタ98のドレインにも同
一電流値が流れ、接点99とEL電源線96との電位差
を電圧検出手段91で検出し、検出結果を電圧発生手段
92に入力し、図2の電圧源18に対応する電圧値を変
化させる。セレクタ93により電圧印加期間と電流期間
を制御する。
【0060】この方法では、駆動トランジスタの電流対
電圧特性がロット間でばらついても常に黒表示の電圧を
印加させることができるため、トランジスタの作成ばら
つきによる黒浮きを防止することが可能である。
【0061】なお、ソース信号線100に様々な階調に
対応する電流値を流すことで、そのときの電圧を電圧検
出手段91で検出でき、電圧発生手段92及びセレクタ
93を用いてソース信号線に印加することが可能である
ことから、本発明は必ずしも黒信号印加時のみに限定さ
れるものではなく、一般にある階調に対応する電圧を印
加する場合にも適応可能である。
【0062】(実施の形態6)ソース信号の電流値の変
化は、変化後の電流値が大きくなるほど早くなる。図6
(c)に示すように電流I1からI2もしくはI3に変
化する場合、電流値が大きいI3への変化の方が短時間
で変化できる。これは電流源125によりソース信号線
の浮遊容量123の電荷を引き抜きもしくは蓄積するこ
とで電流値を変化させることから、たくさんの電荷を流
すことが可能な高電流領域の方が早く変化できるためで
ある。
【0063】そこで、電流をたくさん流すと波形の立ち
上がり時間が短くなることを利用して、図12に示す1
水平走査期間の内の始めからある期間133まで、表示
階調に対する所定の電流値の3倍以上10倍以下の電流
値を流す。その後の期間135において所定の電流値を
流す。これにより、従来は131(点線)のように電流
値が変化したのに対し、132(実線)のように立ち上
がりを早くすることができる。これにより、書き込み時
間が短縮し、1水平走査期間134を短くすることが可
能となり、230μ秒で書き込みが可能となった。この
方法は、実施の形態1から5と異なって電圧源、電圧発
生部、セレクタが不要になるため、回路規模が小さいソ
ースドライバを実現することができる。
【0064】黒表示時は電流を3から10倍すると書き
込み速度を早めることが可能であるが、電流が増加する
と輝度が大きくなるため、電流値を10倍にした場合、
黒浮きが発生することがある。また、前走査期間でのソ
ース電流値に比べ、次の走査期間でのソース電流値が小
さくなる場合、輝度が高くなるため、書き込み速度が速
くなっても、コントラストが低下する問題が出る恐れが
ある。
【0065】そこで、図13に示すように、1水平走査
期間の始めに実施の形態1から5と同様に黒信号電圧挿
入期間144を設け、その後、3倍以上から10倍以下
の電流値を流す期間145、階調に応じた電流値を流す
期間146を設ける。
【0066】電流値が小さい場合から大きい場合に変化
するとき、3倍以上10倍以下の電流値を流す期間14
5aにより、従来の立ち上がり141(点線)に比べ、
142(実線)に示すように早く変化することができ
る。
【0067】電流値が大きい場合から小さい場合に変化
するとき、黒信号電圧挿入期間144により瞬時(少な
くとも4μ秒以内)で黒状態に変化することができるた
め、立ち下がりも早く変化させることが可能となる。
【0068】このような波形を実現するための回路構成
を図7に示す。実施の形態1とほぼ同一構成で実現可能
であり、水平走査期間の中で階調データ検出手段52の
出力を変化させることで、所定電流の3倍以上10倍以
下の期間と、所定電流値を流す期間を作ることができ
る。これにより、1水平走査期間が150μ秒で走査す
ることが可能となった。
【0069】(実施の形態7)実施の形態6により、例
えば走査線数が220本の表示装置であれば、フレーム
周波数が30Hzで動作可能となった。これにより、フ
リッカの少ない表示が可能となった。しかし、テレビの
ようにフレーム周波数が60Hzのものに適用させる場
合、書き込み不足による黒表示時の輝度増大、白表示時
の輝度低下が発生する。
【0070】さらに、書き込み時間を早くするための方
法として図14、図15に示す方法を考えた。図15に
示すように、1水平走査期間の始めにソース信号線に階
調に応じた電圧値を印加する(電圧値に応じた階調表示
114)。このときの電圧変化の速度はソース信号線の
配線抵抗と、浮遊容量から決まる時定数により決まるた
め、2μ秒以下である。図2の画素構成において、この
ままEL素子16に電流を流そうとすると、トランジス
タ17aもしくは17eのゲート電圧とドレイン電流の
関係が画素ごとに変化した場合に、電流値が変化量と同
じだけ変化し、EL素子16の輝度が変化することで表
示むらが発生する。そこで、残りの期間115に、ソー
ス信号線に電流値に応じた電流を流すことで、トランジ
スタ17aもしくは17eのゲート電圧を、所定のドレ
イン電流が流れるように変化させる。これにより、トラ
ンジスタの電流電圧特性のばらつきを補正し、表示むら
のない表示装置を実現する。
【0071】この時の回路構成が図14であり、ソース
信号線ごとに設けられた階調データ検出手段52によ
り、ソース信号用電流源53、電圧源104を制御し、
階調ごとに電流量または電圧値を変化させる。これによ
り、114、115の期間で表示階調ごとに電圧、電流
値を変化させ、さらに、ソース信号用電流源53と電圧
源104のどちらをソース信号線とつなげるかを決める
切り替え手段106を水平同期信号により制御される電
圧印加期間制御部51により制御することで、水平走査
期間113内で期間114と期間115の長さを可変さ
せることができる。
【0072】書き込み時間においても電流に応じて階調
表示を行う期間で電流が変化する量は、せいぜいトラン
ジスタの電流電圧特性のばらつきの範囲内であるため、
50μ秒程度で済む。
【0073】電圧印加期間は多くても3μ秒あればよ
く、電流書き込み時間が20μ秒程度で済むため、走査
線数が220本の場合、60Hzでの駆動が可能であ
り、フリッカレス駆動が実現できた。
【0074】従って、マージンを考慮するとフレーム周
波数により、電圧印加期間を1水平走査期間の1%以上
50%以下にすることが望ましい。
【0075】(実施の形態8)図16は本発明によるソ
ースドライバ部出力段を示したものである。263はX
ビットの映像信号をアナログ信号に変換するデジタルア
ナログコンバータであり、264はアナログ電圧出力の
最大値を決めるリファレンス電圧線である。本発明では
リファレンス電圧生成部261により生成された複数の
電圧値を選択部262によりクロック及び水平同期信号
267に応じて1つ選択することでリファレンス電圧線
264に印加する電圧値を変化できるようにしたことが
特徴である。
【0076】図17に入力映像信号が8ビットの場合の
タイミングチャートを示す。必要となる最大輝度に対応
するソース信号線265の電圧値がV1であるとする
と、図17中の電圧V2はV1の3倍以上10倍以下の
電圧を印加すればよい。また、リファレンス電圧にV2
を印加する期間は水平走査期間のうちの5分の1以上2
分の1以下であればよい。また、このソース信号線電圧
により階調表現を行う場合は更に短く、1μ秒以上5μ
秒以下であればよい。
【0077】このリファレンス電圧の操作により入力映
像信号データがFFの場合、ソース信号線への出力は初
めにV2の電圧が出力され、その後リファレンス電圧の
変化によりV1を出力する。入力データが00の場合
は、ソース信号線への出力は常に0の電圧が印加され
る。また、その間の値においてはリファレンス電圧値が
V2の時は所定出力電圧の3倍以上10倍以下の電圧
が、V1の時は所定電圧値が出力される。
【0078】このように、ソース信号線電圧を制御する
ことにより、図34のような構成の表示装置においてソ
ース信号線76の浮遊容量による波形なまりを小さくす
ることができ、2型程度の大きさのパネルであれば、1
ラインあたりの書き込み時間は150μ秒程度で駆動さ
せることができる。
【0079】(実施の形態9)図1は本発明の第9の実
施の形態における1画素分の回路とソース信号線及び階
調表示を行う電流源を示した図である。
【0080】図18にタイミングチャートを示す。ゲー
ト信号線(1)12は行選択期間に導通状態(ここでは
図1のトランジスタ17がPチャネルトランジスタであ
るためローレベルで導通となる)となり、ゲート信号線
(2)13は非選択期間時に導通状態とする。
【0081】これにより、行選択期間にはトランジスタ
17b、17c、17jが導通、17dが非導通状態に
なり、等価的には図19(a)に示すような回路とな
り、EL電源線15からソース信号線11へはトランジ
スタ17a及び17iを通して流れ、トランジスタ17
aを流れる電流Ia及びトランジスタ17iを流れる電
流Iiの和Iinがソース信号線11に流れる。また、
蓄積容量14にはトランジスタ17a及び17iに流れ
る電流値の和がIinとなるようなゲート電圧になるよ
うに電荷が蓄積される。
【0082】非選択期間には逆にトランジスタ17dが
導通、トランジスタ17b、17c、17jが非導通状
態になるため、図19(b)のような等価回路となり、
EL電源線15からEL素子16へトランジスタ17a
を通して電流が流れる。電流量は蓄積容量14に蓄えら
れた電荷量により決められ、選択期間で保持した電荷に
対応した電流が流れる。つまり、トランジスタ17aに
は非選択期間に電流Iaが流れ、EL素子16にも電流
Iaが流れる。
【0083】ソース信号線に流す電流Iin=Ia+I
iに対し、EL素子に流れる電流がIaとなることか
ら、電流値Iiを調整することでEL素子の輝度を変え
ずにソース信号線に流す電流値を増加させることがで
き、ソース信号線11に存在する浮遊容量20の電荷の
充放電が早くなることで、従来に比べ短い時間でソース
信号線に流れる電流値が所定の値となる。
【0084】ここで、電流IaとIiの関係はトランジ
スタ17aと17iのチャネル幅、チャネル長により調
整が可能である。図20に2つのトランジスタのチャネ
ルサイズとソース信号線11に流す電流を決める電流源
10の電流値とEL素子16に流れる電流値の関係を示
す。
【0085】トランジスタ17iのチャネルサイズをト
ランジスタ17aと同じにした場合、EL素子16に流
れる電流はソース信号線11に流れる電流の半分とな
る。ソース信号線に流れる電流は図19(a)に示すよ
うに、17a、17iの両方のトランジスタに流れる。
製膜プロセスによるばらつきを無視すれば2つのトラン
ジスタのゲート電圧対ソースドレイン間電流特性は同じ
であり、またゲートには同一電圧がかかるため、それぞ
れのトランジスタには均等に電流が流れる。EL素子に
流れる電流はこのうちのトランジスタ17aを通る電流
のみであるため、ソース信号線11に流れる電流の半分
となる。
【0086】トランジスタ17iのチャネル幅、チャネ
ル長を変化させると、ゲート電圧対ソースドレイン間電
流の特性が変化し、チャネル幅を広くするかチャネル長
を短くすると、トランジスタ17iに電流が流れやすく
なるため、ソース信号線11に流れる電流に対するEL
素子16に流れる電流の割合を小さくすることができ
る。図20には一例として、トランジスタ17aに対し
てチャネル幅を9倍にした場合、チャネル幅を3倍にし
てチャネル長を3分の1にした場合について示してい
る。いずれもソース信号線11に流れる電流に対し、E
L素子16に流れる電流は10分の1となる。
【0087】ソース信号線の電流値変化に要する時間t
は、浮遊容量の大きさをC、ソース信号線の電圧をV、
ソース信号線に流れる電流をIとすると、t=C・V/
Iであるため電流値を10倍大きくできることは電流値
変化に要する時間が10分の1近くまで短くできること
を示す。これにより、走査線数が220本の場合にフレ
ーム周波数60Hzで駆動させることが可能である。
【0088】(実施の形態10)実施の形態9におい
て、ソース信号線に流す電流値を10倍にすることで所
定電流に変化するまでの時間を短くしたが、黒表示時に
は理想的には電流0であるが、実際にはトランジスタの
リーク電流および電流源を構成するトランジスタのリー
クにより数十nA程度流れるが、黒浮きを防ぐためには
電流値は小さい方がよく電流値を大きくすることで変化
速度を早くする方法ではコントラストの低下を招きやす
い。
【0089】そこで、図21に示すように、ソース信号
線11に電源切り替え手段19を設け、電流源10もし
くは電圧源18の出力をソース信号線に印加するように
し、電圧源18はトランジスタ17aを流れる電流が数
十nA程度になるようなソース信号線電圧を印加する。
電源切り替え手段19は水平走査期間の始めに1以上5
μ秒程度の電圧源18を選択し、残りの期間は電流源1
0を選択する。図3(a)に示すように、ソース信号線
11にはディスチャージ電圧印加期間と映像信号電流印
加期間が存在し、水平走査期間の始めには必ずソース信
号線が黒表示を表す電圧値が印加される。この操作によ
り黒表示時に微点灯するという現象をなくすことが可能
となる。
【0090】一方、黒以外の各階調については、電流印
加期間に流れる電流値が大きいほどしやすいことから、
最も変化に時間がかかる階調は黒の1つ上の階調であ
る。これは電流変化に要する時間tはt=CV/I
(C:ソース信号線に存在する浮遊容量、V:ソース信
号線電圧、I:ソース信号線に流れる電流)で表わさ
れ、Cは階調によらず一定で表示装置の大きさにより決
まる、VはPチャネルトランジスタを用いた場合、黒信
号になるほど大きくなり、更にIは黒信号になるほど小
さくなるため、黒の階調に近づくほど電流変化に要する
時間がかかるためである。ここでは説明のため、黒を示
す階調を階調0、次に輝度の高い階調を階調1、以下輝
度が高くなるにつれ、階調値を1つずつ大きくすること
とする。
【0091】図3に示すように、水平走査期間の始めに
黒電圧を印加した場合、前ラインで表示される映像信号
に関わらず常に階調0の期間が存在し、同一水平走査期
間内に所定階調を示す電流値まで変化できれば、所定階
調が表示可能である。
【0092】最も変化に時間がかかるのは階調1表示の
場合であり、1水平走査期間内に階調0から階調1に変
化できれば、全ての階調が表示可能である。
【0093】図22に図2に示す画素構成の場合(a)
と図21に示す画素構成の場合(b)(EL素子16を
流れる電流値に対してソース信号線11を流れる電流値
が10倍となるようなトランジスタ17a、17iの組
み合わせとした)で水平走査期間を75μ秒とし、階調
1を表示させてソース信号線の容量を変化させたとき
に、EL素子16を流れる電流が所定電流に対しどれだ
け流せるかを示した図である。100%の場合、所定電
流値まで変化できたことを示し、それ以下の場合、変化
に要する時間が75μ秒よりも遅いことを示し、所定階
調表示が行えないことを示す。
【0094】所定電流値(輝度)に対し10%程度のず
れは目で確認できないことから実用上は90%以上10
0%以下であればよい。この条件で許容できるソース信
号線容量は図2の画素構成では2pF以下のみ動作する
が、図21に示す画素構成では27pF以下で動作可能
である。2型程度の表示装置であれば、ソース信号線に
寄生する容量はドライバICの出力段を含め15から2
0pF程度であり、ソース信号線の電流値を10倍にし
た本実施の形態10を用いることでフレーム周波数65
Hz以下で駆動することが可能であり、フリッカの少な
い表示が可能である。また、テレビなどにも適用でき
る。
【0095】ソース信号線11に寄生する容量は表示装
置の大きさによって変化する。15型にすると50pF
程度となる。この場合はソース信号線電流をEL電流の
10倍にして書き込んだとしても70%程度しか書き込
むことができないため、走査ライン数が等しい場合、例
えばチャネルサイズの比を15倍に増加させることで6
0Hz駆動が可能となることがわかった。
【0096】このように、本発明の実施の形態10によ
れば、表示装置の大きさによって駆動トランジスタ17
aと17iのチャネル領域の大きさを変化させること
で、所定の水平走査期間内に所定電流値を書き込むこと
が可能となる。
【0097】(実施の形態11)実施の形態10におい
て、水平走査期間が黒信号電圧印加期間と所定電流値の
数倍の電流値を流す期間となっている場合にソース信号
線の容量が20pFであっても60Hzで駆動すること
を実現した。
【0098】図21のトランジスタ17a及び17iの
ゲート閾値電圧のパネル内でのばらつきにより、黒電圧
印加に対するEL素子16に流れる電流値は異なり、閾
値電圧が低い場合、電流が多く流れるため黒が浮くとい
う問題が発生する。
【0099】この問題を解決するためにはパネル内での
トランジスタのゲート閾値電圧のばらつきを考慮し、最
も多く電流が流れるトランジスタを用いても黒表示とな
る輝度となるように、黒電圧を高めに印加すればよい
が、この場合、最も多く電流が流れるトランジスタを用
いた画素では階調0から階調1への電流値の変化量が大
きくなり、所定電流値への変化に要する時間が長くな
る。その結果として、例えば黒電圧を0.5V高めにし
た場合、階調0から階調1への変化に対し、水平走査期
間75μ秒で書き込めるのに許容されるソース信号線容
量値は2pF程度となる。
【0100】実施の形態10のように、トランジスタ1
7aと17iのチャネル領域の大きさの比を変化させて
もよいが、本実施の形態11では階調0以外の階調の電
流値を増加させることで許容される容量値を大きくする
ことを考えた。各階調に対応する電流値を供給する電流
源を用意し、更に大きな電流を流す複数個(α個)の電
流源を用意する。図21ではαが4の場合を示し、階調
0に対してはこれまでと同様に電流源0を用い、階調1
に対しては電流源1ではなく電流源5を用いる。階調2
には電流源6、以下順に階調iに対して電流源(i+
4)を用いる。
【0101】これにより、各階調表示時にソース信号線
に流れる電流が増加するため電流値の変化が早くなる。
図23に階調1に対し電流源1を用いた場合(a)、電
流源5を用いた場合(b)のソース信号線容量に対する
75μ秒で所定電流値に書き込みができるかどうかを示
す。実施の形態10においては2pF以下でないと階調
表現ができなかったが、本実施の形態11においては2
0pF以下まで書き込みすることができた。
【0102】また、この手法は電圧印加期間と併用しな
い場合でも、各階調の電流値が増加することから書き込
み時間の短縮ができる。
【0103】なお、電流源の数においても階調数+α個
必要というわけでなく、階調表示に必要のないα個の電
流源はなくてもよい。上記実施の形態11においては電
流源1から電流源4の4つの電源は必要な構成用件では
ない。
【0104】(実施の形態12)電流値により階調表示
を行う場合、各階調に対応する電流値をソース信号線に
流す方法として、各階調に対応した電流を流す電流源を
少なくとも階調数分用意し、入力データに応じて1つを
選択し出力する方法がある。
【0105】この方法では階調数が増加すると必要な電
流源の数も増加し、ソースドライバの面積が増大する。
【0106】階調kにおいて電流値がIkであり、階調
Lにおいて電流値がILであり、IL=Ik×2である
とすると、従来出力電流値としてIkとILである2つ
の電流源が必要である。
【0107】図1のように1画素に対してトランジスタ
17を形成し、トランジスタ17aと17iのチャネル
領域における大きさの比を変化させると、同一のソース
信号線11電流に対しEL素子16に流れる電流値が変
化し、図20に示すような関係となる。
【0108】ここでトランジスタ17jに注目し、トラ
ンジスタ17aと17iのチャネルサイズが同一である
とした場合、階調Lの場合は常に非導通状態とし、階調
kの場合はゲート信号線(1)12と同一動作を行うと
すると、階調L表示時には17iのトランジスタがない
のと同じであるためソース信号線11に流れた電流がそ
のままEL素子16に流れる。この時のソース信号線電
流値はILである。
【0109】一方、階調k表示時にはソース信号線11
に流れる電流値に対し、EL素子16を流れる電流は半
分となる。従って、EL素子16に必要な電流Ikを流
すためにはソース信号線にはIk×2の電流量が必要と
なる。
【0110】この方法を用いれば、IL=Ik×2であ
ることから、階調kと階調Lで同一電流値ILを用いる
ことができるため、必要な電流源の数を減らすことが可
能である。階調0〜Pまではトランジスタ17jを動作
させ、階調P+1以上では常に非導通状態にすること
で、各階調に対するソース信号線11を流れる電流は図
24の実線(252、253、254)で示すように変
化する。電流値Ip+1以上では、2つの階調に対して
同一の電流値となることがあり、必要な電流源の数を減
らすことが可能となり、ソースドライバのチップ面積を
小さくすることが可能である。
【0111】また、従来例(図24の点線251)に比
べてソース信号線11に流れる電流値の最低値が大きく
なるため、ソース信号線11に寄生する浮遊容量による
波形なまりの影響を小さくすることができ、より短い水
平走査期間で書き込みが可能である。
【0112】実施の形態10で行ったように、全ての階
調においてソース信号線電流を数倍にして書き込みを行
う場合に比べても、低輝度領域に比べ十分に書き込みを
行える階調においては、ソース信号線に流す電流のEL
電流に対する倍率を低下させても、階調1表示時よりも
大きい電流値であれば、書き込み時間が不足することは
なく、同一水平走査期間での書き込みが可能である。む
しろ、ソース信号線11に流す電流値を下げることで低
消費電力駆動が可能という利点がある。
【0113】以上の説明ではトランジスタ17aと17
iのチャネルサイズを同一として電流値を2倍にした例
で説明を行ったが、階調とソース信号線に流れる電流値
の関係によって、3倍、10倍など、倍率を調整し、図
24の実線252と254のように、同一ソース電流値
に対し、2つの階調が入るように変更することで同様な
効果が得られる。従来例で示した点線の傾きが大きいほ
ど倍率を大きくすることが望ましい。また、傾きが大き
い場合、階調0から階調Pまでを4倍、階調P+1から
Qまでを2倍、階調Q+1以上で1倍とするなど、複数
の倍率を2つ以上組み合わせて用いてもよい。
【0114】このような動作を行うためには従来の図1
のトランジスタ17jに対し、入力階調に応じて少なく
とも2つの異なる動作をさせる必要がある。そのため図
25のように、倍率変更手段343を設け、その出力と
ゲート信号線(1)345と論理積をとり、トランジス
タ17jのゲートへ入力する。この図25において倍率
変更手段343はトランジスタ17jがPチャネルであ
るため、階調P以下ではハイレベルを出力し、階調P+
1以上ではローレベルを出力することで、階調P+1以
上ではトランジスタ17jが常に非導通状態となってソ
ース信号線電流=EL素子電流となり、階調P以下では
トランジスタ17jと17aのチャネルサイズの比で異
なる倍率の電流値を流すようにすることが可能である。
【0115】ソース信号線11に流す電流は複数の電流
源344のうち入力映像信号341により電流切り替え
手段342にて1つを選択し、電源切り替え手段19が
電流源を選択したときに所定の電流を流すようにする。
この図25では階調0表示時の黒浮きを防ぐために電圧
源18を用いた構成としているが、電圧源18のあるな
しにかかわらず、電流源344の数を減らすことが本発
明の効果には影響しないため、なくてもよい。
【0116】以上の発明を用いることで、ソース信号線
に寄生する容量値が25pFであっても水平走査期間が
65μ秒で書き込むことが可能であり、フリッカの少な
い表示が可能である。
【0117】図8は本発明の形態のうち少なくとも1つ
の形態を用いた表示部182に復調装置、アンテナ18
1、ボタン184を取り付け、筐体183でもって形態
情報端末にしたものである。
【0118】図5は本発明の形態のうちの少なくとも1
つの形態を用いた表示装置191に映像信号入力196
と映像信号処理回路194をとりつけ、筐体197でも
ってテレビにしたものである。
【0119】また、本発明の形態において、図34のソ
ースドライバ71及びゲートドライバ70を低温ポリシ
リコンを用いて表示装置のガラス基板に形成してもよ
い。もしくはソースドライバ71及びゲートドライバ7
0を半導体回路として作成し、表示パネルと組み合わせ
てもよい。また、一方のドライバを低温ポリシリコンで
表示装置のガラス基板に形成し、他方を半導体回路とし
て形成し、表示パネルと組み合わせる方法でもよい。
【0120】本発明の実施の形態のうち、ソース信号線
に流れる電流値と、EL素子に流れる電流値の割合を変
化させる方法として、少なくとも2つの駆動トランジス
タを用いた回路例を図1に示したが、トランジスタ17
jの配置場所は17a、17iの2つのトランジスタの
うちの1つに17dが導通時、電流を流さないような構
成にすればよく、例えば図26、図27もしくは図28
に示したように配置しても同様な効果が得られる。ま
た、これらの図に関わらず、上記目的を達するような攻
勢であればトランジスタ17jの挿入場所は任意であ
る。
【0121】この例ではスイッチング素子として、Pチ
ャネルのトランジスタを例にして説明を行ったが、Nチ
ャネルのトランジスタ、もしくはその組み合わせによっ
ても、同様に実現可能である。例えば図2に示した画素
構成の場合、ゲート信号線(1)12及びゲート信号線
(2)13に印加させる電圧値にNチャネルトランジス
タを用いた場合は、ロジックレベルで考えるとPチャネ
ルトランジスタの信号の反転信号を入れればよく、電流
源10については電流を流す向きを逆にし、EL電源線
15から供給される電圧を電流源10の電源切り替え手
段19とは逆の端子電圧に比べ、低くすることで同様に
実現することが可能である。つまり、電流の向きと電位
の関係が反転するだけで、ソース信号線11に存在する
浮遊容量20の電荷の充放電を早くするという目的は同
一であるからである。
【0122】また、Nチャンネルトランジスタの場合に
電流比を変化させる構成の一例として図29を示す。
【0123】また、ダイナミックカレントコピアの画素
構成において説明を行ってきたが、図30に示すような
カレントミラー構成の画素においても同様に本発明を実
施可能である。カレントミラー構成の場合においても、
行選択時にはトランジスタ177dが導通状態、トラン
ジスタ177bが非導通状態にして、電流源170によ
り、EL電源線175、トランジスタ177a、177
d、ソース信号線171を通して階調に応じた電流を流
すという動作を行うため、ソース信号線171に浮遊容
量が存在した場合、電流源170の電流値の変化時に、
低電流領域では浮遊容量にたまった電荷の充放電を行う
ことが難しいという課題は同じである。従って、本発明
の実施により、書き込み速度が速くなるという効果を得
ることができる。
【0124】ソース信号線に流す電流と、EL素子に流
す電流値を変化させるには図31に示すように、トラン
ジスタ177m及び177nを追加し、177nのゲー
ト電極にゲート信号線(1)172を接続して、トラン
ジスタ177m、177aのチャネルサイズを変化させ
ることで、実現可能である。
【0125】また、トランジスタ177nのゲート端子
をゲート信号線(1)172ではなく独立に制御するこ
とで例えば、階調に応じて常に非導通もしくはゲート信
号線(1)172と同一動作を行うもののうちのいずれ
かを選択することで、表示階調ごとにソース信号線電流
とEL素子に流れる電流の比を変化させることが可能と
なる。
【0126】これにより、ソース信号線に流す電流値を
大きくすることができるため電流値の変化を早くするこ
とが可能である。
【0127】本発明においてトランジスタとして用いた
トランジスタ17b、17c、17d、17j、177
b、177d、177nは薄膜トランジスタを例にして
説明を行ったが、薄膜トランジスタに限らず、バリス
タ、サイリスタ、リングダイオード、薄膜ダイオード
(TFD、MIM)などを用いても同様な効果が得られ
る。
【0128】また、表示素子としてEL素子で説明を行
ったが、有機電界発光素子や無機エレクトロルミネッセ
ンス素子、発光ダイオードなどを用いてもよい。
【0129】更に、例えば液晶などの光変調パネルにも
応用できる。図2においてEL素子16を液晶層とすれ
ばよい。
【0130】同様に、EL素子を電流値により駆動させ
るための画素構成として図32(a)に示すような構成
も考えられる。図1と異なるのはスイッチングトランジ
スタがEL素子ではなく、電源線につながっているとこ
ろである。
【0131】以下、図32(a)の画素構成における動
作を説明する。
【0132】ゲート信号線(1)391によりトランジ
スタ17c、17b、17jを導通状態とする。さらに
ゲート信号線(2)392によりトランジスタ17dを
非導通状態とする。蓄積容量14にはトランジスタ17
aと17iに流れる電流の和がソース信号線電流値と同
じになる値となるように応じた電圧が記憶される。トラ
ンジスタ17aと17iに流れる電流値の比はチャネル
の長さの比及びチャネルの幅の比により決められる。
【0133】次に、ゲート信号線(1)及び(2)の操
作により、トランジスタ17c、17b、17jを非導
通状態、トランジスタ17dを導通状態とし、EL電源
線393より電流をトランジスタ17aとEL素子16
に流す。このときの電流値はソース信号線電流からトラ
ンジスタ17aに流れた電流値と同じである。
【0134】これにより、図1の構成と同様に、ソース
信号線に対する電流値とEL素子に流れる電流値の比を
少なくとも2つの駆動トランジスタ17a、17iのチ
ャネルサイズの比を変更することで、変化させることが
可能となり、従来の構成に比べてソース信号線に流す電
流量が大きくなることで、浮遊容量20による波形のな
まりを小さくする効果が図1の構成と同様に得られる。
【0135】また、本発明の実施により各階調のソース
信号線に流れる電流値を数倍(2型パネルのときは5か
ら10倍程度)とすることで、各階調の電流ステップの
刻み幅を大きくすることができ、ソースドライバに構成
された各階調に対応した電流源の出力ばらつきの許容範
囲を大きくすることができる。
【0136】また、電流調整がしやすいという利点が得
られる。
【0137】ソース信号線171に電源切り替え手段1
79を設け、電流源170と電圧源178とを切り替え
て使うことで、実施可能となる。
【0138】
【発明の効果】以上のように本発明は、ソース信号線に
切り替え手段を有し、1水平走査期間内に、電圧印加期
間と電流印加期間を設け、ソース信号線に存在する浮遊
容量に蓄積された電荷をすばやく所定の階調に対応する
電荷量に変化させることで、1水平走査期間を短くし、
フリッカレス駆動を実現できる。
【0139】また、1水平走査期間のうち表示階調に対
応する電流値に対し、3倍以上10倍以下の電流値を流
す期間を設け、ソース信号線に存在する浮遊容量に蓄積
された電荷の変化に要する時間を短くできたこと、EL
電流値に対しソース信号線に流す電流値を10倍程度に
することで、1水平走査期間を短くしフリッカレス駆動
を実現できる。一般には電流値が少なくともソース容量
値とソース電圧の積を1水平操作期間で割った値よりも
大きくすれば、各階調に対応した電流値を水平操作期間
内に書き込むことが可能となる。
【図面の簡単な説明】
【図1】本発明の第9の実施の形態における1画素分の
回路を示した図
【図2】本発明の第1の実施の形態による画素、ソース
信号線及び電源を示した図
【図3】水平走査期間内での電圧印加期間と電流印加期
間のタイミングを示した図
【図4】白表示及び黒表示時に対する出力電流の電圧印
加期間依存性を示した図
【図5】本発明の第2の実施の形態におけるソースドラ
イバ部、電源部およびソース信号線の関係を示した図
【図6】ソース信号線からある画素への電流書き込み時
の等価回路及び画素内のトランジスタの電流電圧特性及
びソース信号線の波形を示した図
【図7】本発明の第3および第6の実施の形態における
ソースドライバ部の構成を示した図
【図8】本発明の実施の形態における表示装置を組み込
んだ携帯情報端末の図
【図9】本発明の第4の実施の形態におけるコントロー
ラ及びソースドライバのブロック図
【図10】本発明の実施の形態における表示装置を組み
込んだテレビを示した図
【図11】本発明の第5の実施の形態におけるソース信
号線電流に対応した電圧を発生させるためのブロック図
【図12】本発明の第6の実施の形態におけるソース信
号線に流れる電流の波形を示した図
【図13】本発明の第6の実施の形態におけるソース信
号線に流れる電流の波形を立ち上がり時及び立ち下がり
時に従来例と比較し示した図
【図14】本発明の第7の実施の形態におけるソースド
ライバのブロック図と画素部の構成を示した図
【図15】本発明の第7の実施の形態におけるタイミン
グチャート
【図16】本発明の第8の実施の形態におけるデジタル
アナログ変換器を用いたソース信号線出力を示した図
【図17】本発明の第8の実施の形態における水平走査
期間内でのリファレンス電圧の変化を示した図
【図18】本発明の第9の実施の形態におけるソース信
号線電流とEL素子に流れる電流の関係を示した図
【図19】図1に示す回路構成においてソース信号線に
電流を流す場合と、EL素子に電流を流す場合の各トラ
ンジスタの導通状態を示した図
【図20】本発明の第9の実施の形態において図1中の
トランジスタのチャネルサイズの変化による電流源の電
流値とEL素子を流れる電流値の変化を示した図
【図21】本発明の第10の実施の形態における1画素
分の回路を示した図
【図22】水平走査期間が75μ秒の時、ソース信号線
容量により所定電流値に対しどの程度まで書き込めるの
かを示した図
【図23】本発明の第11の実施の形態において水平走
査期間が75μ秒の場合にソース信号線容量の変化によ
り所定電流値に対しどの程度まで書き込めるのかを示し
た図
【図24】本発明の第12の実施の形態における階調と
ソース信号線に流れる電流の関係を示した図
【図25】階調によって、ソース信号線に流す電流値
と、EL素子に流す電流値の比を変更させるための回路
構成を示した図
【図26】ソース信号線に流す電流値と、EL素子に流
す電流値の比を変更させるための回路構成を示した図
【図27】ソース信号線に流す電流値と、EL素子に流
す電流値の比を変更させるための回路構成を示した図
【図28】ソース信号線に流す電流値と、EL素子に流
す電流値の比を変更させるための回路構成を示した図
【図29】Nチャネルトランジスタを用いた場合にソー
ス信号線に流す電流値と、EL素子に流す電流値の比を
変更させるための回路構成を示した図
【図30】画素がカレントミラー構成となった場合の本
発明の実施の形態を示した図
【図31】カレントミラー構成において、ソース信号線
に流す電流値とEL素子に流す電流値を異ならせること
ができるようにした図
【図32】EL素子ではなく、EL電流線をトランジス
タにより導通非導通状態に変化させる場合のソース信号
線に流す電流値と、EL素子に流す電流値の比を変更さ
せるための回路構成を示した図
【図33】本発明の第11の実施の形態における階調に
対する電流源の割り当てを示した図
【図34】従来の表示装置の構成を示した図
【図35】ゲート信号線の走査時間を変化させた場合の
入力電流と出力電流の関係を示した図
【図36】表示色の違いによる有機発光素子の電圧−輝
度特性及び電流密度−輝度特性の違いを示した図
【符号の説明】
10 電流源 11 ソース信号線 12 ゲート信号線(1) 13 ゲート信号線(2) 14 蓄積容量 15 EL電源線 16 EL素子 17 トランジスタ 18 電圧源 19 電源切り替え手段 20 浮遊容量
フロントページの続き (51)Int.Cl.7 識別記号 FI テーマコート゛(参考) G09G 3/20 680 G09G 3/20 680T H05B 33/14 H05B 33/14 A (72)発明者 足達 克己 大阪府門真市大字門真1006番地 松下電器 産業株式会社内 Fターム(参考) 3K007 AB17 BA06 DA01 DB03 EB00 GA04 5C080 AA06 BB05 DD06 EE29 FF11 JJ02 JJ03 JJ04 JJ05 KK07

Claims (12)

    【特許請求の範囲】
  1. 【請求項1】 アクティブマトリクス型表示装置であっ
    て、 電源から供給される電流を制御する駆動用トランジスタ
    と、 ソース信号線から前記駆動用トランジスタに電流経路を
    形成する信号線接続トランジスタと、 前記駆動用トランジスタの電流を表示素子に供給する経
    路を形成するEL接続トランジスタとを具備し、 前記EL接続トランジスタが導通状態となったときと、
    前記信号線接続トランジスタが導通状態となったとき
    で、 前記駆動用トランジスタに流れる電流が変化することを
    特徴とするアクティブマトリクス型表示装置。
  2. 【請求項2】 アクティブマトリクス型表示装置であっ
    て、 ソース信号線の電流値が、 前記ソース信号線に寄生する容量値と、前記ソース信号
    線電流に対する前記ソース信号線の電圧値の積を走査時
    間で割った値以上となるように表示素子を流れる電流
    と、前記ソース信号線を流れる電流の値の比を変化でき
    る機能を持たせたことを特徴とするアクティブマトリク
    ス型表示装置。
  3. 【請求項3】 アクティブマトリクス型表示装置であっ
    て、 電源から供給される電流を制御する2つの駆動用トラン
    ジスタと、 ソース信号線から前記駆動用トランジスタに電流経路を
    形成する信号線接続トランジスタと、 前記駆動用トランジスタの電流を表示素子に供給する経
    路を形成するEL接続トランジスタと、 前記2つの駆動用トランジスタのうちの1つと直列に挿
    入された倍率調整トランジスタとを具備し、 前記EL接続トランジスタが導通状態となったときに前
    記倍率調整トランジスタを非導通状態とし、 前記駆動用トランジスタのうちの1つを通る電流を表示
    素子に供給しないようにし、 前記2つの駆動用トランジスタのチャネルサイズの比を
    表示装置の大きさにより変化させ、 前記ソース信号線に流す電流量と、前記表示素子に流す
    電流の比を前記ソース信号線に寄生する容量値の違いに
    より異ならせたことを特徴とするアクティブマトリクス
    型表示装置。
  4. 【請求項4】 アクティブマトリクス型表示装置であっ
    て、 電源から供給される電流を制御する2つの駆動用トラン
    ジスタと、 ソース信号線から前記駆動用トランジスタに電流経路を
    形成する信号線接続トランジスタと、 前記駆動用トランジスタの電流を表示素子に供給する経
    路を形成するEL接続トランジスタと、 前記2つの駆動用トランジスタのうちの1つと直列に挿
    入された倍率調整トランジスタとを具備し、 前記EL接続トランジスタが導通状態となったときに前
    記倍率調整トランジスタを非導通状態とし、 前記駆動用トランジスタのうちの1つを通る電流を表示
    素子に供給しないようにすることで、 前記ソース信号線に流す電流量と、前記表示素子に流す
    電流を異ならせたことを特徴とするアクティブマトリク
    ス型表示装置。
  5. 【請求項5】 アクティブマトリクス型表示装置であっ
    て、 電源から供給される電流を制御する少なくとも3つの駆
    動用トランジスタと、 ソース信号線から前記駆動用トランジスタのうちの1つ
    以外に電流経路を形成する信号線接続トランジスタと、 前記2つの駆動用トランジスタのうちの1つと直列に挿
    入された倍率調整トランジスタとを具備し、 前記倍率調整トランジスタを導通もしくは非導通状態と
    するもしくは、前記少なくとも3つの駆動用トランジス
    タのチャネルサイズを変更することでソース信号線と表
    示素子に流れる電流値を変化できるようにしたことを特
    徴とするアクティブマトリクス型表示装置。
  6. 【請求項6】 アクティブマトリクス型表示装置であっ
    て、 電源から供給される電流を制御する2つの駆動用トラン
    ジスタと、 ソース信号線から前記駆動用トランジスタに電流経路を
    形成する信号線接続トランジスタと、 前記駆動用トランジスタの電流を表示素子に供給する経
    路を形成するEL接続トランジスタと、 前記2つの駆動用トランジスタのうちの1つと直列に挿
    入された倍率調整トランジスタと、 電流源と電圧源と、 前記ソース信号線に前記電流源もしくは前記電圧源のう
    ちの1つを接続するための切り替え手段とを具備し、 前記切り替え手段は前記ソース信号線に接続された前記
    信号線接続トランジスタがすべて非導通状態もしくは少
    なくとも1つが導通状態の期間の少なくとも一方の期間
    のうちの一部の期間に前記電圧源を選択し、 前記EL接続トランジスタが導通状態となったときに前
    記倍率調整トランジスタを非導通状態とし、 前記駆動用トランジスタのうちの1つを通る電流を表示
    素子に供給しないようにすることで、 前記ソース信号線に流す電流量と、前記表示素子に流す
    電流を異ならせたことを特徴とするアクティブマトリク
    ス型表示装置。
  7. 【請求項7】 アクティブマトリクス型表示装置であっ
    て、 2つの駆動用トランジスタと、 ソース信号線から前記2つの駆動用トランジスタに電流
    経路を形成する信号線接続トランジスタと、 電源からの電流を前記2つの駆動用トランジスタに供給
    する経路を形成する電源接続トランジスタと、 前記2つの駆動用トランジスタは前記電源接続トランジ
    スタもしくは前記信号線接続トランジスタから電流を供
    給され、前記2つの駆動用トランジスタのうちの1つと
    直列に挿入された倍率調整トランジスタとを具備し、 前記電源接続トランジスタが導通状態となったときに前
    記倍率調整トランジスタを非導通状態とし、 前記駆動用トランジスタのうちの1つを通る電流を表示
    素子に供給しないようにすることで、 前記ソース信号線に流す電流量と、前記表示素子に流す
    電流を異ならせたことを特徴とするアクティブマトリク
    ス型表示装置。
  8. 【請求項8】 アクティブマトリクス型表示装置であっ
    て、 電源から供給される電流を制御する2つの駆動用トラン
    ジスタと、 ソース信号線から前記駆動用トランジスタに電流経路を
    形成する信号線接続トランジスタと、 前記駆動用トランジスタの電流を表示素子に供給する経
    路を形成するEL接続トランジスタと、 前記2つの駆動用トランジスタのうちの1つと直列に挿
    入された倍率調整トランジスタと、 入力映像信号の強度により出力が変化する倍率変更手段
    を具備し、 前記EL接続トランジスタが導通状態となったときに、 前記倍率調整トランジスタを非導通状態とし、 前記信号線接続トランジスタが導通状態となったとき
    に、 前記倍率変更手段の出力により、前記倍率調整トランジ
    スタの導通、非導通状態のうちの1つを選択すること
    で、 前記入力映像信号の階調によって、 前記ソース信号線に流す電流量と、前記表示素子に流す
    電流の割合を変化させることができることを特徴とする
    アクティブマトリクス型表示装置。
  9. 【請求項9】 少なくともN個の電流源のうちの1つを
    選択し、選択された前記電流源を用いてソース信号線に
    流す電流量によりN階調表示を行うアクティブマトリク
    ス型表示装置の駆動方法であって、 前記N個の電流源で流し得る最も小さい電流値と、 前記N個の電流源で流し得る2番目に小さい電流値との
    差が、 2以上N−1以下の整数であるiに対し、 前記N個の電流源で流し得るi番目に小さい電流値と前
    記i番目に小さい電流値の次に小さいi+1番目に小さ
    い電流値との差に比べて大きいことを特徴とするアクテ
    ィブマトリクス型表示装置の駆動方法。
  10. 【請求項10】 マトリクス型表示装置であって、 複数の電圧を生成するリファレンス電圧生成部と、 前記リファレンス電圧生成部の複数の電圧値のうちの1
    つを選択する選択部と、 デジタルアナログ変換器を具備し、 前記選択部は、水平同期信号およびクロックにより制御
    され、 1水平走査期間内で異なる電圧値をデジタルアナログ変
    換器のアナログ出力最大電圧値として供給するようにし
    たことを特徴とするマトリクス型表示装置。
  11. 【請求項11】 アクティブマトリクス型表示装置の駆
    動方法であって、 2つの駆動用トランジスタに対し、 第1の期間においては前記2つの駆動用トランジスタを
    通してソース信号線に電流を流し、 第2の期間においては、 前記2つの駆動用トランジスタのいずれか一方のみを通
    して表示素子に電流を流すことを特徴とするアクティブ
    マトリクス型表示装置の駆動方法。
  12. 【請求項12】 請求項1記載のアクティブマトリクス
    型表示装置に復調装置と、アンテナ、ボタンを具備した
    ことを特徴とする携帯情報端末。
JP2001291596A 2001-09-25 2001-09-25 アクティブマトリクス型表示装置 Expired - Lifetime JP5589250B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2001291596A JP5589250B2 (ja) 2001-09-25 2001-09-25 アクティブマトリクス型表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001291596A JP5589250B2 (ja) 2001-09-25 2001-09-25 アクティブマトリクス型表示装置

Publications (2)

Publication Number Publication Date
JP2003099001A true JP2003099001A (ja) 2003-04-04
JP5589250B2 JP5589250B2 (ja) 2014-09-17

Family

ID=19113711

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001291596A Expired - Lifetime JP5589250B2 (ja) 2001-09-25 2001-09-25 アクティブマトリクス型表示装置

Country Status (1)

Country Link
JP (1) JP5589250B2 (ja)

Cited By (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2004100118A1 (ja) * 2003-05-07 2004-11-18 Toshiba Matsushita Display Technology Co., Ltd. El表示装置およびその駆動方法
JP2004354427A (ja) * 2003-05-27 2004-12-16 Sony Corp 画素回路、表示装置、および画素回路の駆動方法
JP2005070227A (ja) * 2003-08-21 2005-03-17 Seiko Epson Corp 電気光学装置、電気光学装置の駆動方法および電子機器
JPWO2003091978A1 (ja) * 2002-04-26 2005-09-02 東芝松下ディスプレイテクノロジー株式会社 El表示パネルの駆動方法
US7046240B2 (en) 2001-08-29 2006-05-16 Semiconductor Energy Laboratory Co., Ltd. Light emitting device, method of driving a light emitting device, element substrate, and electronic equipment
US7138968B2 (en) 2002-01-09 2006-11-21 Seiko Epson Corporation Electronic circuit, electroluminescent display device, electro-optical device, electronic apparatus, method of controlling the current supply to an organic electroluminescent pixel, and method for driving a circuit
JP2007233398A (ja) * 2002-04-26 2007-09-13 Toshiba Matsushita Display Technology Co Ltd El表示パネルの駆動方法
JP2007256958A (ja) * 2002-04-26 2007-10-04 Toshiba Matsushita Display Technology Co Ltd El表示パネルの駆動方法
CN100378781C (zh) * 2003-10-29 2008-04-02 三星Sdi株式会社 显示面板及其驱动方法
CN100421143C (zh) * 2003-12-01 2008-09-24 精工爱普生株式会社 电光学显示屏驱动装置及其方法、电光学装置及电子设备
US7453427B2 (en) 2003-05-09 2008-11-18 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and driving method thereof
US7561147B2 (en) 2003-05-07 2009-07-14 Toshiba Matsushita Display Technology Co., Ltd. Current output type of semiconductor circuit, source driver for display drive, display device, and current output method
US7710366B2 (en) 2004-05-20 2010-05-04 Samsung Electronics Co., Ltd. Display device and driving method thereof
JP2010217788A (ja) * 2009-03-18 2010-09-30 Casio Computer Co Ltd 電子機器及び電子機器の駆動方法
US8035626B2 (en) 2002-11-29 2011-10-11 Semiconductor Energy Laboratory Co., Ltd. Current driving circuit and display device using the current driving circuit
US8085226B2 (en) 2003-08-15 2011-12-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US8378939B2 (en) 2003-07-11 2013-02-19 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US8836616B2 (en) 2003-02-28 2014-09-16 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and driving method thereof
JP2015108844A (ja) * 2001-10-31 2015-06-11 株式会社半導体エネルギー研究所 半導体装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2001006484A1 (fr) * 1999-07-14 2001-01-25 Sony Corporation Circuit d'attaque et affichage le comprenant, circuit de pixels et procede d'attaque
JP2003114645A (ja) * 2001-08-02 2003-04-18 Seiko Epson Corp 単位回路の制御に使用されるデータ線の駆動
JP2004054200A (ja) * 2001-09-21 2004-02-19 Semiconductor Energy Lab Co Ltd 半導体装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2001006484A1 (fr) * 1999-07-14 2001-01-25 Sony Corporation Circuit d'attaque et affichage le comprenant, circuit de pixels et procede d'attaque
JP2003114645A (ja) * 2001-08-02 2003-04-18 Seiko Epson Corp 単位回路の制御に使用されるデータ線の駆動
JP2004054200A (ja) * 2001-09-21 2004-02-19 Semiconductor Energy Lab Co Ltd 半導体装置

Cited By (35)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7411586B2 (en) 2001-08-29 2008-08-12 Semiconductor Energy Laboratory Co., Ltd. Light emitting device, method of driving a light emitting device, element substrate, and electronic equipment
US8982021B2 (en) 2001-08-29 2015-03-17 Semiconductor Energy Laboratory Co., Ltd. Light emitting device, method of driving a light emitting device, element substrate, and electronic equipment
US8482491B2 (en) 2001-08-29 2013-07-09 Semiconductor Energy Laboratory Co., Ltd. Light emitting device, method of driving a light emitting device, element substrate, and electronic equipment
JP2009169442A (ja) * 2001-08-29 2009-07-30 Semiconductor Energy Lab Co Ltd 発光装置
US7046240B2 (en) 2001-08-29 2006-05-16 Semiconductor Energy Laboratory Co., Ltd. Light emitting device, method of driving a light emitting device, element substrate, and electronic equipment
US8704736B2 (en) 2001-08-29 2014-04-22 Semiconductor Energy Laboratory Co., Ltd. Light emitting device, method of driving a light emitting device, element substrate, and electronic equipment
JP2012155327A (ja) * 2001-08-29 2012-08-16 Semiconductor Energy Lab Co Ltd 発光装置、表示モジュール及び電子機器
JP2015108844A (ja) * 2001-10-31 2015-06-11 株式会社半導体エネルギー研究所 半導体装置
US7551151B2 (en) 2002-01-09 2009-06-23 Seiko Epson Corporation Electronic circuit, electroluminescent display device, electro-optical device, electronic apparatus, method of controlling the current supply to an organic electroluminescent pixel, and method for driving a circuit
US7138968B2 (en) 2002-01-09 2006-11-21 Seiko Epson Corporation Electronic circuit, electroluminescent display device, electro-optical device, electronic apparatus, method of controlling the current supply to an organic electroluminescent pixel, and method for driving a circuit
JP2007256958A (ja) * 2002-04-26 2007-10-04 Toshiba Matsushita Display Technology Co Ltd El表示パネルの駆動方法
JP2007233398A (ja) * 2002-04-26 2007-09-13 Toshiba Matsushita Display Technology Co Ltd El表示パネルの駆動方法
JPWO2003091978A1 (ja) * 2002-04-26 2005-09-02 東芝松下ディスプレイテクノロジー株式会社 El表示パネルの駆動方法
US8395607B2 (en) 2002-11-29 2013-03-12 Semiconductor Energy Laboratory Co., Ltd. Current driving circuit and display device using the current driving circuit
US8035626B2 (en) 2002-11-29 2011-10-11 Semiconductor Energy Laboratory Co., Ltd. Current driving circuit and display device using the current driving circuit
US8605064B2 (en) 2002-11-29 2013-12-10 Semiconductor Energy Laboratory Co., Ltd. Current driving circuit and display device using the current driving circuit
US9640106B2 (en) 2003-02-28 2017-05-02 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and driving method thereof
US8836616B2 (en) 2003-02-28 2014-09-16 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and driving method thereof
US7561147B2 (en) 2003-05-07 2009-07-14 Toshiba Matsushita Display Technology Co., Ltd. Current output type of semiconductor circuit, source driver for display drive, display device, and current output method
WO2004100118A1 (ja) * 2003-05-07 2004-11-18 Toshiba Matsushita Display Technology Co., Ltd. El表示装置およびその駆動方法
US7453427B2 (en) 2003-05-09 2008-11-18 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and driving method thereof
US8487845B2 (en) 2003-05-09 2013-07-16 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and driving method thereof
JP4581337B2 (ja) * 2003-05-27 2010-11-17 ソニー株式会社 画素回路、表示装置、および画素回路の駆動方法
JP2004354427A (ja) * 2003-05-27 2004-12-16 Sony Corp 画素回路、表示装置、および画素回路の駆動方法
US8378939B2 (en) 2003-07-11 2013-02-19 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP2013047847A (ja) * 2003-07-11 2013-03-07 Semiconductor Energy Lab Co Ltd 半導体装置
US8085226B2 (en) 2003-08-15 2011-12-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US8432350B2 (en) 2003-08-15 2013-04-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP4595300B2 (ja) * 2003-08-21 2010-12-08 セイコーエプソン株式会社 電気光学装置および電子機器
JP2005070227A (ja) * 2003-08-21 2005-03-17 Seiko Epson Corp 電気光学装置、電気光学装置の駆動方法および電子機器
CN100378781C (zh) * 2003-10-29 2008-04-02 三星Sdi株式会社 显示面板及其驱动方法
US7463225B2 (en) 2003-12-01 2008-12-09 Seiko Epson Corporation Device and method for driving electro-optical panel, electro-optical device, and electronic apparatus
CN100421143C (zh) * 2003-12-01 2008-09-24 精工爱普生株式会社 电光学显示屏驱动装置及其方法、电光学装置及电子设备
US7710366B2 (en) 2004-05-20 2010-05-04 Samsung Electronics Co., Ltd. Display device and driving method thereof
JP2010217788A (ja) * 2009-03-18 2010-09-30 Casio Computer Co Ltd 電子機器及び電子機器の駆動方法

Also Published As

Publication number Publication date
JP5589250B2 (ja) 2014-09-17

Similar Documents

Publication Publication Date Title
JP5636147B2 (ja) アクティブマトリックス型表示装置
JP5589250B2 (ja) アクティブマトリクス型表示装置
US8378936B2 (en) Display apparatus and method of driving the same
US7123220B2 (en) Self-luminous display device
KR101186254B1 (ko) 유기 발광다이오드 표시장치와 그의 구동방법
US7956826B2 (en) Electroluminescent display device to display low brightness uniformly
US7432889B2 (en) Active matrix type display apparatus, active matrix type organic electroluminescence display apparatus, and driving methods thereof
JP5470668B2 (ja) アクティブマトリクス型表示装置
EP1290671A1 (en) Active matrix electroluminescent display device
JP4540903B2 (ja) アクティブマトリクス型表示装置
JP2004326115A (ja) 表示装置に利用される有機発光ダイオード駆動回路
KR102654591B1 (ko) 클럭 및 전압 발생 회로 및 그것을 포함하는 표시 장치
JP2003108065A (ja) アクティブマトリクス型表示装置及びその駆動方法
CN101707044B (zh) 发光器件及其驱动方法
US11605344B2 (en) Pixel circuit, display panel and driving method thereof, and display device
KR101166824B1 (ko) 유기 전계발광표시장치 및 이의 구동방법
CN114120881A (zh) 像素电路、显示装置及其驱动方法
JP2002358049A (ja) 発光素子の駆動回路、及びアクティブマトリクス型表示パネル
US6806654B2 (en) Matrix display
KR20060133967A (ko) 스크롤링 어드레스 지정을 하는 전계 발광 디스플레이디바이스
EP1649441A1 (en) Oled display device
JP2008191684A (ja) アクティブマトリクス型表示装置
KR100517467B1 (ko) 일렉트로루미네센스 표시소자의 구동방법 및 장치
JP2007263989A (ja) 自発光素子を用いた表示装置、及びその駆動方法
KR100881229B1 (ko) Pm-oled패널의 휘도간섭 보상 회로

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20080910

RD01 Notification of change of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7421

Effective date: 20081015

RD01 Notification of change of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7421

Effective date: 20091119

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20120321

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120517

RD01 Notification of change of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7421

Effective date: 20121213

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20130702

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20130807

RD01 Notification of change of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7421

Effective date: 20140107

RD01 Notification of change of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7421

Effective date: 20140410

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20140415

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20140526

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20140616

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20140701

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20140714

R151 Written notification of patent or utility model registration

Ref document number: 5589250

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250