Nothing Special   »   [go: up one dir, main page]

FR2473816A1 - Systeme a blocage de boucle - Google Patents

Systeme a blocage de boucle Download PDF

Info

Publication number
FR2473816A1
FR2473816A1 FR8100422A FR8100422A FR2473816A1 FR 2473816 A1 FR2473816 A1 FR 2473816A1 FR 8100422 A FR8100422 A FR 8100422A FR 8100422 A FR8100422 A FR 8100422A FR 2473816 A1 FR2473816 A1 FR 2473816A1
Authority
FR
France
Prior art keywords
signal
output
input
phase
generator
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR8100422A
Other languages
English (en)
Other versions
FR2473816B1 (fr
Inventor
Philip Stephen Crosby
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tektronix Inc
Original Assignee
Tektronix Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tektronix Inc filed Critical Tektronix Inc
Publication of FR2473816A1 publication Critical patent/FR2473816A1/fr
Application granted granted Critical
Publication of FR2473816B1 publication Critical patent/FR2473816B1/fr
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

Système à blocage de phase, notamment à boucle. Il s'agit d'un circuit à boucle, à blocage de phase, du second ordre, qui ne nécessite aucune amplification de la tension d'erreur ; la sortie d'un oscillateur 500 commandé par la tension est bloquée en phase avec précision par rapport à une impulsion de référence A. Le détecteur de phase à boucle 200' est déclenché périodiquement par un générateur d'impulsions 600 et ne prélève du courant que s'il est déclenché. Ainsi, on n'applique que très peu de bruit à l'oscillateur 500 commandé par la tension. Le détecteur de phase 200 comprend un amplificateur de courant 700 qui permet de fixer avec une très grande précision l'instant où la comparaison de phases se produit. Application notamment à un appareil pour détecteur des erreurs de phase et engendrer une tension de correction d'une telle erreur. (CF DESSIN DANS BOPI)

Description

24738 1 6
La présente invention a trait à des systèmes à boucle et à blocage de phase, et plus particulièrement à un appareil pour détecter des erreurs
de phase et engendrer une tension de correction d'une telle erreur de pha-
se. Il existe une demande constante pour des dispositions de circuit qui puissent fournir un second signal en relation exacte de phase avec un premier signal. On-utilise communément des boucles à blocage de phase pour réaliser ce but. Dans une boucle à blocage de phase, les deux signaux sont
appliqués à un détecteur de phase dont la sortie est fonction de la diffé-
rence de phase qui existe entre les deux signaux appliqués. Cette tension
d'erreur, après filtrage en passe-bas dans un filtre à boucle, est appli-
quée à l'entrée de commande d'un oscillateur commandé par tension, de telle sorte que la phase du signal de l'oscillateur soit contrainte de se conformer à la phase du signal d'entrée. Dans la plupart des boucles à blocage de phase de second ordre, il faut prévoir un amplificateur d'erreur
entre le détecteur de phase et l'oscillateur commandé par la tension.
Pour plus de détails concernant les circuits à boucle à blocage de phase, il convient de se référer au Chapitre 6 du texte intitulé "Frequency Synthesis", par V. F. Kroupa, Copyright 1973, Charles Griffin Co., Ltd. Suivant la présente invention, la sortie d'un oscillateur commandé
par la tension est bloquée en phase avec précision par rapport à une impul-
sion de référence. Le détecteur de phase utilisé dans la présente invention consomme du courant seulement tant que dure une impulsion de déclenchement, ce qui diminue sensiblement la possibilité de transmettre du bruit à la
borne de commande de l'oscillateur commandé par la tension. La construc-
tion du détecteur de phase supprime la nécessité de recourir à un ampli-
ficateur de signal d'erreur; ainsi, on élimine une autre source éventuelle de bruit. En outre, l'instant, dans le temps, o se produit effectivement la détection de phase est fixé d'une manière précise par un miroir ou réflecteur de courant. Le circuit à miroir ou réflecteur de courant est
utilisé pour diriger du courant vers et à partir du filtre à boucle.
Par conséquent, l'un des buts de la présente invention consiste à réaliser un circuit à boucle à blocage de phase dans lequel il n'est pas nécessaire de prévoir un amplificateur entre le détecteur de phase et le
filtre à boucle.
Un autre but de l'invention consiste à prévoir un détecteur de pha-
se pour une boucle à blocage de phase dont la sortie de signal d'erreur ne
nécessite aucune amplification.
En outre, l'invention a pour but de prévoir un détecteur de phase -2-
dans lequel le point de détection peut être fixé avec précision.
Enfin, la présente invention a pour but complémentaire de prévoir
un détecteur de phase dans lequel le point de détection peut ôtre facile-
ment modifié.
Les différentes caractéristiques de la présente invention, ainsi que les avantages qui en découlent, apparaîtront plus clairement au cours
de la description qui suit, si l'on se réfère au dessin annexé, sur lequel:
La FIGURE 1 est un schéma synoptique montrant un circuit à boucle à blocage de phase, et destiné à faciliter la compréhension des avantages offerts par la présente invention;
La FIGURE 2 est un schéma en partie synoptique, en partie de con-
nexions, représentant un système réalisé conformément à la présente in-
vention, et La FIGURE 3 montre deux formes d'onde de signaux qui permettent
de mieux comprendre le circuit de la Figure 2.
Bien que le fonctionnement de boucles à blocage de phase soit bien connu des spécialistes en ce domaine, la présente invention sera mieux comprise si l'on se réfère tout d'abord à la Figure 1 qui montre un schéma
synoptique d'un système selon l'art antérieur.
Sur cette Figure 1, un oscillateur de référence 100 délivre un
signal à une fréquence f1. On désire obtenir un second signal f2 exacte-
ment en relation de temps avec le premier signal. Le signal f2 est produit dans un générateur de signaux à fréquence contrôlée, soit un oscillateur
500; un tel oscillateur comporte une entrée de commande 510 à haute im-
pédance. L'oscillateur 500 peut être du type à cristal que l'on peut com-
mander par la tension.
La sortie de l'oscillateur 500 est appliquée à des moyens conçus pour comparer la phase du premier signal à la fréquence f lavec le second signal à la fréquence f2. Ces moyens peuvent opportunément comprendre un
détecteur de phase 200. Si les signaux f et f2 se trouvent dans la rela-
tion de phase désirée, le détecteur de phase 200 ne produit aucun signal d'erreur. Toutefois, si ces deux signaux devaient se trouver en relation de phase autre que celle désirée, le détecteur de phase 200 fournira une
tension de commande de signal d'erreur à l'entrée de commande 510 de l'os-
cillateur 500 afin de changer la fréquence de f2 dans le sens propre à
maintenir une relation précise de phase entre les signaux auxdites fré-
quences f1 et f2.
Le filtre à boucle 300 et l'amplificateur 400 sont interposés de façon opérationnelle dans le trajet de la tension précitée de commande du -3 signal d'erreur. La fonction de transfert de ce filtre à boucle 300 exerce un effet considérable sur la stabilité de la boucle. Le rôle du filtre à boucle 300 consiste à atténuer des changements rapides dans l'erreur de
phase qui seraient dûs à la présence de bruit dans le signal à la fré-
quence f1; il sert également à filtrer les composants haute-fréquence de la sortie du détecteur de phase. L'amplificateur 400 est inséré entre le détecteur de phase et l'entrée de commande 510 de l'oscillateur 500 afin
de produire le gain de boucle nécessaire. A titre de variante, les compo-
sants passifs du filtre à boucle 300 peuvent être utilisés dans un réseau réactif d'un amplificateur à gain élevé pour constituer un filtre actif (non représenté). L'usage d'un filtre à boucle permet de réaliser le genre de boucle à blocage de phase également connu sous l'appellation de boucle
de second ordre.
Si l'on se réfère maintenant à la Figure 2, on y voit un mode pré-
féré de réalisation de la présente invention. La Figure 3 montre des exemples de formes d'onde relevées en plusieurs points du circuit de la Figure 2, et il convient de s'y reporter au cours de la lecture de la
description qui suit. Le générateur d'impulsions de référence 100 engendre
de préférence des impulsions rectangulaires du type représenté en A sur la Figure 3. Ce générateur 100 produit ces impulsions rectangulaires à la
fréquence f1 et peut 9tre de tout type classique ou connu.
Un générateur d'impulsions de déclenchement 600 engendre des im-
pulsions semblables à celles représentées en B sur le diagramme de la Figure 3. Les deux impulsions, tant de référence que de déclenchement,
s'appliquent au détecteur de phase 200'.Le détecteur de phase 200' com-
prend des bascules du type D, désignées en 205 et 210; des transistors de commutation 220, 230 et 240; une source de courant constant 215; et un amplificateur inverseur de courant 700. Les bascules 205 et 210 sont des dispositifs classiques déclenchés par l'arête négative. L'impulsion de référence est appliquée à l'entrée SET ou d'enclenchement de la bascule 205, tandis que l'impulsion de déclenchement est appliquée à l'entrée D des deux bascules 205 et 210. La sortie Q de la bascule 205 et la sortie Q de la bascule 210 ne sont pas utilisées, tandis que la sortie Q de la bascule 205 est reliée à la base d'un transistor 230 et que la sortie Q
de la bascule 210 est reliée à la base d'un autre transistor 220.
Les émetteurs des transistors 220, 230 et 240 sont reliés entre eux a une borne d'une source conventionnelle de courant 215. L'autre borne de cette source 215 est mise à la masse. Le collecteur du transistor 220 est également mis à la masse. Le collecteur du transistor 230 est relié à
2473S15
4 - l'entrée de l'amplificateur de courant 700 et le collecteur du transistor 240 est relié à la sortie de cet amplificateur de courant 700. La base du transistor 240 est reliée à une source de tension adéquate de polarisation 225. L'amplificateur de courant 700 comprend des transistors PNP 250 et
260 ainsi que des résistances 235, 255 et 265. Les émetteurs des transis-
- tors 250 et 260 sont reliés à une source de potentiel (représentée sous forme d'une source positive 245 mais seulement dans un but explicatif) en passant par les résistances respectives 255 et 265. La base du transistor
250 est reliée par l'intermédiaire d'une résistance en série 235 au col-
lecteur de ce même transistor, ce qui fait qu'il peut être considéré comme étant branché et utilisé à la manière d'une diode. Le transistor 250 branché en diode fournit par conséquent la tension de polarisation pour un transistor 260 formant source de courant du fait que le collecteur du
transistor 250 est également relié directement à la base du transistor 260.
Le circuit décrit ci-dessus est décrit en détail dans le brevet américain no 3 939 434 intitulé "Amplificateur de courant continu à bande large", délivré le 17 Février 1976 et auquel il convient de se référer en complément
de la présente description.
La sortie du détecteur de phase 200 se prend à la jonction du col-
lecteur du transistor 260 et du collecteur du transistor 240. Ce signal d'erreur est ensuite appliqué au filtre à boucle classique 300 qui opère de la façon déjà exposée plus haut. Le signal d'erreur filtré est ensuite appliqué à l'entrée de commande 510 de l'oscillateur 500 commandé par la tension. L'entrée de commande 510 est reliée de préférence à une borne d'une diode à capacité variable utilisée pour modifier la fréquence de l'oscillateur 500. La sortie de l'oscillateur 500 commandé par la tension est le signal désiré ayant une fréquence f2. En plus de servir de signal
de sortie, le signal f2 est également renvoyé au détecteur de phase 200'.
Plus particulièrement, il est renvoyé à la borne d'entrée de l'horloge CK
tant de la bascule 205 que de la bascule 210.
Le but d'ensemble du circuit décrit ci-dessus est essentiellement
le même que celui du circuit de l'art antérieur que montre la Figure 1.
Un second signal ayant une fréquence f2 est soigneusement temporisé par rapport au premier signal ayant la fréquence f1. Toutefois, la présente
invention diffère de l'art antérieur en ce qu'elle prévoit le nouveau dé-
tecteur-de phase 200' mentionné plus haut et dont le mode de fonctionnement
sera maintenant décrit en détail.
Ce détecteur de phase est activé par la réception d'une impulsion
24739 1 5
-5- de déclenchement d'allure négative à l'entrée D de la bascule 210. Par
conséquent, la sortie Q de cette bascule sera rythmée dans le sens néga-
tif par l'impulsion d'horloge suivante reçue à son entrée CK ou d'horloge.
La dite impulsion de déclenchement est également appliquée à l'entrée D de la bascule *205. Etant donné que la bascule 205 reçoit les mêmes impulsions d'horloge que la bascule 210, lorsque la sortie Q de la bascule 210 baisse, la sortie 0 de la bascule 205 devient haute, ce qui applique une tension positive à la base du transistor 230. Cela a pour effet de polariser le transistor 230 qui devient conducteur et permet ainsi au courant i1 de circuler à travers ce transistor 230. Le courant mi1 est produit dans le collecteur du transistor 260 (grâce à l'effet de miroir de courant). La lettre m représente le gain de l'amplificateur à miroir
de courant 700 et ce gain est égal au rapport entre la valeur de la ré-
sistance 255 et la valeur de la résistance 265. Cet écoulement de courant a pour conséquence d'accumuler une charge dans le filtre à boucle 300 jusqu'à l'instant o se présente l'arête d'allure positive de l'impulsion de référence. Le temps qui s'écoule entre le commencement de l'impulsion
de déclenchement et le commencement de l'impulsion de référence est indi-
qué en a sur la Figure 3. Il s'ensuit que la charge engendrée à travers le filtre à boucle est la suivante Q1 = mi1a (1) Lorsqu'une impulsion de référence d'allure positive parvient à
l'entrée SET de la bascule 205, sa sortie Q devient basse après l'impul-
sion d'horloge suivante. La bascule 210 reste inchangée. La tension néga-
tive à la base du transistor 230 fait cesser la circulation de courant.
Toutefois, la charge à travers le filtre à boucle 300 fait circuler du courant à travers le trajet collecteur-émetteur du transistor 240 jusqu'à la fin de l'impulsion de déclenchement. Sur la Figure 3, la durée de cette impulsion de déclenchement est indiquée en b. Il s'ensuit que la charge absorbée par le filtre à boucle 300 est la suivante Q2 = i1 (b-a) (2) Ainsi, la charge nette du filtre à boucle est QN = mi1a - i1 (b-a) (3) La tension produite aux bornes du filtre à boucle commande la fréquence de l'oscillateur 500. Lorsque les conditions sont celles d'un état stable, Q=0, et par conséquent: mi1a = î1 (b-a) (4) et (5) a 1 U Tm+ï)
24738 1 S
-6- Il est donc clair que le point a/b est indépendant de tous les paramètres
de circuit sauf m, soit le gain de l'amplificateur inverseur 700. Il s'en-
suit que le point de détection peut être changé en faisant varier m. Dans
le mode de réalisation de la Figure 2, m=1 (puisque la valeur de la résis-
tance 255 a été choisie pour qu'elle soit égale à celle de la résistance
265) et a/b = F. Par conséquent, le signal ayant la fréquence f2 sera blo-
qué au centre de l'impulsion de déclenchement qui coïncide avec l'arête
d'allure positive de l'impulsion de référence.
Quand l'arête d'allure positive de l'impulsion de déclenchement parvient à l'entrée D des bascules 205 et 210, les sorties de celles-ci changent d'état après l'impulsion d'horloge suivante. La sortie Q de la bascule 210 sera haute et la sortie O de la bascule 205 sera basse. Ainsi, la haute tension à la base du transistor 220 neutralisera le détecteur de
phase 200. La charge à travers le filtre à boucle 300 maintiendra la ten-
sion à l'entrée de commande 510. Lorsque parvient l'impulsion de déclen-
chement suivante, le processus décrit ci-dessus se reproduit.
En bref, la sortie de l'oscillateur 500 commandé par la tension (du fait qu'il s'agit de l'entrée des bascules 205 et 210) est bloquée en phase avec précision par rapport à une impulsion de référence. Seul le détecteur de phase est déclenché et prélève du courant pendant toute la durée de l'impulsion de déclenchement, ce qui ne laisse qu'une étroite marge de possibilité pour qu'un bruit soit appliqué à l'entrée de commande 510 de l'oscillateur 500. De plus, l'instant précis, dans le temps, o se produit la détection de phase est établi avec précision par un circuit
à miroir de courant. Le circuit à miroir de courant est utilisé pour in-
troduire du courant dans le filtre à boucle et l'extraire de celui-ci.
On peut souligner que, dans la description qui précède, l'auteur a
évité de surcharger son exposé par de grandes quantités de détails et de
renseignements particuliers relatifs à des éléments tels que la polari-
sation, etc., attendu que ces détails sont bien connus des spécialistes.
Il convient également de souligner que le mode particulier de réalisation
de l'invention qui est représenté et décrit ici n'est donné qu'à seul ti-
tre d'illustration et non de limitation. Par conséquent, il appara tra clairement à tout spécialiste que de nombreuses modifications peuvent être
envisagées dans la réalisation pratique de l'invention sans s'écarter ce-
pendant des principes de base de celle-ci.
24733 1$

Claims (7)

R E V E N D I C A T I O N S
1. Un système destiné à fournir un second signal à une secon-
de fréquence en relation précise de temps avec un premier si-
gnal à une première fréquence, caractérisé en ce qu'il com- prend
a) un moyen générateur (100) commandé de signaux, pour en-
gendrer ledit second signal (A); b) un moyen générateur (600) d'impulsions de déclenchement pour engendrer une impulsion (B) de déclenchement; c) un moyen (200') pour comparer le premier signal avec le
second signal et pour commander ledit moyen générateur com-
mandé de signaux en réponse à cette comparaison, afin de maintenir ledit second signal en relation précise de temps avec le premier signal, ce moyen de comparaison étant activé par une impulsion (B) de déclenchement provenant dudit moyen
(600) générateur d'impulsions de déclenchement.
2. Le système selon la Revendication 1, caractérisé en ce que
ledit moyen de comparaison comprend:
a) un premier circuit à bascule (210) comportant une en-
trée d'horloge (CK) reliée à la sortie dudit moyen générateur commandé de signaux, une entrée D reliée à la sortie dudit
générateur d'impulsions de déclenchement, une entrée SET re-
liée de façon à pouvoir recevoir ledit premier signal, et une sortie Q; b) un second circuit à bascule (205) comportant une entrée
d'horloge (CK) reliée à la sortie dudit moyen générateur com-
mandé de signaux, une entrée D reliée à la sortie duditimoyen
générateur commandé de signaux, une entrée D reliée à la sor-
tie dudit générateur d'impulsions de déclenchement, et une sortie Q;
c) un amplificateur de courant (700) pour fournir un cou-
rant d'erreur commutable, et d) un moyen commutateur (220, 230, 240) pour diriger ledit
courant d'erreur vers le générateur commandé de signaux bran-
ché sur lesdites sorties Q et Q.
3. Le système selon la Revendication 1, caractérisé en ce qu'il comprend en outre un filtre à boucle (300) disposé entre
le moyen comparateur et le moyen générateur commandé de si-
gnaux.
1 24738 16
8-
4. Le système selon la Revendication 1, caractérisé en ce que
ledit moyen générateur commandé de signaux comprend un oscil-
lateur (500) contrôlé par une tension élevée d'impendance d.'entrée.
5. Un système détecteur de phase (200') pour comparer la phase
d'un premier signal ayant une première fréquence avec un se-
cond signal ayant une seconde fréquence, caractérisé en ce qu'il comprend a) un moyen générateur d'impulsions de déclenchement (600) qui engendre effectivement une impulsion de déclenchement (B);
b) un premier circuit à bascule (210). comportant une entrée.
d'horloge branchée de façon à recevoir le second signal, une
entrée D pour recevoir la sortie dudit générateur d'impulsions-
de déclenchement, une entrée SET branchée de façon à recevoir le premier signal, et une sortie Q;
c) un second circuit à bascule (205) ayant une entrée d'hor-
logue branchée de façon à recevoir le second signal, une entrée
D pour recevoir la sortie dudit générateur d'impulsions de dé-
clenchement (600), et une sortie Q;
d) un moyen amplificateur de courant (700) destiné à four-
nir un courant d'erreur commutable, et e) un moyen commutateur (220, 230, 240) sensible aux sorties
Q et Q pour commuter ledit courant d'erreur.
6. Système selon l'une ou l'autre des Revendications 1 ou 5,
caractérisé en ce que ledit amplificateur de courant comprend
un circuit à miroir de courant.
7. Système selon l'une ou l'autre des Revendications 2 ou 5,
caractérisé en ce que ledit moyen de commutation comprend un premier transistor de commutation (220) dont l'électrode de base est reliée à ladite sortie Q, un second transistor de
commutation (230) dont l'électrode de base est reliée à la-
dite sortie Q, et un troisième transistor de commutation
(240) dont l'électrode de polarisation est reliée à une sour-
ce (225) de potentiel de polarisation.
FR8100422A 1980-01-09 1981-01-07 Systeme a blocage de boucle Granted FR2473816A1 (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US06/110,561 US4316150A (en) 1980-01-09 1980-01-09 Phase locked loop including phase detector system controlled by enable pulses

Publications (2)

Publication Number Publication Date
FR2473816A1 true FR2473816A1 (fr) 1981-07-17
FR2473816B1 FR2473816B1 (fr) 1984-04-20

Family

ID=22333693

Family Applications (1)

Application Number Title Priority Date Filing Date
FR8100422A Granted FR2473816A1 (fr) 1980-01-09 1981-01-07 Systeme a blocage de boucle

Country Status (7)

Country Link
US (1) US4316150A (fr)
JP (1) JPS56104543A (fr)
CA (1) CA1164963A (fr)
DE (1) DE3100429C2 (fr)
FR (1) FR2473816A1 (fr)
GB (1) GB2067371B (fr)
NL (1) NL8100013A (fr)

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4371975A (en) * 1981-02-25 1983-02-01 Rockwell International Corporation Sampling NRZ data phase detector
GB2106359B (en) * 1981-09-24 1985-07-03 Standard Telephones Cables Ltd Direct conversion radio receiver for fm signals
US4389622A (en) * 1981-09-28 1983-06-21 Honeywell Inc. System for preventing transient induced errors in phase locked loop
US4520319A (en) * 1982-09-30 1985-05-28 Westinghouse Electric Corp. Electronic phase detector having an output which is proportional to the phase difference between two data signals
US4585989A (en) * 1984-05-18 1986-04-29 Tektronix, Inc. 50% point of amplitude and phase detector
CA1260563A (fr) * 1985-09-03 1989-09-26 Nec Corporation Synthetiseur de frequence de type a asservissement de phase avec circuit d'echantillonnage
JPH0787362B2 (ja) * 1986-03-17 1995-09-20 日本電気株式会社 位相同期ル−プ
EP0334980B1 (fr) * 1988-03-30 1993-05-26 Deutsche ITT Industries GmbH Montage de filtre
US5157290A (en) * 1991-03-05 1992-10-20 Tektronix, Inc. Phase detector
NL9200057A (nl) * 1992-01-14 1993-08-02 Sierra Semiconductor Bv Terugkoppelnetwerk voor cmos hoogspanningsgenerator om (e)eprom-geheugen cellen te programmeren.
US5332930A (en) * 1993-06-24 1994-07-26 Intel Corporation Phase locked loop circuitry with variable gain and bandwidth
US5440515A (en) * 1994-03-08 1995-08-08 Motorola Inc. Delay locked loop for detecting the phase difference of two signals having different frequencies
CN1068473C (zh) * 1994-04-07 2001-07-11 Rca.汤姆森许可公司 锁相环的鉴相器
KR0147619B1 (ko) * 1995-01-27 1998-12-01 김광호 플립플롭 제어기
US5694086A (en) * 1996-02-28 1997-12-02 Port; Adrian George Precision, analog CMOS one-shot and phase locked loop including the same
US5815041A (en) * 1996-04-12 1998-09-29 Silicon Image, Inc. High-speed and high-precision phase locked loop having phase detector with dynamic logic structure
US6002282A (en) * 1996-12-16 1999-12-14 Xilinx, Inc. Feedback apparatus for adjusting clock delay
US6326826B1 (en) 1999-05-27 2001-12-04 Silicon Image, Inc. Wide frequency-range delay-locked loop circuit
US6539316B1 (en) 2000-01-06 2003-03-25 Data Sciences International, Inc. Phase detector
US6595071B1 (en) 2000-01-06 2003-07-22 Transoma Medical, Inc. Estimation of error angle in ultrasound flow measurement
US6435037B1 (en) 2000-01-06 2002-08-20 Data Sciences International, Inc. Multiplexed phase detector
EP3217558B1 (fr) * 2016-03-11 2020-05-13 Socionext Inc. Mesure de différence de temps

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3813604A (en) * 1972-10-04 1974-05-28 Marconi Co Canada Digital discriminator
DE2415103A1 (de) * 1974-03-28 1975-10-09 Siemens Ag Schaltungsanordnung fuer die phasensynchronisierung von rechteckimpulstaktgeneratoren
FR2337968A1 (fr) * 1976-01-08 1977-08-05 Sperry Rand Corp Comparateur de phase fonctionnant sur les deux modes harmonique et anharmonique

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2011710A1 (fr) * 1968-06-27 1970-03-06 North American Rockwell
JPS5015531A (fr) * 1973-06-08 1975-02-19
US3921095A (en) * 1974-11-14 1975-11-18 Hewlett Packard Co Startable phase-locked loop oscillator
US4055814A (en) * 1976-06-14 1977-10-25 Pertec Computer Corporation Phase locked loop for synchronizing VCO with digital data pulses
US4244043A (en) * 1978-03-31 1981-01-06 Citizen Watch Co., Ltd. Frequency division system
US4222013A (en) * 1978-11-24 1980-09-09 Bowers Thomas E Phase locked loop for deriving clock signal from aperiodic data signal

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3813604A (en) * 1972-10-04 1974-05-28 Marconi Co Canada Digital discriminator
DE2415103A1 (de) * 1974-03-28 1975-10-09 Siemens Ag Schaltungsanordnung fuer die phasensynchronisierung von rechteckimpulstaktgeneratoren
FR2337968A1 (fr) * 1976-01-08 1977-08-05 Sperry Rand Corp Comparateur de phase fonctionnant sur les deux modes harmonique et anharmonique

Also Published As

Publication number Publication date
JPS56104543A (en) 1981-08-20
US4316150A (en) 1982-02-16
GB2067371B (en) 1984-02-15
FR2473816B1 (fr) 1984-04-20
GB2067371A (en) 1981-07-22
DE3100429C2 (de) 1989-03-16
CA1164963A (fr) 1984-04-03
NL8100013A (nl) 1981-08-03
JPH0322736B2 (fr) 1991-03-27
DE3100429A1 (de) 1981-11-19

Similar Documents

Publication Publication Date Title
FR2473816A1 (fr) Systeme a blocage de boucle
FR2622751A1 (fr) Circuit modulateur/demodulateur et amplificateur d'isolation employant ce circuit
FR2472312A1 (fr) Recepteur a superreaction
FR2563663A1 (fr) Dispositif de commande d'un laser a semi-conducteurs
FR2523388A1 (fr) Dispositif a seuil adaptatif
EP0564377B1 (fr) Boucle à verrouillage de fréquence
FR2530896A1 (fr) Circuit de traitement de signaux sous forme d'impulsions
FR2604836A1 (fr) Ligne a retard a boucle de verrouillage de phase
EP0014628A1 (fr) Filtre suiveur à commutation
EP0100514B1 (fr) Dispositif de détection de boucle en phase sonnerie
EP0055670B1 (fr) Circuit de réglage du rapport cyclique d'un signal périodique impulsionnel et dispositif multiplicateur de fréquence par 2n, incluant ce circuit de réglage
FR2530898A1 (fr) Dispositif d'accord a boucle a verrouillage de phase
FR2615677A1 (fr) Circuit de boucle de verrouillage de phase numerique
EP0267422B1 (fr) Procédé et dispositif d'aide à l'acquisition d'une boucle à verrouillage de phase
EP1101316B1 (fr) Procede de recuperation d'horloge lors de l'echantillonnage de signaux de type numerique
EP0042641B1 (fr) Démodulateur de fréquence utilisant un circuit à retard variable avec la fréquence reçue
FR2552955A1 (fr) Procede de commande de la frequence d'un oscillateur et circuit de commande a boucle d'asservissement de phase
EP0319415B1 (fr) Dispositif d'asservissement rapide et à faible bruit de la fréquence et de la phase d'un signal à un signal imposé
FR2600470A1 (fr) Oscillateur commande par tension ayant une phase de demarrage et un rapport cylindrique precis
EP0174237B1 (fr) Dispositif d'acquisition rapide du rythme et de la phase d'un signal numérique
EP0760553B1 (fr) Dispositif démodulateur d'un signal modulé en fréquence
FR2624673A1 (fr) Oscillateur a commande numerique, utilisant un element commutable, application a la realisation de dispositifs de recuperation du rythme et de la phase d'un signal numerique
EP0092879A2 (fr) Dispositif de synchronisation bit pour modulateur-démodulateur ou récepteur de transmission de données
FR2545304A1 (fr) Dispositif d'extraction des impulsions de synchronisation d'un signal video et de generation de signaux d'alignement
EP0835550B1 (fr) Comparateur de phase sans zone morte

Legal Events

Date Code Title Description
ST Notification of lapse