Nothing Special   »   [go: up one dir, main page]

CN1284036C - 液晶显示装置的阵列基板及其制造方法 - Google Patents

液晶显示装置的阵列基板及其制造方法 Download PDF

Info

Publication number
CN1284036C
CN1284036C CNB031349021A CN03134902A CN1284036C CN 1284036 C CN1284036 C CN 1284036C CN B031349021 A CNB031349021 A CN B031349021A CN 03134902 A CN03134902 A CN 03134902A CN 1284036 C CN1284036 C CN 1284036C
Authority
CN
China
Prior art keywords
semiconductor layer
grid
gate
data line
line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
CNB031349021A
Other languages
English (en)
Other versions
CN1497311A (zh
Inventor
金兴洙
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Display Co Ltd
Original Assignee
LG Philips LCD Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LG Philips LCD Co Ltd filed Critical LG Philips LCD Co Ltd
Publication of CN1497311A publication Critical patent/CN1497311A/zh
Application granted granted Critical
Publication of CN1284036C publication Critical patent/CN1284036C/zh
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134363Electrodes characterised by their geometrical arrangement for applying an electric field parallel to the substrate, i.e. in-plane switching [IPS]
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • G02F1/136295Materials; Compositions; Manufacture processes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Geometry (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Liquid Crystal (AREA)
  • Thin Film Transistor (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

液晶显示装置的阵列基板包括:基板;设在基板上的栅极线和数据线,栅极线和数据线相互交叉形成象素区;与栅极线平行的公共线;从公共线上伸出并包含多个垂直部分的公共电极;与栅极线和数据线电性连接的薄膜晶体管,所述薄膜晶体管包括与栅极线连接的栅极,设在栅极之上的半导体层,设在半导体层之上并与数据线相连的源极,和设在半导体层之上并与源极彼此相隔一定距离的漏极,其中半导体层的一部分局部覆盖设在数据线和漏极之间的栅极侧面;所述阵列基板还包括设在象素区内的象素电极,所述象素电极与漏极相连,并包括多个垂直部分,所述多个垂直部分与公共电极的多个垂直部分相互交替设置。

Description

液晶显示装置的阵列基板及其制造方法
本发明要求2002年10月4日在韩国申请的第2002-60706号韩国专利申请的权益,该申请在本申请中以引用的形式加以结合。
技术领域
本发明涉及一种液晶显示(LCD)装置和制造液晶显示装置的方法,更确切地说,本发明涉及液晶显示装置的阵列基板和制造液晶显示装置阵列基板的方法。
背景技术
通常,液晶显示(LCD)装置是利用液晶材料的光学各向异性和偏振特性来驱动的。LCD装置通常包括两个彼此相隔一定间距且相互面对的基板,和设在两个基板之间的液晶材料层。每个基板包括彼此相对的电极,其中施加到每个电极上的电压在电极之间感生垂直于基板的电场。通过改变所加电场的强度或方向可以改变液晶材料层的液晶分子取向。所以,LCD装置是通过根据液晶分子的取向改变透过液晶材料层的光透射率而显示图像的。因此,LCD装置具有极好的光透射率和孔径比。
由于包含薄膜晶体管和按矩阵排布的象素电极的LCD装置(通常称之为有源矩阵型LCD装置)具有高分辨率和快速显示运动图像的能力,所以这种LCD装置获得了广泛应用。然而,LCD装置存在视角窄的缺点。为了克服视角窄的缺陷,开发了共平面开关(IPS)LCD装置,这种装置能产生平行于基板表面的电场。
图1是现有技术中共平面开关(IPS)液晶显示(LCD)装置用阵列基板的平面图。在图1中,在基板10上沿着第一方向形成栅极线12,并沿着第一方向形成平行于栅极线12的公共线16。此外,沿着垂直于第一方向的第二方向形成与栅极线12和公共线16交叉的数据线24。而且,数据线24和栅极线12构成象素区P。
在栅极线12和数据线24的交叉处形成起开关元件作用的薄膜晶体管T。薄膜晶体管T由与栅极线12相连的栅极14、与数据线24相连的源极26、与源极26相隔一定距离的漏极28和设在栅极12和源极以及漏极26、28之间的半导体层20构成。源极26为U形,并围绕着呈棒形的漏极28的一部分。
在象素区P中,形成象素电极30和公共电极17,其中象素电极30与漏极28相连而公共电极17与公共线16相连。象素电极30由延伸部分30a、多个垂直部分30b、和水平部分30c构成。延伸部分30a与漏极28相连,而多个彼此相隔一定距离的垂直部分30b从延伸部分30a上垂直伸出。水平部分30c与公共线16重叠并且与多个垂直部分30b相连。
公共电极17包括水平部分17a和多个垂直部分17b,其中水平部分17a与象素电极30的延伸部分30a重叠。多个垂直部分17b从公共线16上垂直伸出并与象素电极30的多个垂直部分30b交替布置。多个垂直部分17b与公共电极17的水平部分17a相连。
公共线16和象素电极30的水平部分30c形成存储电容C,该电容与液晶电容并联。因此,公共线16起第一存储电极的作用,而水平部分30c起第二存储电极的作用。然而,如图1所示,数据线24和漏极28可能会共同造成电短路。
图2是作为现有技术的图1中区域“A”的放大平面图。在图2中,源极26从数据线24上伸出并沿着栅极14的第一侧设置在栅极14上方。同样,漏极28沿着栅极14的第二侧设置在栅极14的上方。而且,源极26为U形,在栅极14上方延伸的漏极28为棒形,源极26围绕着漏极28。
在数据线24、源极26、和漏极28构成图形的过程中,沿着位于数据线24和漏极28之间的栅极14的阶梯部分留有剩余层50。因此,当电压施加到LCD装置上时,数据线24和漏极28便会共同造成电短路。由于数据线24和漏极28会产生电短路,所以,驱动LCD装置时可能会出现问题。
为了解决这些问题,而在栅极14的上方并在数据线24和漏极28可能会产生电短路的区域内设置了具有扩大面积的半导体层20。然而,在形成半导体层20的过程中,半导体层20的位置可能会产生偏移,从而使数据线24和漏极28仍有可能出现电短路。
发明内容
因此,本发明在于提供一种液晶显示装置的阵列基板和制造液晶显示装置阵列基板的方法,其基本上克服了因现有技术的局限和缺点而导致的一个或多个问题。
本发明的目的是提供一种液晶显示装置的阵列基板,该阵列基板具有能防止漏极和数据线之间出现电短路的改进结构。
本发明的另一个目的是提供一种制造液晶显示装置阵列基板的方法,所述阵列基板能防止漏极和数据线之间出现电短路。
本发明的其它特征和优点将在下面的说明中给出,其中一部分特征和优点可以从说明中明显得出或是通过本发明的实践而得到。通过在文字说明部分、权利要求书以及附图中特别指出的结构,可以实现和获得本发明的目的和其它优点。
为了得到这些和其它优点并根据本发明的目的,作为具体的和广义的描述,本发明所述液晶显示装置的阵列基板包括:基板;设在基板上的栅极线和数据线,栅极线和数据线相互交叉以形成象素区;与栅极线平行的公共线;从公共线上伸出并包含多个垂直部分的公共电极;与栅极线和数据线电性连接的薄膜晶体管,所述薄膜晶体管包括与栅极线连接的栅极,设在栅极之上的栅极绝缘层,设在栅极绝缘层之上的半导体层,设在半导体层之上并与数据线相连的源极,和设在半导体层之上并与源极彼此相隔一定距离的漏极,其中半导体层的一部分局部与设在数据线和漏极之间的栅极侧面重叠,并且部分与栅极侧面重叠的该部分半导体层的长度在约2μm-约3μm的范围内,该长度从栅极和漏极的交叉点开始沿着栅极的侧面延伸;所述阵列基板还包括设在象素区内的象素电极,所述象素电极与漏极相连,并包括多个垂直部分,所述多个垂直部分与公共电极的多个垂直部分相互交替设置。
按照另一方面,所述液晶显示装置的阵列基板包括:基板;设在基板上的栅极线和数据线,栅极线和数据线相互交叉形成象素区;与栅极线和数据线电性连接的薄膜晶体管,所述薄膜晶体管包括与栅极线连接的栅极,设在栅极之上的栅极绝缘层,设在栅极绝缘层之上的半导体层,设在半导体层之上并与数据线相连的源极,和设在半导体层之上并与源极彼此相隔一定距离的漏极,其中半导体层的一部分局部与设在数据线和漏极之间的栅极侧面重叠,并且部分与栅极侧面重叠的该部分半导体层的长度在约2μm-约3μm的范围内,该长度从栅极和漏极的交叉点开始沿着栅极的侧面延伸;所述阵列基板还包括设在象素区内的象素电极,所述象素电极与漏极相连。
按照另一方面,本发明所述制造液晶显示装置阵列基板的方法包括,在基板上形成栅极线和栅极;在基板上形成公共线和公共电极,公共线与栅极线平行而且公共电极从公共线上伸出并包括多个垂直部分;在栅极线、栅极、公共线、和公共电极上形成栅极绝缘层;在栅极上方的栅极绝缘层上形成半导体层;在半导体层上形成数据线、源极和漏极,所述数据线与栅极线交叉构成象素区,源极设置在栅极之上并与数据线相连,而漏极与源极相隔一定距离;在象素区内形成象素电极,象素电极与漏极相连并包括多个垂直部分,所述多个垂直部分与公共电极的多个垂直部分相互交替设置;和在象素电极上形成钝化层,其中半导体层的一部分局部地与设在数据线和漏极之间的栅极侧面重叠,并且部分与栅极侧面重叠的该部分半导体层的长度在约2μm-约3μm的范围内,该长度从栅极和漏极的交叉点开始沿着栅极的侧面延伸。
按照另一方面,所述制造液晶显示装置阵列基板的方法包括,在基板上形成栅极线和栅极;在栅极线和栅极上形成栅极绝缘层;在栅极上方的栅极绝缘层上形成半导体层;在半导体层上形成数据线、源极和漏极,所述数据线与栅极线交叉构成象素区,源极设置在栅极之上并与数据线相连,而漏极与源极相隔一定距离;在数据线、源极和漏极上形成钝化层;在象素区内形成象素电极,象素电极与漏极相连,其中半导体层的一部分局部地与设在数据线和漏极之间的栅极侧面重叠,并且部分与栅极侧面重叠的该部分半导体层的长度在约2μm-约3μm的范围内,该长度从栅极和漏极的交叉点开始沿着栅极的侧面延伸。
很显然,上面的一般性描述和下面的详细说明都是示例性和解释性的,其意在对本发明的权利要求作进一步解释。
附图说明
本申请所包含的附图用于进一步理解本发明,其与说明书相结合并构成说明书的一部分,所述附图表示本发明的实施例并与说明书一起解释本发明的原理。附图中:
图1是现有技术中共平面开关(IPS)型液晶显示(LCD)装置阵列基板的平面图;
图2是表示现有技术的图1中区域“A”的放大平面图;
图3是按照本发明所述示例性IPS型LCD装置阵列基板的平面图;
图4是表示本发明的图3中区域“B”的放大平面图;
图5A-5C是沿图3中的线V-V剖切的剖面图,其表示制造本发明所述IPS型LCD装置阵列基板的示例性方法;
图6A-6C是沿图3中的线VI-VI剖切的剖面图,其表示制造本发明所述IPS型LCD装置阵列基板的另一种示例性方法;
图7是本发明所述液晶显示(LCD)装置另一个示例性阵列基板的平面图;和
图8A-8C是沿图7中的线VIII-VIII剖切的剖面图,其表示制造本发明所述LCD装置阵列基板的另一个示例性方法。
具体实施方式
现在将详细说明本发明的实施例,所述实施例的实例示于附图中。
图3是按照本发明所述示例性IPS型LCD装置阵列基板的平面图。按照图3,在基板100上沿第一方向形成栅极线102,并在基板100上沿着第一方向形成与栅极线102平行的共用线106。此外,在基板100上沿着与第一方向垂直的第二方向形成与栅极线102和公共线106交叉的数据线114,其中数据线114和栅极线102构成象素区P1。
在栅极线和数据线102和114的交叉处形成起开关元件作用的薄膜晶体管T1。薄膜晶体管T1可以包括与栅极线102相连的栅极104、与数据线114相连的源极116、与源极116相隔一定距离的漏极118,和位于栅极104和源极及漏极116、118之间的半导体层110。
在象素区P1中,形成象素电极120和公共电极107,其中公共电极107可以包括多个垂直部分107a和水平部分107b。垂直部分107a的第一端部与公共线106相连,而垂直部分107a的第二端部与水平部分107b相连。
象素电极120可以包括延伸部分120a、多个垂直部分120b、和水平部分120c。延伸部分120a可以从漏极118上伸出,并且可以与公共电极107的水平部分107b重叠。多个垂直部分120b可以与公共电极107的多个垂直部分107a交替布置。垂直部分120b的第一端部与象素电极120的延伸部分120a相连,而垂直部分120b的第二端部与象素电极120的水平部分120c相连。象素电极120的水平部分120c与公共线106重叠,由此形成存储电容C。
在阵列基板中,源极116为U形,漏极118呈棒形,且源极116围绕着棒形漏极118。因此,与源极116和漏极118之间的半导体层110对应的薄膜晶体管T1的沟道也为U形。由于沟道的长度减小而沟道的宽度增加,所以流过沟道的电流增加。
例如,与图1相比,半导体层110可以向数据线114和漏极118之间的栅极104侧面伸出约2μm-约3μm。因此,半导体层110可以部分地覆盖数据线114和漏极118之间的栅极104的侧面。
图4是表示本发明的图3中区域“B”的放大平面图。在图4中,设在栅极104和源极及漏极116、118之间的半导体层110的长度E在约2μm-约3μm的范围内,该长度从栅极104和漏极118的交叉点开始沿着栅极104的侧面延伸,并盖住栅极104的侧面。例如,长度E可以约为1.8μm,在使半导体层110形成图形的光刻工艺中,该长度是掩模对准余量(aligning margin)的最大值。尽管掩模的最大对准余量可以约为1.8μm,但是半导体层110可以覆盖栅极104上暴露于数据线114和漏极118之间的侧面。
因此,在形成数据线114、源极116和漏极118图形的工艺中,由于栅极104台阶部分的作用,使得沿栅极104侧面形成的剩余层150在半导体层110的作用下与漏极118不形成电连接。因此,可防止数据线114和漏极118产生电短路。
图5A-5C是沿图3中的线V-V剖切的剖面图,其表示制造本发明所述IPS型LCD装置阵列基板的示例性方法,而图6A-6C是沿图3中的线VI-VI剖切的剖面图,其表示制造本发明所述IPS型LCD装置阵列基板的另一种示例性方法。按照图5A和图6A,在基板100上通过沉积第一金属层和使其形成一定图形来制成栅极线102(参见图3)、栅极104、和公共线106。例如,第一金属层可以包括诸如铝(Al)、铝和钕(Nd)的铝合金、钼(Mo)、钨(W)、和铬(Cr)等金属材料。栅极线102(参见图3)、栅极104和公共线106可以用铝或铝合金以及钼或铬构成双层结构。
此外,可以形成包含多个垂直部分107a和水平部分107b(参见图3)的公共电极。因此,可以与栅极线102平行地形成公共线106(参见图3),多个垂直部分107a可以与公共线106和水平部分107b相连(参见图3)。
然后,通过沉积氮化硅(SiNx)和氧化硅(SiO2)等无机绝缘材料,在基板100上形成覆盖栅极线102(参见图3)和栅极104的栅极绝缘层108。
在图5B和6B中,在栅极绝缘层108上依次形成半导体层110和掺杂的半导体层112a。半导体层110可以包括非晶硅,而掺杂的半导体层112a可以包括掺杂的非晶硅。
在图5C和6C中,可以通过沉积第二金属层并使其构成一定图形来形成数据线114、源极116和漏极118。第二金属层可以包括用于形成栅极线102(参见图3)、栅极104和公共线106的金属材料。数据线114与栅极线102(参见图3)交叉形成以构成象素区P1。此外,源极116可以与数据线114相连,漏极118与源极116在栅极104的上方相隔一定距离。
然后,在象素区P1中形成象素电极120。象素电极120可以包括从漏极118上伸出的延伸部分120a(参见图3),与延伸部分120a(参见图3)相连且与公共电极107的垂直部分107a交替设置的多个垂直部分120b,和与多个垂直部分120b相连的水平部分120c。
接着,当除去源极116和漏极118的某些部分时,使得掺杂的半导体层112a的某些部分暴露,由此形成欧姆接触层112。因此,半导体层110可以包括栅极104上方的有源层110a和数据线114下方的延伸部分110b。欧姆接触层112可以包括对应于漏极118的第一部分112b和对应于数据线114及源极116的第二部分112c。半导体层110的延伸部分110b可以与欧姆接触层112的第二部分112c一起改善数据线114的沉积特性。
尽管图中未示出,但是源极116为U形,漏极118为棒形,源极116围绕着棒形漏极118。因此,半导体层110可以覆盖设在数据线114和漏极118之间的栅极104的侧面。例如,从栅极104和漏极118的交叉点算起,覆盖栅极104侧面的半导体层110的长度可以在约2μm-约3μm的范围内。
接着,通过涂敷例如苯并环丁烯(BCB)和丙烯酸树脂等透明有机材料,在基板100上形成覆盖象素电极120的钝化层122。
按照本发明,由于半导体层110覆盖了数据线114和漏极118之间的栅极104的侧面,所以剩余层不会与漏极118电性接触。因此,可防止数据线114和漏极118产生电短路。
图7是本发明所述液晶显示(LCD)装置另一个示例性阵列基板的平面图。按照图7,在基板200上沿第一方向形成栅极线202,且在基板200上沿着与第一方向垂直的第二方向形成数据线212,所述数据线212与栅极线202交叉进而构成象素区P2。
在栅极线202和数据线212的交叉处形成起开关元件作用的薄膜晶体管T2。薄膜晶体管T2可以包括与栅极线202相连的栅极204,与数据线212相连的源极214,与源极214相隔一定距离的漏极216,以及设在栅极204和源极及漏极214、216之间的半导体层208。
此外,在象素区P2内形成象素电极222。象素电极222可以包括透明导电材料并与漏极216相连。因此,象素电极222可以与栅极线202重叠从而形成存储电容。
在图7中,源极214可以为U形,而漏极216的一部分可以为棒形,源极214围绕着源极的棒形部分。因此,薄膜晶体管T2的沟道也可以为U形。由于U形的缘故,使得沟道的长度减小而沟道的宽度增加,所以流过沟道的电流将增加。
在图7中,半导体层208可以从栅极204和漏极216的交叉点沿着数据线212和漏极216之间的栅极204的侧面延伸。因此,半导体层208可以在从栅极204和漏极216的交叉点开始覆盖栅极204的侧面约2μm-约3μm。
图8A-8C是沿图7中的线VIII-VIII剖切的剖面图,其表示制造本发明所述LCD装置阵列基板的另一个示例性方法。在图8A中,可以通过沉积第一金属层并使其构成一定图形在基板200上形成栅极线202和栅极204。第一金属层可以包括例如铝(Al)、铝和钕(Nd)的铝合金、钼(Mo)、钨(W)、和铬(Cr)等金属材料。栅极线202和栅极204可以形成包括铝或铝合金以及钼或铬的双层结构。
接着,通过沉积例如氮化硅(SiNx)和氧化硅(SiO2)等无机绝缘材料,在基板200上形成覆盖栅极线202和栅极204的栅极绝缘层206。
在图8B中,在栅极绝缘层206上依次形成半导体层208和掺杂的半导体层210a。半导体层208可以包括非晶硅,而掺杂的半导体层210a可以包括掺杂的非晶硅。
在图8C中,可以通过沉积第二金属层并使其构成一定图形来形成数据线212、源极214和漏极216。第二金属层可以包括用于形成栅极线202和栅极204的金属材料。数据线212与栅极线202交叉构成象素区P2。此外,源极214可以与数据线212相连,漏极216可以在栅极204的上方与源极214相隔一定距离。尽管图中未示出,但是源极214可以为U形并且围绕着漏极216中呈棒形的那一部分。
接着,除去源极和漏极214和216之间掺杂半导体层210a(参见图8B)的暴露部分,由此形成欧姆接触层210。半导体层208可以包括位于栅极204上方的有源层208a和数据线212下方的延伸部分208b。欧姆接触层210可以包括与漏极216对应的第一部分210b和与数据线212以及源极214对应的第二部分210c。半导体层208的延伸部分208b可以与欧姆接触层210的第二部分210c一起改善数据线212的沉积特性。
然后,通过涂敷例如苯并环丁烯(BCB)和丙烯酸树脂等透明有机材料,在基板200上形成覆盖数据线212、源极214和漏极216的钝化层218。随后,使钝化层218构成一定图形,由此形成暴露一部分漏极216的漏极接触孔220。
接下来,在钝化层218上的象素区P2内通过沉积例如氧化铟锡(ITO)和氧化铟锌(IZO)等透明导电材料并使其构成一定图形而形成象素电极222。象素电极222可以通过漏极接触孔220与漏极216相连。
按照本发明,由于半导体层覆盖设在数据线和漏极之间的栅极侧面,所以,可以防止沿着数据线和漏极之间的栅极侧面形成剩余层。因此,可以防止数据线和漏极产生电短路。此外,可以提高LCD装置的图像质量,和提高生产率。
对于熟悉本领域的技术人员来说,很显然,在不脱离本发明构思或范围的情况下,可以对本发明的制造和应用做出各种改进和变型。因此,本发明意在覆盖那些落入所附权利要求及其等同物范围内的改进和变型。

Claims (18)

1.一种液晶显示装置的阵列基板,包括:
基板(100);
设置在基板上的栅极线(102)和数据线(114),栅极线和数据线相互交叉形成象素区(P1);
与栅极线平行的公共线(106);
从公共线上伸出并包含多个垂直部分的公共电极(107);
与栅极线和数据线电性连接的薄膜晶体管(T1),所述薄膜晶体管包括:
与栅极线连接的栅极(104);
设在栅极之上的栅极绝缘层(108);
设在栅极绝缘层之上的半导体层(110);
设在半导体层之上并与数据线相连的源极(116);和
设在半导体层之上并与源极彼此相隔一定距离的漏极(118),其中半导体层的一部分局部与设在数据线和漏极之间的栅极侧面重叠,并且部分与栅极侧面重叠的该部分半导体层的长度在约2μm-约3μm的范围内,该长度从栅极和漏极的交叉点开始沿着栅极的侧面延伸;以及
设在象素区内的象素电极,所述象素电极与漏极相连,并包括多个垂直部分,所述多个垂直部分与公共电极的多个垂直部分相互交替设置。
2.按照权利要求1所述的阵列基板,其特征在于,半导体层进一步包括与数据线对应的延伸部分。
3.按照权利要求1所述的阵列基板,其特征在于,薄膜晶体管进一步包括设在半导体层和源极之间以及半导体层和漏极之间的欧姆接触层(112)。
4.按照权利要求1所述的阵列基板,其特征在于,公共电极进一步包括与多个垂直部分相连的水平部分。
5.按照权利要求1所述的阵列基板,其特征在于,象素电极进一步包括与多个垂直部分的第一端部相连的延伸部分和与多个垂直部分的第二端部相连的水平部分。
6.按照权利要求5所述的阵列基板,其特征在于,象素电极的水平部分与公共线重叠从而形成存储电容(C)。
7.按照权利要求1所述的阵列基板,其特征在于,栅极的侧面靠近象素电极并具有相对于栅极线倾斜的表面。
8.按照权利要求1所述的阵列基板,其特征在于,薄膜晶体管具有U形沟道,所述沟道对应于源极和漏极之间的半导体层。
9.一种液晶显示装置的阵列基板,包括:
基板(200);
设在基板上的栅极线(202)和数据线(212),栅极线和数据线相互交叉形成象素区(P2);
与栅极线和数据线电性连接的薄膜晶体管(T2),所述薄膜晶体管包括:
与栅极线连接的栅极(204);
设在栅极之上的栅极绝缘膜(206);
设在栅极绝缘膜之上的半导体层(210);
设在半导体层之上并与数据线相连的源极(214);和
设在半导体层之上并与源极彼此相隔一定距离的漏极(216),其中半导体层的一部分局部与设在数据线和漏极之间的栅极侧面重叠,并且局部与栅极侧面重叠的该部分半导体层的长度在约2μm-约3μm的范围内,该长度从栅极和漏极的交叉点开始沿着栅极的侧面延伸;和
设在象素区内的象素电极(222),所述象素电极与漏极相连。
10.按照权利要求9所述的阵列基板,其特征在于,半导体层进一步包括与数据线对应的延伸部分。
11.按照权利要求9所述的阵列基板,其特征在于,薄膜晶体管进一步包括设在半导体层和源极之间以及半导体层和漏极之间的欧姆接触层(208)。
12.按照权利要求9所述的阵列基板,其特征在于,栅极的侧面靠近象素电极并具有相对于栅极线倾斜的表面。
13.按照权利要求9所述的阵列基板,其特征在于,薄膜晶体管具有U形沟道,所述沟道对应于源极和漏极之间的半导体层。
14.一种制造液晶显示装置阵列基板的方法,包括:
在基板(100)上形成栅极线(102)和栅极(104);
在基板上形成公共线(106)和公共电极(107),公共线与栅极线平行而且公共电极从公共线上伸出并包括多个垂直部分;
在栅极线、栅极、公共线、和公共电极上形成栅极绝缘层(108);
在栅极上方的栅极绝缘层上形成半导体层(110);
在半导体层上形成数据线(114)、源极(116)和漏极(118),所述数据线与栅极线交叉构成象素区(P1),源极设置在栅极之上并与数据线相连,而漏极与源极相隔一定距离;
在象素区内形成象素电极(120),象素电极与漏极相连并包括多个垂直部分,所述多个垂直部分与公共电极的多个垂直部分相互交替设置;和
在象素电极上形成钝化层(122),
其中半导体层的一部分局部地与设在数据线和漏极之间的栅极侧面重叠,并且局部与栅极侧面重叠的该部分半导体层的长度在约2μm-约3μm的范围内,该长度从栅极和漏极的交叉点开始沿着栅极的侧面延伸。
15.按照权利要求14所述的方法,其特征在于,薄膜晶体管具有U形沟道,所述沟道对应于源极和漏极之间的半导体层。
16.按照权利要求14所述的方法,其特征在于,形成公共线和公共电极的步骤是与形成栅极线和栅极的步骤同时进行的。
17.按照权利要求14所述的方法,其特征在于,形成象素电极的步骤是与形成数据线、源极和漏极的步骤同时进行的。
18.制造液晶显示装置阵列基板的方法,包括:
在基板(200)上形成栅极线(202)和栅极(204);
在栅极线和栅极上形成栅极绝缘层(206);
在栅极上方的栅极绝缘层上形成半导体层(210);
在半导体层上形成数据线(212)、源极(214)和漏极(216),所述数据线与栅极线交叉构成象素区(P2),源极设置在栅极之上并与数据线相连,而漏极与源极相隔一定距离;
在数据线、源极和漏极上形成钝化层(218);和
在象素区内形成象素电极(222),象素电极与漏极相连,
其中半导体层的一部分局部地与设在数据线和漏极之间的栅极侧面重叠,并且局部与栅极侧面重叠的该部分半导体层的长度在约2μm-约3μm的范围内,该长度从栅极和漏极的交叉点开始沿着栅极的侧面延伸。
CNB031349021A 2002-10-04 2003-09-30 液晶显示装置的阵列基板及其制造方法 Expired - Lifetime CN1284036C (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
KR10-2002-0060706A KR100497569B1 (ko) 2002-10-04 2002-10-04 횡전계방식 액정표시장치용 어레이기판
KR1020020060706 2002-10-04
KR10-2002-0060706 2002-10-04

Publications (2)

Publication Number Publication Date
CN1497311A CN1497311A (zh) 2004-05-19
CN1284036C true CN1284036C (zh) 2006-11-08

Family

ID=32040972

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB031349021A Expired - Lifetime CN1284036C (zh) 2002-10-04 2003-09-30 液晶显示装置的阵列基板及其制造方法

Country Status (3)

Country Link
US (2) US7130000B2 (zh)
KR (1) KR100497569B1 (zh)
CN (1) CN1284036C (zh)

Families Citing this family (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100640210B1 (ko) * 2002-12-31 2006-10-31 엘지.필립스 엘시디 주식회사 액정표시소자 및 그 제조방법
TW595005B (en) * 2003-08-04 2004-06-21 Au Optronics Corp Thin film transistor and pixel structure with the same
JP2005084416A (ja) * 2003-09-09 2005-03-31 Sharp Corp アクティブマトリクス基板およびそれを用いた表示装置
KR100640218B1 (ko) * 2004-05-31 2006-10-31 엘지.필립스 엘시디 주식회사 원형전극 횡전계방식 액정표시소자
KR101105925B1 (ko) * 2004-10-27 2012-01-17 엘지디스플레이 주식회사 액정표시장치 및 그 제조방법
GB0426563D0 (en) * 2004-12-03 2005-01-05 Plastic Logic Ltd Alignment tolerant patterning on flexible substrates
US7563490B2 (en) 2004-12-06 2009-07-21 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
TWI483048B (zh) * 2005-10-18 2015-05-01 Semiconductor Energy Lab 液晶顯示裝置
KR100930363B1 (ko) 2005-12-28 2009-12-08 엘지디스플레이 주식회사 횡전계 방식 액정표시장치용 어레이 기판 제조방법
US7719008B2 (en) * 2006-02-03 2010-05-18 Samsung Electronics Co., Thin film transistor substrate and method of manufacturing the same and mask for manufacturing thin film transistor substrate
CN100454557C (zh) * 2006-10-27 2009-01-21 北京京东方光电科技有限公司 一种tft lcd阵列基板结构及其制造方法
CN100499138C (zh) * 2006-10-27 2009-06-10 北京京东方光电科技有限公司 一种tft lcd阵列基板结构及其制造方法
CN100442132C (zh) * 2006-11-17 2008-12-10 北京京东方光电科技有限公司 一种tft lcd阵列基板结构及其制造方法
TWI322508B (en) * 2006-12-12 2010-03-21 Au Optronics Corp Thin film transistor structure
KR101400384B1 (ko) * 2007-11-21 2014-05-26 엘지디스플레이 주식회사 액정표시장치
KR20090126766A (ko) * 2008-06-05 2009-12-09 삼성전자주식회사 박막 트랜지스터 표시판
KR101012026B1 (ko) * 2010-07-12 2011-01-31 주식회사 에스이씨오 슬리퍼용 비틀림 지압장치
US20130106679A1 (en) * 2011-11-02 2013-05-02 Shenzhen China Star Optoelectronics Technology Co., Ltd. Lcd panel and method of manufacturing the same
KR101951296B1 (ko) * 2011-12-06 2019-04-26 엘지디스플레이 주식회사 산화물 반도체층을 갖는 박막트랜지스터 및 이를 구비한 어레이 기판
KR20140062286A (ko) 2012-11-14 2014-05-23 삼성디스플레이 주식회사 액정 표시 장치 및 그 제조 방법
JP6028642B2 (ja) * 2013-03-22 2016-11-16 凸版印刷株式会社 薄膜トランジスタアレイ
CN103346160B (zh) * 2013-07-10 2016-04-06 京东方科技集团股份有限公司 阵列基板及其制作方法、显示装置
KR102144432B1 (ko) * 2013-11-06 2020-08-13 엘지디스플레이 주식회사 플렉서블 표시 장치 및 커브드 표시 장치
KR102255852B1 (ko) * 2013-11-06 2021-05-24 엘지디스플레이 주식회사 플렉서블 표시 장치 및 커브드 표시 장치
CN104849930B (zh) * 2015-05-29 2017-10-13 合肥鑫晟光电科技有限公司 阵列基板及其制作方法以及显示装置
CN105140300B (zh) 2015-10-20 2019-01-18 重庆京东方光电科技有限公司 薄膜晶体管及其制作方法、阵列基板和显示装置
CN108922488B (zh) * 2018-08-31 2020-05-12 重庆惠科金渝光电科技有限公司 阵列基板、显示面板及显示装置
TWI779906B (zh) * 2021-10-27 2022-10-01 友達光電股份有限公司 畫素陣列基板

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5032883A (en) * 1987-09-09 1991-07-16 Casio Computer Co., Ltd. Thin film transistor and method of manufacturing the same
JP3512849B2 (ja) * 1993-04-23 2004-03-31 株式会社東芝 薄膜トランジスタおよびそれを用いた表示装置
KR100495794B1 (ko) * 1997-10-17 2005-09-28 삼성전자주식회사 액정표시장치용박막트랜지스터
TW396289B (en) * 1996-10-29 2000-07-01 Nippon Electric Co Liquid crystal display device
US6256076B1 (en) * 1997-03-19 2001-07-03 Samsung Electronics Co., Ltd. Liquid crystal displays having switching elements and storage capacitors and a manufacturing method thereof
KR100458836B1 (ko) * 1997-08-13 2005-05-24 삼성전자주식회사 액정표시장치용박막트랜지스터기판
KR100370800B1 (ko) * 2000-06-09 2003-02-05 엘지.필립스 엘시디 주식회사 액정표시장치용 어레이기판 제작방법
KR20020042898A (ko) * 2000-12-01 2002-06-08 구본준, 론 위라하디락사 액정표시장치용 어레이기판과 그 제조방법
JP4718712B2 (ja) * 2001-04-17 2011-07-06 Nec液晶テクノロジー株式会社 アクティブマトリクス型液晶表示装置

Also Published As

Publication number Publication date
US20070069215A1 (en) 2007-03-29
KR20040031316A (ko) 2004-04-13
US20040066483A1 (en) 2004-04-08
KR100497569B1 (ko) 2005-06-28
CN1497311A (zh) 2004-05-19
US7387905B2 (en) 2008-06-17
US7130000B2 (en) 2006-10-31

Similar Documents

Publication Publication Date Title
CN1284036C (zh) 液晶显示装置的阵列基板及其制造方法
CN1309034C (zh) 底栅控制型多晶硅薄膜晶体管的制造方法
CN1991548A (zh) 共平面开关模式液晶显示器件的阵列基板及其制造方法
CN1991556A (zh) 用于面内切换型液晶显示器件的阵列基板及其制造方法
CN1991465A (zh) 面内切换型液晶显示装置用阵列基板的制造方法
CN1602443A (zh) 高纵横比液晶显示器
CN1991547A (zh) 共平面开关模式液晶显示器件的阵列基板及其制造方法
CN1469174A (zh) 具有滤色器阵列衬底的液晶显示器件及其制造方法
CN101043041A (zh) 有源矩阵衬底、液晶显示器件和液晶显示器件的制造方法
CN1614487A (zh) 水平电场型液晶显示器件的薄膜晶体管基板及其制造方法
CN1932622A (zh) 透反射式液晶显示器件及其制造方法
CN1800957A (zh) 有源矩阵显示装置及其制造方法
CN1892386A (zh) 能够减小漏电流的液晶显示装置及其制造方法
CN1627167A (zh) 薄膜晶体管阵列基板及其制造方法
CN1873989A (zh) 薄膜晶体管以及制造薄膜晶体管基板的方法
US8139176B2 (en) Display substrate, a method of manufacturing the display substrate and a display apparatus having the display substrate
CN1892388A (zh) 具有宽视角的液晶显示器
CN1991549A (zh) 共平面开关模式液晶显示器件的阵列基板及其制造方法
CN1794068A (zh) 液晶显示器件及其制造方法
CN101075048A (zh) 用于液晶显示装置的阵列基板及其制造方法
CN1637537A (zh) 共平面开关模式液晶显示装置及其制造方法
CN1275084C (zh) 液晶显示装置的矩阵衬底及其制作方法
CN1667479A (zh) 液晶显示设备
CN1255701C (zh) 有源矩阵型液晶显示装置及其制造方法
CN1573479A (zh) 液晶显示器及其薄膜晶体管阵列板

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C56 Change in the name or address of the patentee

Owner name: LG DISPLAY CO., LTD.

Free format text: FORMER NAME OR ADDRESS: LG. PHILIP LCD CO., LTD.

CP03 Change of name, title or address

Address after: Seoul, South Kerean

Patentee after: LG DISPLAY Co.,Ltd.

Address before: Seoul

Patentee before: LG.Philips LCD Co.,Ltd.

CX01 Expiry of patent term
CX01 Expiry of patent term

Granted publication date: 20061108