CN113936585B - 一种减少显示异常的gip电路及其方法 - Google Patents
一种减少显示异常的gip电路及其方法 Download PDFInfo
- Publication number
- CN113936585B CN113936585B CN202111315395.0A CN202111315395A CN113936585B CN 113936585 B CN113936585 B CN 113936585B CN 202111315395 A CN202111315395 A CN 202111315395A CN 113936585 B CN113936585 B CN 113936585B
- Authority
- CN
- China
- Prior art keywords
- potential
- point
- output
- controlled
- ckn
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal (AREA)
Abstract
本发明公开一种减少显示异常的GIP电路及其方法,其包括晶体管T1、T2、T3、T4、T5和电容C1。在本发明中,CKn和CKB的高电位是VGH电位,低电位是Gn电位,VGH是直流高电压,Gn是直流低电压。本发明通过T4的TFT,在Gn需要保持在低电位的时间内,使Qn点处于更低的电位,减少信号错充的可能性,保持显示屏的显示稳定。
Description
技术领域
本发明涉及显示技术领域,尤其涉及一种减少显示异常的GIP电路及其方法。
背景技术
随着现代化社会的不断进步发展,人们在显示屏的性能和稳定性上的要求不断提升,由于目前显示屏的GIP电路在充放电过程中关键点很容易受到其他信号的干扰,导致GIP电路的输出信号发生错误,使显示屏的显示出现横纹、错充等异常现象。
发明内容
本发明的目的在于提供一种减少显示异常的GIP电路及其方法。
本发明采用的技术方案是:
一种减少显示异常的GIP电路,其包括晶体管T1、T2、T3、T4、T5和电容C1;
T1的控制端连接Gn-1,T1的输入端连接Gn-3,T1的输出端连接Qn点;
T2的控制端连接Qn点,T2的输入端连接Ckn点,T2的输出端连接Gn;
T3的控制端连接Gn+1,T3的输入端连接Gn点,T3的输出端连接Pn点;
T4的控制端连接CKB点,T4的输入端连接Gn,T4的输出端连接VGL;
T5的控制端连接Gn-1点,T5的输入端连接Pn点,T5的输出端连接Gn+1;
C1的一极板连接Qn点,C1的另一极板连接Gn。
进一步地,晶体管为TFT薄膜晶体管。
进一步地,晶体管设置在显示面板上。
进一步地,显示面板为LCD显示面板。
进一步地,包括驱动IC , CKn、CKB、Gn-1、Gn-3、Gn+1与驱动IC连接。
一种减少显示异常的GIP电路的驱动方法,其包括以下步骤:
在t1时刻,控制Gn-1、Gn-3和CKB输出高电位,控制Gn、Gn+1和CKn输出低电位;
在t2时刻,控制Gn、Gn-1、Gn-3和CKn输出高电位,控制Gn+1、CKB输出低电位;
在t3时刻,控制Gn、Gn-1、Gn+1和CKn输出高电位,控制Gn-3、CKB输出低电位;
在t4时刻,控制Gn、Gn+1和CKn输出高电位,控制Gn-3、Gn-1和CKB输出低电位;
在t5时刻,控制Gn+1和CKB输出高电位,控制Gn-3、Gn-1、Gn和CKn输出低电位。
本发明采用以上技术方案,将GIP中关键节点的电压保持在更低的电位,有效防止TFT漏电,减少显示屏出现显示异常的可能,使显示屏的显示更加稳定。
附图说明
以下结合附图和具体实施方式对本发明做进一步详细说明;
图1为本发明一种减少显示异常的GIP电路的结构示意图;
图2为本发明一种减少显示异常的GIP电路的驱动方法的时序波形图。
具体实施方式
为使本申请实施例的目的、技术方案和优点更加清楚,下面将结合本申请实施例中的附图对本申请实施例中的技术方案进行清楚、完整地描述。
如图1或2所示,本发明公开了一种减少显示异常的GIP电路,其包括晶体管T1、T2、T3、T4、T5和电容C1;
T1的控制端连接Gn-1,T1的输入端连接Gn-3,T1的输出端连接Qn点;
T2的控制端连接Qn点,T2的输入端连接Ckn点,T2的输出端连接Gn;
T3的控制端连接Gn+1,T3的输入端连接Gn点,T3的输出端连接Pn点;
T4的控制端连接CKB点,T4的输入端连接Gn,T4的输出端连接VGL;
T5的控制端连接Gn-1点,T5的输入端连接Pn点,T5的输出端连接Gn+1;
C1的一极板连接Qn点,C1的另一极板连接Gn。
进一步地,晶体管为TFT薄膜晶体管。
进一步地,晶体管设置在显示面板上。
进一步地,显示面板为LCD显示面板。
进一步地,包括驱动IC , CKn、CKB、Gn-1、Gn-3、Gn+1与驱动IC连接。
一种减少显示异常的GIP电路的驱动方法,其包括以下步骤:
在t1时刻,控制Gn-1、Gn-3和CKB输出高电位,控制Gn、Gn+1和CKn输出低电位;
在t2时刻,控制Gn、Gn-1、Gn-3和CKn输出高电位,控制Gn+1、CKB输出低电位;
在t3时刻,控制Gn、Gn-1、Gn+1和CKn输出高电位,控制Gn-3、CKB输出低电位;
在t4时刻,控制Gn、Gn+1和CKn输出高电位,控制Gn-3、Gn-1和CKB输出低电位;
在t5时刻,控制Gn+1和CKB输出高电位,控制Gn-3、Gn-1、Gn和CKn输出低电位;
下面就本发明的具体工作原理做详细的说明。
如图1所示,本发明的每一级GIP电路共有5颗TFT,1个电容C1,VGH是直流高电压,VGL是直流低电压。在本发明中,CKn和CKB的高电位是VGH电位,低电位是VGL电位。本发明通过T4这个TFT,在Gn需要保持在低电位的时间内,使Qn点处于更低的电位,减少信号错充的可能性,这对于保持显示屏的显示稳定而言非常重要。
以下介绍GIP的驱动过程,如图2所示:
在t1时刻,Gn-1为高电位,T1打开,T1将Gn-3的高电位给到Qn点,因为Qn点为高电位,T2打开, CKn通过T2将低电位给到Gn,;而且CKB为高电平,T4打开,Gn点被VGL拉至低电位。同时T5也被Gn-1打开,Pn点升至高电位,但此时Gn+1为低电平,T3处于关断状态,Gn与Pn无法对彼此产生影响。
在t2时刻,T2仍处于打开状态,因为CKn由低电位转为高电位,Gn通过T2接收到CKn的高电位,Gn输出高电位,Qn点由于耦合电容C1的存在,电位升高。此时T5依旧为开启状态,Pn为高电位。同时,此时Gn+1为低电平,T3处于关断状态,Gn与Pn无法对彼此产生影响。
在t3时刻,Gn-3由高电位转为低电位,此时Gn-1依旧处于高电位,Qn通过T1的作用接收到Gn-3的低电位,Qn点降至低电位,T2关断。此时Gn+1和Gn-1均为高电位,T3和T5打开,Pn通过T5的作用接收到Gn-1的高电位,Pn维持高电位。同时Pn通过T3的作用将高电位传至Gn,,使Gn继续保持高电位。
在t4时刻,Gn-1由高电位降至低电位,T1和T5关断,Pn仍处于高电位,Qn点处于floating状态,同时Gn+1还是高电平,T3打开,Pn通过T3使Gn继续维持在高电平状态。
在t5时刻,CKn降为低电位, CKB为高电位,T4打开,Gn通过T4的作用接收到VGL的低电位,将Gn降至低电位, Qn点由于耦合电容C1的存在,电位降低。Gn+1还是高电平,T3打开,Gn通过T3使Pn将至低电位。这里我们通过T4这个TFT,使得在Gn需要处于低电位时将Gn由高电位拉至低电位,同时通过耦合电容C1将Qn点电位拉到更低,有效防止TFT漏电。
本发明采用以上技术方案,将GIP中关键节点的电压保持在更低的电位,有效防止TFT漏电,减少显示屏出现显示异常的可能,使显示屏的显示更加稳定。
显然,所描述的实施例是本申请一部分实施例,而不是全部的实施例。在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。通常在此处附图中描述和示出的本申请实施例的组件可以以各种不同的配置来布置和设计。因此,本申请的实施例的详细描述并非旨在限制要求保护的本申请的范围,而是仅仅表示本申请的选定实施例。基于本申请中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
Claims (7)
1.一种减少显示异常的GIP电路,其特征在于:其包括晶体管T1、T2、T3、T4、T5和电容C1;
T1的控制端连接Gn-1,T1的输入端连接Gn-3,T1的输出端连接Qn点;
T2的控制端连接Qn点,T2的输入端连接Ckn点,T2的输出端连接Gn;
T3的控制端连接Gn+1,T3的输入端连接Gn点,T3的输出端连接Pn点;
T4的控制端连接CKB点,T4的输入端连接Gn,T4的输出端连接VGL;
T5的控制端连接Gn-1点,T5的输入端连接Pn点,T5的输出端连接Gn-1;
C1的一极板连接Qn点,C1的另一极板连接Gn。
2.根据权利要求1所述的一种减少显示异常的GIP电路,其特征在于:晶体管为TFT薄膜晶体管。
3.根据权利要求1所述的一种减少显示异常的GIP电路,其特征在于:晶体管设置在显示面板上。
4.根据权利要求1所述的一种减少显示异常的GIP电路,其特征在于:显示面板为LCD显示面板。
5. 根据权利要求1所述的一种减少显示异常的GIP电路,其特征在于:包括驱动IC ,CKn、CKB、Gn-1、Gn-3、Gn+1与驱动IC连接。
6.根据权利要求1所述的一种减少显示异常的GIP电路,其特征在于:CKn和CKB的高电位是VGH电位,低电位是Gn电位,VGH是直流高电压,Gn是直流低电压。
7.一种减少显示异常的GIP电路的驱动方法,采用权利要求1至6任一所述的一种减少显示异常的GIP电路,其特征在于:方法包括以下步骤:
在t1时刻,控制Gn-1、Gn-3和CKB输出高电位,控制Gn、Gn+1和CKn输出低电位;
在t2时刻,控制Gn、Gn-1、Gn-3和CKn输出高电位,控制Gn+1、CKB输出低电位;
在t3时刻,控制Gn、Gn-1、Gn+1和CKn输出高电位,控制Gn-3、CKB输出低电位;
在t4时刻,控制Gn、Gn+1和CKn输出高电位,控制Gn-3、Gn-1和CKB输出低电位;
在t5时刻,控制Gn+1和CKB输出高电位,控制Gn-3、Gn-1、Gn和CKn输出低电位。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111315395.0A CN113936585B (zh) | 2021-11-08 | 2021-11-08 | 一种减少显示异常的gip电路及其方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111315395.0A CN113936585B (zh) | 2021-11-08 | 2021-11-08 | 一种减少显示异常的gip电路及其方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113936585A CN113936585A (zh) | 2022-01-14 |
CN113936585B true CN113936585B (zh) | 2023-05-02 |
Family
ID=79285929
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202111315395.0A Active CN113936585B (zh) | 2021-11-08 | 2021-11-08 | 一种减少显示异常的gip电路及其方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113936585B (zh) |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103559913A (zh) * | 2013-11-14 | 2014-02-05 | 友达光电股份有限公司 | 一种移位寄存器 |
TWI505276B (zh) * | 2014-02-13 | 2015-10-21 | Au Optronics Corp | 移位暫存電路及移位暫存器 |
JP2016143428A (ja) * | 2015-01-29 | 2016-08-08 | 株式会社ジャパンディスプレイ | シフトレジスタ回路 |
TWI559279B (zh) * | 2015-07-02 | 2016-11-21 | 友達光電股份有限公司 | 移位暫存器電路及其操作方法 |
CN105280135B (zh) * | 2015-11-25 | 2018-10-12 | 上海天马有机发光显示技术有限公司 | 移位寄存器电路、栅极驱动电路及显示面板 |
CN112331149B (zh) * | 2020-10-27 | 2024-09-10 | 福建华佳彩有限公司 | 一种栅极电路及驱动方法 |
CN114842783A (zh) * | 2022-04-02 | 2022-08-02 | 武汉华星光电半导体显示技术有限公司 | 一种栅极驱动电路、显示面板及其栅极驱动方法 |
-
2021
- 2021-11-08 CN CN202111315395.0A patent/CN113936585B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
CN113936585A (zh) | 2022-01-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10685616B2 (en) | Shift register circuit, method for driving the same, gate drive circuit, and display panel | |
WO2019210830A1 (zh) | 移位寄存器及其驱动方法、栅极驱动电路和显示装置 | |
KR101097347B1 (ko) | 게이트 구동 회로 및 이를 이용한 표시 장치 | |
US9564097B2 (en) | Shift register, stage-shift gate driving circuit and display panel | |
CN108932933B (zh) | 移位寄存器、栅极驱动电路、显示装置 | |
US9019256B2 (en) | Shift register and display apparatus that addresses performance problems caused by transistor leakage current | |
JP6419324B2 (ja) | 酸化物半導体薄膜トランジスタにおけるスキャン駆動回路 | |
JP2020500333A (ja) | Igzo薄膜トランジスタのgoa回路及び表示装置 | |
CN101777386B (zh) | 移位寄存器电路 | |
US10658060B2 (en) | Shift register circuit and shift register unit | |
JP2011065740A (ja) | 高温環境での安全性が改善された駆動回路 | |
US7986761B2 (en) | Shift register and liquid crystal display device using same | |
JP6555842B2 (ja) | Goa回路及びその駆動方法、液晶ディスプレイ | |
KR20150116102A (ko) | 게이트 드라이버 및 이를 포함하는 표시 장치 | |
CN110689858B (zh) | 一种移位寄存器及其驱动方法、栅极驱动电路 | |
US20200098327A1 (en) | Goa circuit | |
CN103093825A (zh) | 一种移位寄存器及阵列基板栅极驱动装置 | |
CN112509531A (zh) | 一种集成栅极驱动电路及显示装置 | |
WO2021103164A1 (zh) | 一种 goa 电路及液晶显示面板 | |
CN113936585B (zh) | 一种减少显示异常的gip电路及其方法 | |
US11074884B1 (en) | Control circuit and display panel applied by control circuit | |
US20130162508A1 (en) | Driving Circuit of a Liquid Crystal Panel and an LCD | |
CN216212274U (zh) | 一种防止tft漏电的gip电路 | |
CN214541521U (zh) | 一种gip电路 | |
CN113611254A (zh) | 一种解决显示屏画面异常的gip电路及其驱动方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |