E ʻike pehea e hoʻohana pono ai i nā Controllers ALTERA DDR2 SDRAM me kā mākou manual mea hoʻohana piha. E aʻo i nā ʻōlelo kikoʻī a me nā ʻike e pili ana i ka hoʻonohonoho ʻana a me ka hoʻomaikaʻi ʻana i kāu mau mana hoʻomanaʻo DDR2. E aʻo i ka paʻakikī o kēia mau mea hoʻoponopono no ka hoʻomaikaʻi ʻana i ka hana a me ka pono. Loaʻa i ka palapala PDF no ka maʻalahi a me ka kuhikuhi.
E kiʻi i nā mana hoʻolālā holomua me ka Cyclone V E FPGA Development Board (5CEFA7F31I7N). Hāʻawi kēia manual mea hoʻohana i nā kikoʻī huahana, nā ʻāpana papa, a me nā loulou pono no ka manawa wikiwiki i ka mākeke a hoʻohaʻahaʻa i ka hoʻohana mana.
Hāʻawi ka UG-USB81204 USB Blaster Cable manual i ka ʻike huahana, nā kikoʻī, a me nā ʻōlelo aʻoaʻo no ka hoʻokomo ʻana i ka mea hoʻokele ma Windows a me Linux. Hoʻohālikelike me nā Altera FPGA a me nā mea hoʻonohonoho like ʻole, ua hoʻolālā ʻia kēia kaula no ka hoʻoiho maʻalahi a me ka hoʻonohonoho ʻana. E ʻike pehea e hoʻopili ai, hoʻokomo a hoʻohana pono i kēia uwea maʻalahi.
E aʻo pehea e hoʻolālā a hoʻohana i ka Arria 10 Hybrid Memory Cube Controller me ka Design Example alakaʻi mea hoʻohana, hoʻonui ʻia no Quartus Prime Design Suite 16.0. Hāʻawi kēia alakaʻi i nā ʻōlelo aʻoaʻo i kēlā me kēia ʻanuʻu no ka hōʻuluʻulu ʻana, hoʻohālikelike, hana, a hoʻāʻo i ka hoʻolālā HMC Controller example, i loaʻa nā ʻāpana like ʻole e like me Board Arria 10 Device a me HMC Device. E hoʻomaka me kēia huahana Altera ikaika i kēia lā.
Hoʻonui i kāu huahana R7MK2/R7HEMK2 me ka hoʻohana ʻana i ka blaster USB Altera no FPGA a me Xilinx USB blaster no CPLD. E hahai i nā ʻōlelo aʻoaʻo me ka hoʻohana ʻana iā Quartus II 12.1 a i ʻole ka mana o luna no FPGA a me Xilinx.ISE.Design.Suite.14.6 a i ʻole no CPLD. E hōʻoia i ka holomua o ka hoʻomaikaʻi ʻana ma ka nānā ʻana i nā kiʻi chip a me ka uila uila inā pono.
E aʻo pehea e hoʻolālā ai i nā lako lako a me nā lako polokalamu no ka Altera Cyclone V SoC Development Kit Reference Platform (c5soc) me kēia alakaʻi lawe. E hoʻomaka me ka Altera SDK no OpenCL a e nānā i ka Cyclone V Device Handbook, Volume 3: Hard Processor System Technical Reference Manual. Hōʻike kēia alakaʻi i nā ʻokoʻa ma waena o ke kākoʻo AOCL ma ka Cyclone V SoC Development Kit a me kahi AOCL Custom Platform maʻamau. Kūpono no ka poʻe me ka ʻike hohonu o ka Altera SDK no OpenCL Custom Platform Toolkit User Guide.
E aʻo pehea e hoʻokō ai i ka voltage pae hoʻololi no ka hui-voltage hoʻolālā i nā kaiapuni e hoʻohana ana i ka ALTERA AN-490 MAX Series Voltage Nā mea hoʻololi pae. ʻO kēia hoʻolālā exampnā hiʻohiʻona MAX II, MAX V, a me MAX 10 mau mea, me ka mana haʻahaʻa kūpono no ka voltage pae unuhi palapala. E ʻike i ke ʻano o kā lākou lako mana voltage ua kaawale mai ko lakou mea hana voltage, e hoʻolilo iā lākou i koho maikaʻi loa no ka vol multi-leveltagnā ʻōnaehana. Hoʻoiho i ka hoʻolālā files no AN-490 MAX II a me MAX 10, a loaʻa nā ʻike i ka hoʻokele mana a me nā alakaʻi hoʻolālā no multi-vol.tagnā ʻōnaehana.
E aʻo pehea e hoʻomaikaʻi ai i kāu ʻōnaehana i hoʻokomo ʻia mai ka ALTERA AN748 Nios II Classic Embedded Processor i ka Nios II Gen2 processor me kēia manual hoʻohana piha. E ʻike i nā hoʻololi ʻenehana a me nā lako polokalamu e pono ai, a me nā hoʻonui koho no ka hana a me ka hana ʻoi aku ka maikaʻi. ʻO nā koi mua no ke kaʻina hana ʻo Quartus II 14.0 a ʻoi aku paha a me Nios II Embedded Design Suite 14.0 a ʻoi aku paha.
E aʻo e pili ana i ka hoʻonohonoho hou ʻana ma nā polokalamu Altera Arria V a me Cyclone V me AN-676. Hoʻopili kēia manual mea hoʻohana i nā ʻano hoʻonohonoho hoʻonohonoho hoʻopaʻa inoa a me ka streamer-based, me nā ʻike pili a me nā hiʻohiʻona hoʻonohonoho hou.
E aʻo pehea e hana ai a hoʻāʻo i nā hoʻolālā kumu 100G Interlaken IP me ke alakaʻi hoʻohana a ALTERA. Loaʻa i kēia alakaʻi kahi mea paahana example hoʻolālā a me ka simulation files no Intel® Arria®10 GX Transceiver Signal Integrity Development Kit. E ʻimi i ka hoʻolālā papa kuhikuhi a me nā ʻāpana hoʻolālā no ka hoʻokō kūleʻa.